可编程逻辑技术在数字信号处理系统中的应用

发布者:BlossomBeauty最新更新时间:2012-04-17 来源: 61ic关键字:可编程逻辑技术  数字信号  EDA技术 手机看文章 扫描二维码
随时随地手机看文章

  1 引言

  随着半导体技术的发展,可编程逻辑器件在结构、工艺、集成度、功能、速度和灵活性等方面有了很大的改进和提高,从而为高效率、高质量、灵活地设计数字系统提供了可靠性。CPLD或FPGA技术的出现,为DSP系统的设计又提供了一种崭新的方法。利用CPLD或FPGA设计的DSP系统具有良好的灵活性和极强的实时性。同时,其价格又可以被大众接受。由于乘法器在数字信号处理系统中具有广泛的应用,所以本文以乘法器的处理系统中具有广泛的应用,所以本文以乘法器的设计为例,来说明采用可编程逻辑器件设计数字系统的方法。如果想使系统具有较快的工作速度,可以采用组合逻辑电路构成的乘法器,但是,这样的乘法器需占用大量的硬件资源,因而很难实现宽位乘法器功能。本文这种用于序逻辑电路构成的乘法器,既节省了芯片资源,又能满足工作速度及原理的要求,因而具有一定的实用价值。

  2 系统构成

  该乘法器通过逐项移位相加来实现乘法功能。它从被乘数的最低开始,若为1,则乘数左移后再与上一次的和相加;若为0,左移后与0相加,直到移到被乘数的最高位。图1是该乘法器的系统组成框图。该控制模块的STAR输入有两个功能:第一个功能是将16位移位寄存器清零和被乘数A[7…0]向8位移位寄存器加载;第二个功能为输入乘法使能信号。乘法时钟信号从CLK输入,当被乘数加载于8位移位寄存器后,它由低位到高位逐位移出,当QB=1时,选通模块打开,8位乘数B[8…0]被送入加法器,并与上一次锁存在16位锁存器中的高8位相加,其和在下一个时钟上升沿被锁存到锁存器内;当QB=0时,选通模块输出为全0。如此循环8个时钟脉冲后,由控制模块控制的乘法运算过程自动中止。该乘法器的核心元件是8位加法器,其运算速度取决于时钟频率。

  3 加法器的实现

  加法器的设计需要考虑资源利用率和进位速度这两个相互矛盾的问题,通常取两个问题的折衷。多位加法器的构成有并行进位和串行进位两方式,前者运算速度快,但需占用较多的硬件资源,而且随着位数的增加,相同位数的并行加法器和串行加法器的硬件资源占用差距快速增大。实践证明,4位二进制并行加法器和串行加法器占用的资源几乎相同,因此,由4位二进制并行加法器级联来构成多位加法器是较好的折衷选择。以下为由两个4位二进制并行加法器级联构成8位二进制加法器的 VHDL程序:

  LIBRARY IEEE;

  USE IEEE.STD_LOGIC_1164.ALL;

  USE IEEE.STD_LOGIC_UNSIGNED.ALL;

  ENTITY ADDER8B IS

  PORT (CIN:IN STD_LOGIC;

  A :IN STD_LOGIC_VECTOR(7 DOWNTO 0);

  B :IN STD_LOGIC_VECTOR(7 DOWNTO 0);

  S :OUT STD_LOGIC_VECTOR(7 DOWNTO 0);

  OUT :OUT STD_LOGIC);

  END ADDER8B;

  ARCHITECTURE struc OF ADDER8B IS

  COMPONENT ADDER4B

  PORT (CIN4: IN STD_LOGIC;

  A4 : IN STD_LOGIC_VECTOR(3 DOWNTO 0);

  B4 :IN STD_LOGIC_VECTOR(3 DOWNTO 0);

  S4 : OUT ST_D_LOGIC_VECTOR(3 DOWN-TO 0);

  COUT4 : OUT STD_LOGIC);

  END COMPONENT;

  SIGNAL CARRY_OUT : STD_LOGIC;

  BEGIN

  U1:ADDER4B

  PORT MAP(CIN4=>CIN,A4=>A(3 DOWNTO 0),B4=>B(3 DOWNTO 0),S4=>S(3 DOWNTO 0),COUT4=>CARRY_OUT);

  U2 :ADDER4B

  PORT MAP(CIN4=>CARRY_OUT,A4=>A(7 DOWNTO 4),B4=>B(7 DOWNTO 4),S4=>S(7 DOWNTO 4),COUT4=>COUT);

  END struc;[page]

  在上面的VHDL描述中,ADDER4B是一个4位二进制加法器,其VHDL描述是:

  LIBRARY IEEE;

  USE IEEE.STD_LOGIC_1164.ALL;

  USE IEEE.STD_LOGIC_UNSIGNED.ALL;

  ENTITY ADDER4B IS

  PORT (CIN4 :IN STD_LOGIC;

  A4 :IN STD_LOGIC_VECTOR(3 DOWNTO 0);

  B4:IN STD_LOGIC_VECTOR(3 DOWNTO 0);

  S4:OUT STD_LOGIC_VECTOR(3 DOWNTO 0);

  COUT4:OUT STD_LOGIC;

  EAND ADDER4B;

  ARCHITEC_TURE behav OF ADDER4B IS

  SIGNAL SINT :STD_LOGIC_VECTOR(4 DOWNTO 0);

  SIGNAL AA,BB:STD_LOGIC_VECTOR(4 DOWNTO 0);

  BEGIN

  AA<=‘0’&A4;

  BB<=‘0’&B4;

  SINT<=AA+BB+CIN4;

  S4<=SINT(3 DOWNTO 0);

  COUT4<=SINT(4);

  END behav;

  4 结束语

  本文采用基于EDA技术的自上而下的系统设计方法,其设计流程如图2所示。该乘法器的最大优点是节省芯片资源,其运算速度取决于输入的时钟频率。如若时钟频率为100MHz,则每个运算周期仅需80ns,因而具有一定的实用价值。


关键字:可编程逻辑技术  数字信号  EDA技术 引用地址:可编程逻辑技术在数字信号处理系统中的应用

上一篇:位移传感器的使用注意事项
下一篇:超声传感器在更多工业领域的应用

推荐阅读最新更新时间:2024-05-02 22:01

数字信号处理器概论
数字信号处理学科与数字信号处理器   数字信号处理(DSP)自1965年由Cooley和Tukey提出DFT(离散傅里叶变换)的高效快速算法(Fourier Transform,简称FFT)以来,已有近40年的历史。随着计算机和信息技术的发展,数字信号处理技术已形成一门独立的学科系统。数字信号处理作为一门独立学科是围绕着三个方面迅速发展的:理论、现实和应用。作为数字信号理论,一般是指利用经典理论(如数字、信号与系统分析等)作为基础而形成的独特的信号处理理论,以及各种快速算法和各类滤波技术等基础理论。由此在各个应用领域如语音与图象处理、信息的压缩与编码、信号的调制与调解、信道的辨识与均衡、各种智能控制与移动通讯等都延伸出各
[应用]
EDA技术在微机接口技术实验教学中的应用
微机接口技术是计算机专业的核心课程之一,是学习计算机硬件系统的关键课程。搞好该课程的实验教学,对于加深对课程的理解、培养设计能力和创新能力具有重要的意义。多年来,微机接口技术课程的实验一直使用专用实验箱,但存在几个方面的问题: (1) 实验箱系统中的硬件结构基本固定,器件的品种、数量扩展困难,因此以验证型的实验为主,学生的设计难以突破实验箱的限制; (2) 实验方法与前期课程脱节,与技术的发展脱节; (3) 由于实验箱中需学生插接的连线很多,只要一个接触不良就会影响实验的完成。因此有必要改革微机接口课程的实验模式。EDA技术的出现,革新了传统的手工设计过程。微机接口设计作为一个典型的复杂数字系统设计,其设计方法发生了根本性
[半导体设计/制造]
TI 首款浮点数字信号控制器实现环保升级
TMS320F2833x 数字信号控制器性能提高 50%,简化太阳能等应用的软件开发   2007 年 6 月 5 日,北京讯   日前,德州仪器 (TI) 宣布推出业界首款浮点数字信号控制器 (DSC)——TMS320F2833x,在世界环境日之际再次以创新技术推动工业应用的环保发展。新型 TMS320F2833x 能够以 150 MHz 频率提供每秒 3 亿次浮点运算 (MFLOPS),同时还能降低定点处理器的相关成本。该浮点处理器可帮助工业控制设计人员简化软件开发,增强系统性能,提高节能效率,因此能够使太阳能逆变器提高太阳能板的能量转换效率,改善变速交流 (AC) 驱动的功率与性能,增强汽车雷达应用的性能。如欲了解有关新
[嵌入式]
基于Microchip dsPIC®数字信号控制器的脉搏血氧仪设计
本应用笔记讨论了采用Microchip模拟设备和dsPIC®数字信号控制器(DSC)的脉搏血氧仪设计。脉搏血氧仪是一种非侵入性医疗设备,可监测患者血液中的氧饱和度和心率。 功能框图 操作理论 脉搏血氧仪基于氧化血红蛋白(HbO2)和脱氧血红蛋白(Hb)的红光(波长为600-750 nm)和红外光(波长为850-1000 nm)的吸收特性来监测人体血液的氧饱和度(SpO2) 。脉搏血氧仪通过手指交替闪烁红光和红外光到光电二极管。HbO2吸收更多的红外光,并允许更多的红光通过。另一方面,Hb吸收更多的红光,并允许更多的红外光通过。 光电二极管从每个LED接收未吸收的光。该信号使用反相运算放大器反相,因此结果如图2所示,代表了手指已
[测试测量]
基于Microchip dsPIC®<font color='red'>数字信号</font>控制器的脉搏血氧仪设计
旋转编码器的零位
旋转编码器是一种光电式旋转测量装置,它将被测的角位移直接转换成数字信号(高速脉冲信号),主要应用于机床、电梯、伺服电机配套、纺织机械、包装机械、印刷机械、起重机械等行业。 旋转编码器按照工作原理编码器可分为增量式和绝对式两类。 A增量式编码器是将位移转换成周期性的电信号,再把这个电信号转变成计数脉冲,用脉冲的个数表示位移的大小; B绝对式编码器的每一个位置对应一个确定的数字码,因此它的示值只与测量的起始和终止位置有关,而与测量的中间过程无关。 二者区别: 增量型的位置从零位标记开始计算的脉冲数量确定的; 而绝对型的位置是由输出代码的读数确定的。在一圈里,每个位置的输出代码的读数是唯一的;因此,当电源断开时,绝对型编码器并不
[嵌入式]
旋转编码器的零位
数字信号处理(DSP)应用系统中的低功耗设计
随着电池供电系统应用的日趋广泛,许多系统特别是便携式产品都面临低功耗设计的问题,以DSP为核心的应用系统当然也不例外。本文就TMS320系列定点DSP器件为例,介绍一些行之有效的降低功耗的设计方法。 一、合理选择DSP器件 应根据系统要求来选择合适的DSP器件。在典型的DSP应用系统中,通常其核心是由一片或多片DSP构成数据处理模块,由于系统运算量大且速度要求高,因此DSP内部的部件开关状态转换十分频繁,这使得DSP器件的功耗在应用系统的功耗中占有相当的比例,所以设计人员在进行电路低功耗设计时要熟悉DSP及其相关产品的情况。DSP器件的功耗与该系统的电源电压有关,同一系列的产品,其供电电压也可能不同,如TMS320C2XX系列中
[嵌入式]
数字信号处理器TMS320VC5402与音频模拟芯片TLC320AD50C的接口设计
    摘要: 介绍了TI公司的信号处理器TMS320VC5402串行口的主要特点,及其和音频模拟接口芯片TLC320AD50C的结构及其使用注意事项。详细讲述了两者的硬件连接及软件实现。     关键词: 数字信号处理器 TMS320CV5402 音频模拟接口芯片 TLC320AD50C 目前发展起来的高速数字信号处理器(DSP)在语音处理系统中得到了广泛应用。TMS320VC5402的TI公司生产的一种性能价格比较高的16位定点DSP。它的指令周期为10ns,具有运算速度快、通用性能、接口连接方便等特点,尤其适合在语音编码和通信中应用。 TLC320AD50C是TI公司生产的∑-Δ型A/D、D/A音频
[应用]
带ARM核的双CPU数字信号处理器
    摘要: 主要介绍美国TI公司最新推出的定点数字信号处理器TMS320VC5470的结构、功能及特性。对集成到该器件中的TMS320C54x数字信号处理器和ARM7TDMI RISC MCU及其两者的连接分别作了介绍。对选用TMS320VC5470作为数字信号处理器构建嵌入式系统有一定的参考价值。     关键词: TMS320VC5470 DSP MCU TMS320C54x ARM7TDMI 引言 TMS320VC5470(简称5470)是集成了基于TMS320C54x体系结构的DSP子系统和基于ARM7TDMI核的RISC微控制器子系统的CPU定点数字信号处理器。它与以前的器件相比,
[应用]
小广播
热门活动
换一批
更多
最新嵌入式文章
何立民专栏 单片机及嵌入式宝典

北京航空航天大学教授,20余年来致力于单片机与嵌入式系统推广工作。

更多精选电路图
换一换 更多 相关热搜器件
更多每日新闻
随便看看
电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2024 EEWORLD.com.cn, Inc. All rights reserved