利用FPGA解决手持设备MPU功耗问题

发布者:huanguu最新更新时间:2013-11-30 来源: dzsc关键字:FPGA  手持设备  MPU  功耗问题 手机看文章 扫描二维码
随时随地手机看文章
  消费类手持设备市场正呈跳跃式发展。便携式产品处理能力不断增加,所支持的应用越来越多;产品更新换代速度加快,新产品必须满足上市时间要求,以便获得最大的市场机会;产品生命周期的缩短要求缩短开发周期,同时更加强调可复用性和可重复编程能力。新兴手持设备市场还有一个有趣的趋势,即一个系列中的每种设备的出货量越来越少,但系列设备间的定制功能却越来越多,进而有效提升了产品的总出货量。这样,关键挑战就变成了如何开发一个可广泛复用同时又可定制的系统。

  为应对上述挑战,越来越多的设计人员开始使用FPGA进行手持产品的开发。FPGA的功能日益强大和丰富,而门数、面积和频率也在不断增加。FPGA的开发和周转时间要比定制ASIC短得多,可重复编程的额外优势使得FPGA成为手持嵌入式系统领域中颇具吸引力的解决方案。在基于ASIC或FPGA的设计中,设计人员必须认真考虑某些性能标准,他们面临的挑战主要体现在面积、速度和功耗方面。

  与ASIC一样,供应商在FPGA设计中也需要应对面积和速度的挑战。随着门数不断增加,FPGA需要更大的面积和尺寸来适应更多的应用,设计工具需要采用更好的算法以便更有效地利用面积。不断演进的FPGA技术也给设计人员带来一系列新的挑战,电源利用率就是其中之一,这对于为手持或便携式设备设计基于FPGA的嵌入式系统来说是急需解决的问题。

  嵌入式系统中的FPGA

  典型的嵌入式系统由处理器、存储器、包括USB、SPI、I2C在内的标准接口以及液晶显示器、音频输出等外设组成。设备的核心仍是处理器和处理器接口,它们通过板载连线连接到各个外设。系统性能主要取决于处理器性能,而处理器通常具有非常标准的架构,因而不容易定制。

  有时处理器可能忙于处理来自低速外设的信息,虽然在这种情况下处理器使用率可能达到100%,但并不是在做以微处理器为中心的事务,而是工作在特别低的性能水平。不管其内核频率是多少,微处理器必须等待来自低速时钟的数据。这也会导致较高的功耗,因为处理器的利用率是100%。其结果将缩短电池寿命,并且需要更大的散热器或风扇进行冷却,最终影响整个系统的可靠性。

  于是,FPGA在这方面开始发挥重要作用,因为它们能从处理器卸载许多外设交互任务。如图1所示,利用标准千兆TCP/IP网络实现的未压缩音视频数据流的嵌入式分布系统。它有一个专用DSP处理器,这个处理器通过一个标准总线接口与赛灵思的FPGA相接,FPGA再连接到各个低速外设。


  图1:用于音频/视频分布系统的FPGA架构。

  作为启动开发套件,这个FPGA通过I2S接口连接12位的PCM音频输入和12位的PCM音频输出;它还连接视频编码器和解码器,并与I2C从器件和RS232器件进行通信;连接到FPGA的通用I/O很少。与处理器相连的标准总线工作在高速的66MHz,而音频外设工作在低速的1.182MHz;UART和I2C串行接口分别工作在56.6kHz和100kHz。由于数据传输发生在多个时钟域,因而只有处理器能配置数据流。

  在这种情况下,处理器不再与低速外设交互,而由FPGA从低速的PCM ADC音频器件读取数据,并将数据存放在FPGA的内部缓存中。处理器可以周期性地从这个缓存读取数据,或者当缓存中有足够数据时,由FPGA向处理器发送一个中断。这样,处理器就有更多的时间执行以处理器为中心的必要工作,在空闲时则进入睡眠模式。[page]

  功耗问题

  在电池供电的嵌入式系统中,节能是最重要的考虑因素。功耗可以被分成三大类:启动功耗、静态功耗和动态功耗。设计人员无法控制启动功耗,而启动功耗在决定电源选型中扮演着重要的角色。大多数最大电流值指的就是这个阶段所达到的值。但静态功耗和动态功耗是两个不同的领域,通过合理的规划和以下正确的指导原则,使用FPGA的嵌入式设计人员可以在功耗优化方面作出显著改进。

  静态功耗是指系统不工作时仍有电流流过元件时产生的功耗,一般由器件偏置电流和漏电流引起。静态功耗也取决于工作电压,降低工作电压可以降低静态功耗,但这个策略并不总是掌握在设计人员手中。设计人员能做的是定义合理的架构,在这种架构下需要使用的资源最少,同时尽可能使用资源共享,并以最高效的方式使用FPGA模块。

  减少静态功耗的另外一种技术是在设计周期早期进行功耗预估,改变拓扑或使用不同的IP模块。例如,赛灵思的xPower Estimator工具这时就非常有用,它能很早知道设计是否满足功耗预算。早期阶段的功耗预估也许不完全准确,但作为指导工具确实很有帮助。

  动态功耗是由于FPGA门的一些行为(比如信号开关)引起的,当两个门暂时导通时,将产生电流流动和电容。信号开关的速度决定了功耗的大小。影响动态功耗的另外一个因素是电路内部结构中形成的固有电容。动态功耗是时钟频率、正在开关的门数量和这些门开关速率的函数。门扇出和走线上的电容负载会增加动态功耗,并且功耗值正比于电容、电压和频率平方的乘积。

  设计人员对这种功耗具有最大的控制能力,他们可以利用许多技术实现动态功耗的最大改善。降低信号开关频率可以使功耗呈指数式下降。正如图1所示,用于UART的控制逻辑、奇偶校验或帧超限错误都发生在速度较低的时钟域。即使门数没有减少,功耗也会下降。设计人员还可以通过降低整体工作频率(如果可行的话)来减小动态功耗。例如,在完成可行性和性能分析后,设计人员决定上述设计不仅能工作在133MHz,也能工作在66MHz。DSP支持这两种速率,而减小电压也有助于降低功耗。

  另外一种技术是减少处于工作模式的有效门数。有时某部分逻辑虽然在开机时被打开和配置,但实际上不要求做任何事情。例如,模拟音频捕获单元处于工作状态,设备却不在执行任何数字SPDIF音频捕获。在这种情况下,一般的数字SPDIF音频捕获电路仍将执行数据采样、双相解码等工作,因而无谓地浪费功率。如果禁用整个数字SPDIF音频捕获电路,使电路中不发生任何信号开关动作,那么动态功耗将会显著降低。

  设计人员可以禁用传送到这部分电路的时钟来达到这个目的。一种简单的做法是将时钟信号与使能信号相“与(AND)”,如图2所示。如果使能信号是低电平,那么与门的输出将保持低电平。如果使能信号为高电平,与门将输出时钟信号。


  图2:一种简单的时钟选通机制。

  还可以使用其它方法。如果可能并且拓扑又支持的话,可以通过复接地址和数据线来减少信号线数量。在我们这个例子中,到视频编码器的输出是16位数据,我们可以把它复接成8位,然后分别在时钟的两个沿(上升沿和下降沿)发送出去。这样做也能节省动态功耗。此外,选择串行接口代替并行接口也能降低功耗。使用带较低电容负载的LVTTL或LVCMOS I/O也很有用。

  嵌入式处理器

  将处理器嵌入到FPGA中是手持设备设计人员可以采用的又一种策略,它可以带来很多好处。首先,减少了定制处理器带来的上述挑战。其次,外设和处理器之间的交互发生在FPGA内部,因而可以减少I/O数量。由于I/O会消耗相当多的功率,此举也能达到一定程度的节能效果。赛灵思的Virtex-5版本支持PowerPC 440处理器、硬处理器和MicroBlaze软处理器,所有这些处理器都可以被设计人员用来创建高端或低端应用系统。

  随着90m和65nm半导体技术的发明,门的尺寸在不断缩小,导致静态功耗问题越来越突出,在对功耗指标越来越敏感的今天,这是一个极具挑战性的现象。由于功耗问题获得了众多FPGA供应商的重视,在这个领域中已出现许多令人兴奋的新技术。低功耗设计将决定一个系统的集成能力有多强,业界也迫切需要将注重功耗的设计技术标准化

关键字:FPGA  手持设备  MPU  功耗问题 引用地址:利用FPGA解决手持设备MPU功耗问题

上一篇:交互式机顶盒的回传电路设计研究
下一篇:东芝通过垂直磁性记录技术实现HDD商业化

推荐阅读最新更新时间:2024-05-02 22:52

配备FPGA芯片的“脑波”硬件,微软打赢云计算战争的杀手锏
过去几年,微软公司一直在想办法在内部使用人工智能(AI)技术。现在,微软将让客户使用其部分AI工具,旨在从亚马逊公司、谷歌公司手中争夺生意。 ▲微软配备了FPGA芯片的“脑波”硬件 微软将让客户使用一个由其开发,能够以更快速度、更低成本处理AI查询的芯片系统——脑波计划(Project Brainwave)。微软研究院著名工程师道格·伯格(Doug Burger)称,首个脑波服务将加快图像识别,几乎能够做到瞬时识别。伯格参与制定了微软云服务的芯片开发策略。 从明年开始,微软还将销售一个基于Kinect游戏体感外设技术的AI传感器设备。这个项目名为Kinect for Azure计划,能够让客户实现动作追踪,周围空间映射等功能。
[嵌入式]
TD-SCDMA系统基带处理的DSP+FPGA实现方案
引言 和传统的CDMA系统相比,第三代移动通信的最大特点在于能支持多种速率的业务,从话音到分组数据,再到多媒体业务,并能根据具体的业务需要,提供必要的带宽,数据处理量非常大。然而,对不同速率业务的基带处理,所需的存储量、运算量以及处理延时差异很大。因此,采用何种硬件结构才能有效地处理各种业务是本文所要探讨的问题。 本文首先介绍TD-SCDMA系统无线信道的基带发送方案,说明其对多媒体业务的支持及实现的复杂性。然后,从硬件实现角度,进行了DSP和FPGA的性能比较,提出DSP+FPGA基带发送的实现方案,并以基站分系统(BTS)的发送单元为例,具体给出了该实现方案在下行无线信道基带发送单元中的应用。 TD-SCDMA基带发送方
[应用]
基于FPGA IP核的线性调频信号脉冲压缩
近年来,随着现场可编程门阵列(FPGA)在雷达信号处理中的广泛应用以及FPGA芯片技术的发展,为大家提供了一种较好解决数字脉压的途径。其中,利用 IP核 设计FPGA数字系统成为一种趋势,这些知识产权核可以大大简化 FPGA 的设计,加快设计速度,缩短研发周期,而且经过不断的优化,IP核具有了更好的精度和更快的运算速度,实际的工程应用效果很好。   本文以此为出发点,对线性调频信号的脉冲压缩进行了研究,仿真,并提出了一种采用IP核设计脉冲压缩的方法。   1 线性调频信号的脉冲压缩   1.1 脉冲压缩的实现原理   脉冲压缩可以采用“共轭滤波器对”的匹配滤波法和相关处理法。匹配滤波法对应于频域相乘,相关处理法对应于
[嵌入式]
基于<font color='red'>FPGA</font> IP核的线性调频信号脉冲压缩
FPGA在演化硬件中的应用
    摘要: 介绍了FPGA的新应用一演化硬件(EHW)的进展和现状,其中主要包括EHW的概念、工作原理、存在问题和应用领域。阐述了EHW在电路与系统学科中的科学意义及对新兴电子信息产业将产生的深远影响。     关键词: 演化硬件 遗传算法 FPGA 二十世纪70年代初出现了可编程逻辑器件(PLD),发展至今已出现简单PLD(SPLD)、复杂PLD(CPLD)和现场可编程门阵列(FPGA)等各类器件。自1985年叛国Xilinx公司推出第一片FPGA以来,以今已有多家公司开发销售自己的FPGA产品。FPGA有更高的集成度、更复杂的布线结构和逻辑实现,它与以往的PLD之间的差别有于PLD一般是通过修改内连电路
[应用]
Altera CEO:14nm Trigate将引领高端FPGA
日前,Altera公布了其2013年二季度营收,总收入为421.8亿美元,环比增长3%,同比却下降9%。其净利润为1.015亿美元,环比下降16%,同比则下降38%。 由于种种问题,Stratix V的销量不升反降,环比下降22%,而新产品Arria V则环比上升113%,Cyclone V则上涨了73%,这导致Altera新品销量环比仅上涨6%。 按区域来分,亚太及北美市场同比都有一定程度的下滑,分别为下降22%与12%,欧洲区则同比上升11%。 而按照应用划分,只有工业自动化、军事及汽车产品部环比上涨2%,其他包括通信部门在内都产生了下滑,但环比则保持增长。 公司CFO Ronald J. Pasek表示,Altera
[嵌入式]
Lattice sensAI 3.0将功耗减半,使CrossLink-NX FPGA的性能加倍
Lattice日前发布了其sensAI edge推论解决方案堆栈的3.0版本,为公司28纳米FD-SOI CrossLink NX系列低功耗FPGAs提供了一些更新功能和支持。根据Lattice的说法,与此前的版本相比,运行sensAI软件的CrossLink NX设备的性能提高了一倍,功耗降低了一半。 sensAI 3.0版的主要增强功能包括: 新的CNN加速器IP利用了并行性、2.5 Mb的分布式内存和块RAM,以及CrossLink NX FPGA架构中额外的DSP资源。 对NN编译器工具的更新,简化了编译和下载训练模型,以交联NX FPGAs。 增加了对Lattice ECP5 FPGAs上MobileNe
[嵌入式]
ARM、DSP、FPGA的特点和区别
  ARM(Advanced RISC Machines)是微处理器行业的一家知名企业,设计了大量高性能、廉价、耗能低的RISC处理器、相关技术及软 件。ARM架构是面向低预算市场设计的第一款RISC微处理器,基本是32位单片机的行业标准,它提供一系列内核、体系扩展、微处理器和系统芯片方案,四 个功能模块可供生产厂商根据不同用户的要求来配置生产。由于所有产品均采用一个通用的软件体系,所以相同的软件可在所有产品中运行。目前ARM在手持设备 市场占有90以上的份额,可以有效地缩短应用程序开发与测试的时间,也降低了研发费用。   DSP(digital singnal processor)是一种独特的微处理器,有自己的完整指令系统,是以
[单片机]
MPU
MPU有两种意思,微处理器和内存保护单元。MPU是单一的一颗芯片,而芯片组则由一组芯片所构成,早期甚至多达7、8颗,但目前大多合并成2颗,一般称作北桥(North Bridge)芯片和南桥(South Bridge)芯片。MPU是计算机的计算、判断或控制中心,有人称它为 计算机的心脏 。 基本信息 外文名 MPU 含义 微处理器和内存保护单元 领域 计算机组成 体系 ARM MPU 简介 MPU (Microprocessor Unit)微处理器 微机中的中央处理器(CPU)称为微处理器(MPU),是构成微机的核心部件,也可以说是微机的心脏。它起到控制整个微型计算机工作的作用,产生控制信号对相应的部
[嵌入式]
小广播
最新嵌入式文章
何立民专栏 单片机及嵌入式宝典

北京航空航天大学教授,20余年来致力于单片机与嵌入式系统推广工作。

换一换 更多 相关热搜器件
随便看看
电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2024 EEWORLD.com.cn, Inc. All rights reserved