基于FPGA IP核的线性调频信号脉冲压缩

发布者:心灵律动最新更新时间:2011-07-07 关键字:调频信号  IP核  脉冲压缩 手机看文章 扫描二维码
随时随地手机看文章
   

近年来,随着现场可编程门阵列(FPGA)在雷达信号处理中的广泛应用以及FPGA芯片技术的发展,为大家提供了一种较好解决数字脉压的途径。其中,利用IP核设计FPGA数字系统成为一种趋势,这些知识产权核可以大大简化FPGA的设计,加快设计速度,缩短研发周期,而且经过不断的优化,IP核具有了更好的精度和更快的运算速度,实际的工程应用效果很好。

  本文以此为出发点,对线性调频信号的脉冲压缩进行了研究,仿真,并提出了一种采用IP核设计脉冲压缩的方法。

  1 线性调频信号的脉冲压缩

  1.1 脉冲压缩的实现原理

  脉冲压缩可以采用“共轭滤波器对”的匹配滤波法和相关处理法。匹配滤波法对应于频域相乘,相关处理法对应于时域卷积。依据傅里叶变换理论:时域卷积等效于频域乘积。因此这两种方法是等效的,只是一种方法在频域实现,而另一种方法在时域实现。考虑到运算量,工程上一般采用频域法,可以利用快速FFT算法提高计算速度,然后将雷达回波与匹配滤波系数的频域响应相乘,再经过IFFT处理得到脉冲压缩结果。匹配滤波系数只与发射信号有关,预先可知,一般预先算好。

  1.2 线性调频信号的脉冲压缩

  一般在时宽带宽积BT>30时,可以近似认为线性调频信号具有矩形振幅频谱,因此其匹配滤波器也应该具有矩形带通振幅特性。线性调频信号的匹配滤波器的近似频率特性可描述为:

  

 

  可以看出,线性调频的脉冲压缩结果具有sine函数形状。主瓣宽度为1/B,第一旁瓣电平约为-13.2 dB。如果是多目标环境,较大的旁瓣会埋没附近的小目标信号,为了抑制旁瓣,可以采用加权技术。其实质就是对信号进行失配处理以抑制旁瓣,其副作用是使输出信号的主瓣降低并展宽。

  1.3 理论仿真

  

 

  设匹配滤波器的输入信号是线性调频I/Q基带信号,带宽为40 MHz,采样频率为100 MHz,脉冲宽度为6μs,信号幅度为1,通过Matlab对其进行脉冲压缩仿真。图1中是输入的I/Q基带信号波形以及脉压后的结果。从图中可以看到脉压后产生的窄脉冲,波形具有sine函数性质,除主瓣外,时间轴上还有延伸的一串副瓣;还可看出,经过海明加权后,第一副瓣比主瓣下降约40 dB,但主瓣宽度也有相应的展宽。如图2所示。

  2 脉冲压缩系统设计

  该系统的主要功能是对线性调频I/Q基带信号进行高速采集,然后在FPGA中实现线性调频信号的脉冲压缩,之后通过D/A变换器输出脉压结果,监测脉压后的波形。[page]

 

    2.1 系统硬件平台

  该系统硬件平台主要包括:差分驱动电路,A/D采集电路、FPGA电路、晶振等电路、电路结构框图如图3所示。

  

 

  FPGA采用的是Xilinx公司的芯片XQ2V1000,其配置芯片为Xilinx公司的PROM芯片XQ18V04,以主动串行方式对FPGA进行上电配置。差分驱动电路选用ADI公司的AD8138,A/D、D/A电路分别为ADI公司的14位高速模/数转换芯片ADS5500和14位高速数/模转换芯片DAC5675A。硬件电路的设计注重细节:I/Q两通道传输线设计时保证线长相等,使得I/Q时延带来的相位误差一致;采用DCI(DigitaUy Controlled Impe-dance)端接技术,在FPGA的每个bank上外接两个参考电阻来对该bank的每个I/O管脚实现端接,减少外接电阻的数量,实现阻抗匹配,提高系统的稳定性;做好电源滤波,对元器件进行合理布局,布线,对模拟信号和数字信号进行有效隔离,减小信号间串扰。

  2.2 软件设计流程

  

 

  整个脉冲压缩处理在时间上是顺序的,是典型的数据流驱动的系统,即先进行FFT,复乘然后是IFFT及FIFO输出,脉冲压缩的总时序关系见图4。该系统实现1 024点的脉冲压缩,算法上采用基于IP核的设计方法。主要用到了FFT核,乘法器核以及单口Block Memory核,这些IP核的应用及脉冲压缩的具体实现如下所述。

  2.2.1 FFT运算

  对于长度为N的时域序列X(n)的离散傅里叶变换为X(k):

  

 

  FFT算法主要是利用旋转因子exp(-j2πnk/N)的周期性和对称性的特点进行改进的算法,可以有效地减小运算量。Xilinx公司的FFT核利用Cooley-Tukey算法实现FFT/IFFT运算,最高支持216点长度的运算,可以实现流水线型、基4、基2三种结构,蝶形运算后可选择对数据顺序输出还是倒序输出,对IP核进行不同的配置,可以实现资源和运算速度的最优化。在此选用基4蝶形运算,对于1 024点数据,需要5级蝶形运算。

  

 

  Xilinx公司的FFT核的参数通过GUI界面(见图5)进行设置,可设置的参数包括FFT点数,运算实施方法,输入数据位数等,设置完毕后点击Generate可即时生成代码。

  硬件描述语言采用VHDL,使用时程序中要对器件初始化并进行定义,FFT核的器件定义语句见图6。

  

 

  2.2.2 匹配滤波系数产生

  根据匹配滤波理论,对于一个确定的输入信号,匹配滤波系数就是这个输入信号的频谱的复共轭,系数可以通过Matlab预先计算出来并以二进制的文件格式进行存储。此处计算时可以进行加权处理,在系数中乘以窗函数即可。

  通过Xilinx公司的单口Block Memory核,可以把Matlab产生的存储文件加载进去。当程序运行时,根据使能控制信号,把匹配滤波系数数据(1 024点)依次读取出来,送入乘法器进行后续运算。BlockMemory核的参数设置通过GUI界面进行,可即使生成代码。

  2.2.3 乘法运算

  乘法运算部分完成FFT后数据与匹配滤波系数数据的复数乘法运算。根据复数的乘法规则。

  (A+aj)(B+bj)=(AB-ab)+(Ab+aB)j

  两个复数的乘法运算实际上包括了4个实数的乘法运算,因此,此部分的设计用到了4个乘法器核。Xilinx公司的乘法器核支持补码运算,可输入A,B两路数据,每路的输入数据长度可达64 b。乘法器核的参数设置也是通过GUI界面进行,可即使生成代码。

  2.2.4 IFFT运算

  IFFT运算的处理单元和FFT的处理单元采用相同的结构来实现。具体的实现方法是,在做IFFT运算前,先交换输入数据的实部和虚部,然后送入FFT处理单元按照FFT结构进行运算,得到运算结果后,再对其实部和虚部进行交换,然后除以运算点数1 024,就可以得到IFFT后脉冲压缩的运算结果。

  [page]

 

    2.3 工程软件仿真

  

 

  利用ModelSim仿真软件首先对程序代码进行时序功能仿真,完成逻辑的综合与实现之后再进行布局布线后仿真,此时的仿真已基本接近真实情况。综合后的仿真情况如图7所示,仿真结果表明软件运行正常,可实现线性调频信号的脉冲压缩。

  2.4 测试数据分析

  完成程序编制及仿真之后,把软件加载至FPGA中进行全面测试。通过Chipscope软件可以采集到A/D之后的I/Q线性调频基带信号数据以及经过FPGA处理后的脉压数据,把A/D后采集到的数据放在Matlab中进行理想的脉冲压缩,与实际FPGA的脉压结果进行对比。从图8中可以看出,两种处理的结果是一致的,主副瓣比大约都在35 dB左右,主瓣宽度也基本相同。如图8所示。

  

 

  脉冲压缩系统软、硬件调试完毕之后,通过板上的D/A输出可以直接监测脉冲压缩后的I/Q信号波形,如图9所示。

  

 

  3 结语

  本文主要介绍了一种利用FPGA IP核设计线性调频信号脉冲压缩的方法,通过各种仿真与实际测试表明脉冲压缩结果正确。这种基于IP核的模块化设计方法非常灵活,参数的设置和修改方便,大大缩减了设计的开发周期。需要注意的是,虽然IP核的内部结构和实现功能已经固定,但设计时也要结合算法原理和IP核的自身特点综合考虑,对参数进行合理设置,以便获得硬件资源和运算速度的最优化。

关键字:调频信号  IP核  脉冲压缩 引用地址:基于FPGA IP核的线性调频信号脉冲压缩

上一篇:IIS接口的FPGA实现
下一篇:图像的二维提升小波变换的FPGA实现

推荐阅读最新更新时间:2024-05-02 21:28

CAST和Fraunhofer IPMS提供CAN-XL控制器IP核
IP提供商CAST和Fraunhofer IPMS日前宣布,为他们流行的CAN 2.0和CAN FD控制器IP核增加了CAN XL标准的支持。 CAN XL是一种新的数据通信协议,自2018年起由CAN-XL特别兴趣小组(CiA)组织,汽车和半导体代表(包括Fraunhofer IPMS)参与开发。目标是通过将CAN协议的数据有效载荷大小增加到2048字节,将其传输比特率提高到10Mbit/s,同时保持与CAN 2.0和CAN FD的互操作性,从而赋予CAN协议更强的能力。因此,CAN-XL将CAN协议的优点扩展到要求更高的应用,在面向信号的CAN-FD和面向服务的高速以太网之间提供了一个中间选择。 针对早期采用者,CAS
[汽车电子]
调频信号发生器原理及制作
调频信号发生器原理及制作 本文介绍的调频信号发生器,精度高,工作可靠,可作为调频接收机的高频、中频、鉴频器信号源。 调频信号发生器的基本工作原理 调频信号发生器的方框图如下所示,它由场效应晶体管高频振荡器、双变容二极管、低频振荡器、低阻抗变换器、50欧衰减器等部分组成,完整电路如图2所示, 高频振荡器结构简单,只有一个波段,频率范围为8.6~11.5MHz,其10次谐波能完全覆盖由双变容二极管(BB294B型或KV1820型)与线圈L1一起完成,要求电容变化量为: 上述变容二极管的电容变化量能满足这个要求,线圈用30~36#规格的漆包线,在6mm的磁芯上绕30匝,并在5圈上抽头,或者5mm线圈袋39匝在5圈处抽头
[模拟电子]
<font color='red'>调频</font><font color='red'>信号</font>发生器原理及制作
Tensilica 将展示其领先的移动音频/语音和基带IP核
美国加州, SANTA CLARA 2012年2月23日讯 – Tensilica今日宣布,将于2月27日 - 3月1日在巴塞罗纳举行的世界移动大会上展示其领先的移动音频/语音、基带硬件和软件IP(知识产权)处理器核,展位号#1F39。Tensilica DPU(数据处理器)IP核不但被基础设施供应商应用于宏蜂窝、超微蜂窝和家庭型基站的前沿设计中,而且被手持移动设备供应商应用于音频、LTE基带无线电、蓝牙等多种尖端设计中。 Tensilica总裁兼首席执行官Jack Guedj表示:“LTE标准的智能手机、平板电脑和上网卡广泛运用了Tensilica的技术并批量生产,充分展示了Tensilica在LTE基带物理层和控制层设计领域
[手机便携]
用CD4046组成的调频信号发生器
用CD4046组成的调频信号发生器
[模拟电子]
用CD4046组成的<font color='red'>调频</font><font color='red'>信号</font>发生器
变参数RS编码器IP核的设计与实现
摘要: 设计了一种码长可变、纠错能力可调的RS 编码器。该RS 编码器可对常用的RS 短码进行编码, 可做成IP 核, 为用户提供了很大的方便; 采用基于多项式乘法理论GF (2m ) 上的m 位快速有限域乘法的方法, 提高了编码电路的运算速度; 同时给出了程序仿真结果, 并在Xilinx 的FPGA 上进行了硬件验证。 关键词: RS 编码器; IP 核; 有限域; 专用集成电路; FPGA; Verilog HDL 引  言 数字信号在传输过程中可能受到各种干扰及信道传输特性不理想的影响而使信号发生错误, 从而接收到错误的信息。为了实现数字系统在传输过程中的可靠性, 几乎所有的现代通信系统都把纠错编码作为一个基本
[嵌入式]
FPGA的DDS调频信号研究与实现
1 引言   直接数字 频率合成器 (DDS)技术,具有频率切换速度快,很容易提高频率分辨率、对硬件要求低、可编程全数字化便于单片集成、有利于降低成本、提高可靠性并便于生产等优点。目前各大 芯片 制造厂商都相继推出采用先进C MOS 工艺生产的高性能和多功能的DDS芯片,专用DDS芯片采用了特定工艺,内部数字信号抖动很小,输出信号的质量高。然而在某些场合,由于专用的DDS芯片的控制方式是固定的,故在工作方式、频率控制等方面与系统的要求差距很大,这时如果用高性能的FPGA器件设计符合自己需要的DDS电路就是一个很好的解决方法,它的可重配置性结构能方便的实现各种复杂的调制功能,具有很好的实用性和灵活性。    2DDS调频 信号发
[嵌入式]
FPGA的DDS<font color='red'>调频</font><font color='red'>信号</font>研究与实现
FSL总线IP核及其在MicoBlaze系统中的应用
摘要 MicroBlaze是基于Xilinx公司新一代FPGA器件的软处理器核。其FSL 总线是FIFO单向链路,可以实现用户自定义IP核与MicroBlaze内部通用寄存器的高速直连。本文对MicroBlaze的几种主要总线接口摘要 进行比较,详细分析、介绍FSL总线的结构、特点、工作原理和配置方法。通过一个矢量汉字还原的应用实例,具体描述在FPGA片上系统设计中利用FSL高速总线整合用户自定义IP核,实现软处理器系统硬件加速的方法及步骤。 关键词 FPGA IP核 FSL总线 软核处理器 MicroBlage 引 言 随着半导体制造工艺的发展,以FPGA(现场可编程门阵列)为代表的新一代可编程逻辑器件(PLD)的逻辑资源密
[嵌入式]
MCS-51单片机串行通讯口IP核的实现
script language=javascript src="http://www.dqjsw.com.cn/plus/ad_js.php?aid=10000" /script script type=text/javascript /*300*250,创建于2014-1-17 内容页中 dqjsw*/ var cpro_id = "u1457042"; /script script src="http://cpro.baidustatic.com/cpro/ui/c.js" type=text/javascript /script script src="http://pos.baidu.com/ecom
[单片机]
MCS-51单片机串行通讯口<font color='red'>IP核</font>的实现
小广播
最新嵌入式文章
何立民专栏 单片机及嵌入式宝典

北京航空航天大学教授,20余年来致力于单片机与嵌入式系统推广工作。

换一换 更多 相关热搜器件
电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2024 EEWORLD.com.cn, Inc. All rights reserved