地址总线 数据总线与存储容量以及地址范围之间的关系

发布者:VS821001最新更新时间:2015-08-17 来源: eefocus关键字:地址总线  数据总线  存储容量  地址范围 手机看文章 扫描二维码
随时随地手机看文章
1、地址总线与存储容量的关系

以32位地址总线为例

存储容量=2^32=4*1024Mb=4*1024*1024Kb=4*1024*1024*1024BYTE=4G的容量

2、数据总线

数据总线决定处理机字长,处理机字长是指处理机能同事处理的位数。即32位数据总线决定它能处理32位字长。

3寻址范围和地址总线以及数据总线的关系

假设存储容量为1K,数据总线为16位

则寻址范围为0~1K*16位/16位=1k=1024=0X00 0400h

关键字:地址总线  数据总线  存储容量  地址范围 引用地址:地址总线 数据总线与存储容量以及地址范围之间的关系

上一篇:关于CAN总线汽车仪表的研究
下一篇:一条1394总线最多支持的相机个数

推荐阅读最新更新时间:2024-05-02 23:53

地址总线数据总线的计算
     我们先看两个例子:        一.1个CPU的寻址能力为8KB,它的地址总线的宽度为多少位?              答案是13位,因为一个存储单元可以存储8个bit,计算表达式为8*1024=2的13次方;         二.数据总线宽度分别为8根,它一次可以传送的数据为多少 B ?              答案是1B,因为1B=8bit,这与上面有所不同!        也就是说,地址总线寻址,寻的是一个个单元;而数据总线传输数据,则是从最小单位的bit一个个传输的。总的来说,CPU的基本单位为是B,而最小单位是bit。
[嵌入式]
TMS320F2812与ARINC429数据总线之间的通信设计[图]
摘要:ARINC429总线是一种应用广泛的航空数据总线,主要用于航空电子设备和系统之间的通信。在描述ARINC429总线和HS-3282的基础上,提出了TMS320F2812 DSP与ARINC429数据总线通信的设计方法。该系统主要由429数据收发模块和CPLD逻辑控制模块组成。429数据收发模块采用429专用协议收发芯片HS-3282完成429总线数据的格式转换和协议处理,CPLD逻辑控制模块使用CPLD地址译码产生HS-3282所需要的初始化、接收使能、发送使能信号,TMS320F2812通过CPLD逻辑控制对HS-3282进行时序控制来完成TMS320F2812与429总线的通信。结果表明,该系统能实现TMS320F2
[嵌入式]
TMS320F2812与ARINC429<font color='red'>数据</font><font color='red'>总线</font>之间的通信设计[图]
源同步信号跨时钟域采集的两种方法
  对于数据采集接收的一方而言,所谓源同步信号,即传输待接收的数据和时钟信号均由发送方产生。FPGA应用中,常常需要产生一些源同步接口信号传输给外设芯片,这对FPGA内部产生时钟或数据的逻辑和时序都有较严格的要求。而对于一些FPGA采集信号的应用中,常常也有时钟和数据均来自外设芯片的情况,此时对数据和时钟的采集也同样需要关注FPGA内部的逻辑和时序。当然,无论何种情况,目的只有一个,保证信号稳定可靠的被传送或接收。   对于一个如图1所示的某视频芯片产生的源同步信号,当FPGA对其进行采集同步到另一个时钟域时,特权同学通常的做法有两种,特权同学称之为脉冲边沿检测采集法和异步FIFO采集法。下面简单的对这两种方法做一些讨论和说明。
[测试测量]
源同步信号跨时钟域采集的两种方法
I2C总线学习—查缺补漏—对数据有效性的思考
IIC协议规定:SDA上传输的数据必须在SCL为高电平期间保持稳定,SDA上的数据只能在SCL为低电平期间变化。IIC期间在脉冲上升沿把数据放到SDA上,在脉冲下降沿从SAD上读取数据。这样的话,在SCL高电平期间,SDA上的数据是稳定的。在脉冲下降沿之后的保持时间以后,SDA上的数据可以变化,直到脉冲上升沿之前。
[单片机]
I2C<font color='red'>总线</font>学习—查缺补漏—对<font color='red'>数据</font>有效性的思考
基于USB总线和89C51单片机的数据采集系统设计
在工业生产和科学技术研究过程的各行业中,常常要对各种数据进行采集,现在常用的采集方式是在PC机或工控机内安装数据采集卡,如A/D卡及RS-422卡、RS-485卡。采集卡不仅安装麻烦,易受机箱内环境的影响,而且由于受计算机插槽数量和地址、中断资源的限制,不可能挂接很多设备。而通用串行总线(Universal Serial Bus,简称USB)的出现能很好地解决以上这些冲突。我们利用89C51单片机设计了基于USB总线的数据采集设备,并可与MAX485结合起来实现数据的远程采集。 系统硬件设计 USB数据采集系统硬件模块主要由串行A/D转换器、89C51芯片、USB接口芯片和多路模拟开关等组成。硬件总体结构框图如图1所示。
[应用]
基于PCI总线数据采集卡的设计与实现
0 引言 LabvIEW是美国NI公司的创新产品,也是目前应用最广、发展最快、功能最强的图形化软件开发集成环境。 数据采集卡是虚拟仪器的重要组成部件,其性能指标直接影响虚拟示波器的采样速率、精度等主要指标。 PCI总线是一个地址/数据、命令/字节选择信号复用的总线,它采用主从信号双向握手的方式来控制数据的传输。PCI总线具有即插即用、兼容性强的特点,能提供32/64位,33/66MHz的DMA(直接内存访问)数据传输方式,使得它工作时不受计算机内存大小的影响,传输速率最高可达133Mb/s,这些特性使得它的应用范围很广,能够适用于多种体系结构,多种工作平台,也很容易升级,为未来的发展留有足够的空间。上述这些优良特性正是
[测试测量]
基于PCI<font color='red'>总线</font>的<font color='red'>数据</font>采集卡的设计与实现
基于USB总线的实时数据采集系统设计与实现
摘要:介绍了基于USB总线的实时数据采集系统的USB设备固件程序、驱动程序、应用程序的设计与具体实现。 关键词:通用串行总线 实时数据采集 设备固件 驱动程序 在现代工业生产和科学技术研究的各行业中,通常需要对各种数据进行采集。目前通用的通过数据采集板卡采集的方法存在着以下缺点:安装麻烦,易受机箱内环境的干扰而导致采集数据的失真?熏易受计算机插槽数量和地址、中断资源的限制, 可扩展性差。而通用串行总线USB(Universal Serial Bus)的出现,很好地解决了上述问题,很容易实现便捷、低成本、易扩展、高可靠性的数据采集,代表了现代数据采集系统的发展趋势。 1 系统硬件设计与实现 1.1 硬件总体结构 基于
[应用]
基于VXI总线的HT-7U数据采集控制系统
  前言   磁约束核聚变已在常规(非超导)托卡马克装置上取得了突破性的进展,其科学可行性已得到证实。各国正在竞相建造或计划建造大型超导托卡马克聚变实验装置。非圆截面超导托卡马克将成为未来稳态、安全、高效运行的托卡马克聚变反应堆提供宝贵的物理及工程技术基础。     1994年底,等离子体物理所成功地改建成我国第一台超导托卡马克装置HT-7及其附属系统,并于1995年初进行了首次放电实验。HT-7的建成使我国成为继法国、日本、俄罗斯之后世界上第四个拥有超导托卡马克装置的国家,为我国核聚变研究走向世界前沿打下了坚实的基础。为了进一步推进我国在核聚变领域的研究,中国科学院在九五期间预期用1.6亿元的投资,在中国科学院等离子体物理研
[工业控制]
小广播
最新嵌入式文章
何立民专栏 单片机及嵌入式宝典

北京航空航天大学教授,20余年来致力于单片机与嵌入式系统推广工作。

换一换 更多 相关热搜器件
电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2024 EEWORLD.com.cn, Inc. All rights reserved