All Programmable技术和器件的全球领先企业赛灵思公司(Xilinx, Inc.,(NASDAQ:XLNX))今天在北京举办首届赛灵思开发者大会(XDF, Xilinx Developer Forum),赛灵思用户社区成员、赛灵思开发团队、合作伙伴和行业专家齐聚一堂,共同出席为期一天的培训、沟通与分享活动。会议日程包括全体大会和三个分会场,致力于满足不同类型开发者的各种需求。
其中包括:
软件应用开发分会场:
- 面向软件开发者,支持其通过使用可重配置逻辑和大规模并行计算来加速机器学习、视觉、视频和基因组学等应用。
嵌入式软件开发分会场:
- 面向嵌入式软件开发者,助力其使用系统软件在单芯片上实现多处理器、异构或可重配置系统。
硬件开发分会场:
- 面向硬件开发人员,致力于通过提供行业专家的最佳实践经验帮助其大幅提升生产力。
赛灵思技术展示将涵盖使用赛灵思开发流程的技能技巧和最新设计方法。阿里巴巴、亚马逊、百度、深鉴科技、华为和科大讯飞等业界领先企业将重点介绍赛灵思技术如何在不断变化和高度增长的应用领域广泛使用,特别是从端到云的加速计算应用。与会人员将与赛灵思开发团队直接互动,并参与一系列技术与应用演示,包括云加速、高级驾驶辅助系统(ADAS)、智能监控、传感器融合、机器学习等,为其下一步设计提供价值和动力。
赛灵思开发者大会将在包括北京在内的四座城市举行。感兴趣今年北京开发者大会的人员,从即日起就可从活动网站下载简体中文版内容。
关键字:Xilinx 开发者大会
引用地址:
Xilinx首届开发者大会北京站反响热烈
推荐阅读最新更新时间:2024-05-03 01:50
Xilinx给出了答案
“深化大数据、人工智能等研发应用,培育新一代信息技术、高端装备、生物医药、新能源汽车、新材料等新兴产业集群,壮大数字经济。”,“打造工业互联网平台,拓展“智能+”,为制造业转型升级赋能。”……刚闭幕不久的中国两会上,人工智能(AI)连续第三年被写入政府工作报告中,并首次将人工智能衍生为“智能+”的概念。作为国家战略的人工智能将加速与产业融合,为经济结构优化升级发挥重要作用。 在近日举办的第八届EEVIA年度中国ICT媒体论坛暨2019产业和技术展望研讨会上,人工智能也是其中的一个重要主题。自适应和智能计算的全球领先企业赛灵思公司人工智能市场总监刘竞秀在“FPGA — 人工智能计算的加速引擎”的主题演讲中开场就对“智能+”概念作
[物联网]
Xilinx提供OTN转发器和的单芯片解决方案
带有软件API和高度优化OTN SmartCORE IP的完整评估平台,能加速高带宽OTN应用从开发到部署的整个进程。 2014年3月12日,北京 –All Programmable技术和器件的全球领先企业赛灵思公司(NASDAQ: XLNX)今天在第39届美国光纤通讯展览会及研讨会(OFC 2014)上宣布推出最新参考设计,为客户提供了一款针对4x100G OTN转发器和200G OTN交换应用的单芯片解决方案。这些参考设计结合公司的All Programmable 3D IC和SmartCORE™ IP,能为客户打造出一款功能齐全的评估平台,帮助他们开发和评估高度差异化的高带宽OTN应用。请于3月11至13日莅临旧金
[网络通信]
Xilinx 全新Vitis赋予软件开发者更高效的硬件开发效率
自适应和智能计算的全球领导企业赛灵思公司宣布推出 Vitis™ (发音为 Vī-tis)—这是一款统一软件平台,可以让包括软件工程师和 AI 科学家在内的广大开发者都能受益于硬件灵活应变的优势。历经五年、投入总计 1000 个人工年而打造,Vitis 统一软件平台无需用户深入掌握硬件专业知识,即可根据软件或算法代码自动适配和使用赛灵思硬件架构。此外,Vitis 平台不限制使用专有开发环境,而是可以插入到通用的软件开发工具中,并利用丰富的优化过的开源库,使开发者能够专注于算法的开发。Vitis 独立于 Vivado™ 设计套件,后者仍然继续为希望使用硬件代码进行编程的用户提供支持。但是,Vitis 也能够通过将硬件模块封装成软件可调
[嵌入式]
赛灵思客户共贺Vivado设计套件推出
自从四年前赛灵思开始 Vivado 设计套件的开发工作以来,就一直与数百家赛灵思联盟计划成员和客户保持密切联系,力求让新发布的工具达到成熟状态。每个成员都发挥了积极作用,确保赛灵思能够推出一款真正提高生产力的工具套件,帮助客户突破在新一代“All Programmable” 器件设计过程中所面临的集成和实现瓶颈。以下是客户对 Vivado 设计套件的评价。 EVE,软硬件协同验证– Luc Burgun,CEO、总裁兼创始人 “赛灵思推出的 Vivado 设计套件和 Virtex-7 FPGA,使 EVE 等标准 FPGA 仿真供应商在产品性能和功能方面,全面超越定制 ASIC 仿真供应商。” CoreEL Technol
[嵌入式]
芯际探索——2020新思开发者大会的些许感受
作为需要不断创新的半导体产业来说,EDA公司更是需要先行一步,为客户的创新提供更创新的工具,新思科技等一直就是EDA行业的创新代表。 新思开发者大会(前身为SNUG,新思用户大会)最期待的,除了技术革新之外,就是每年的不同主题了。今年配合人类太空探索所推出的“芯际探索”主题,代表了新思科技不断创新的追求,现场也充满了众多太空元素。 新思科技中国董事长兼全球资深副总裁葛群表示:“我们要像人类探求宇宙,探索星际的未知一样,探索芯片的未来。我们愿与所有开发者共思同行,探索更多未知边际,带领国内技术研发力量走向更深远未来,以创新改变世界。” 新思科技中国董事长兼全球资深副总裁葛群 开发者大会的意义 今年是新思开发者大
[半导体设计/制造]
赛灵思扩展Ultrascale产品组合,推高性价比的Zynq/Arix
本文编译自eejournal 如果您在前几年问我对Xilinx针对成本优化的产品有何看法,我会告诉您,我坚信该公司已放弃了低成本FPGA,将其留给了其他竞争对手,如Lattice和Microsemi/Microchip。英特尔(前身为Altera)也放弃了低成本FPGA,两家公司针对低成本应用所提供的产品基本和数年前相同,并未真正在该市场投入任何工程或营销能力,而是专注于在针对数据中心的高性能应用程序中相互竞争。 放弃低成本市场并不明智。随着物联网的快速发展以及在边缘要求苛刻的应用中,包括对AI推理和其他工作负载加速的需求,似乎边缘加速市场已准备好进行快速扩展,而FPGA是许多市场的理想解决方案。赛灵思为何要放弃这一潜在的
[嵌入式]
Xilinx Spartan-3系列FPGA的配置电路
这里要谈的是Xilinx的spartan-3系列FPGA的配置电路。当然了,其它系列的FPGA配置电路都是大同小异的,读者可以类推,重点参考官方提供的datasheet,毕竟那才是最权威的资料。 所谓典型,这里要列出一个市面上最常见的spartan-3的xc3s400的配置电路。所有spartan-3的FPGA配置电路的链接方式都是一样的。Xc3s400是40万门FPGA,它的Configuration Bitstream虽然只有1.699136Mbit,但是它还是需要2Mbit的配置芯片XCF02S,不能想当然的以为我的设计简单,最多用到1Mbit,那么我选XCF01S(1Mbit)就可以了。事实并非如此,即使你只是用xc
[模拟电子]
Xilinx展示行业首个FPGA QPI 1.1接口
赛灵思公司(Xilinx, Inc. )在Intel开发者论坛(IDF)上首次展示如何通过QuickPath Interconnect(QPI)协议将现场可编程门阵列(FPGA)与Intel Sandy Bridge Xeon处理器相连。赛灵思的QPI解决方案使开发人员能够在赛灵思All Programmable FPGA与Intel Xeon处理器之间建立一个低时延、高性能的链路。该解决方案充分利用赛灵思FPGA的高性能处理能力和灵活的I/O功能,实现了最佳的整体系统性能和功耗。
赛灵思公司有线通信高级总监Nick Possley指出:“今天的演示,表明针对基于Intel Xeon处理器的系统,赛灵思现在拥有了第一
[嵌入式]