2017年12月12日-Silicon Labs(亦称“芯科科技”,NASDAQ:SLAB)日前推出了一系列高性能I2C可编程晶体振荡器(XO),具有最佳的抖动性能和频率灵活性。凭借低至95fs的典型抖动性能,Si544/Si549 Ultra Series™可编程XO为100/200/400G通信和数据中心应用中的高速28Gbps和56Gbps收发器提供最大的抖动余量。这些XO器件能够产生200kHz-1.5GHz中的任意频率,并且具有4ppt的调谐分辨率,这使得单一器件即可满足广泛的应用。
Silicon Labs时钟产品高级营销总监James Wilson表示:“光网络、超大规模数据中心和移动前传/回传网络正在向更高速度发展,这增加了对于超低抖动时钟解决方案的需求。通过选择Silicon Labs的I2C可配置的Si54x Ultra Series振荡器,系统设计人员可从容使用业界最具频率灵活性的可编程XO,并且能够最大化SNR余量,降低开发风险,确保一次设计即成功。”
Si544/Si549 XO支持最大4个预设的、引脚可选的启动频率。上电后,器件工作频率也可通过I2C接口轻松更改。这种配置的灵活性使得单个振荡器可替代多个单频、双频或四频XO以及多路复用器(mux)器件。该系列器件可由单个1.8、2.5或3.3V电源供电,避免了针对不同的电源电压使用不同XO型号的麻烦。Si54x XO的I2C接口支持高达1MHz(Fast-mode Plus)的更新速率,最大限度的兼容各种ASSP、ASIC、SoC和FPGA。
Si544/Si549 XO支持3.2mm x 5mm和5mm x 7mm封装,与相同封装下标准固定频率XO相比,可提供更出色的频率灵活性。这种兼容性使得硬件设计人员能够用I2C可编程XO进行原型设计,并在设计过渡到生产时轻松迁移到单频XO。
Si54x XO专为56Gbps收发器设计。这些收发器设计依靠脉冲幅度调制(PAM4)信号传输串行数据。PAM4使用四阶信号来增加每个信道的比特率,同时保持带宽不变。这种折衷使得相关设计本质上更容易受到噪音的影响;而通过使用Si544/Si549器件等超低抖动参考时钟可最大限度的提高信噪比(SNR)余量,有助于防止误码并保持信号完整性。
Si544/Si549振荡器采用Silicon Labs先进的第4代DSPLL®技术,可在任何输出频率下提供超低抖动时钟源。该系列器件可编程为200kHz-1.5GHz中的任何频率,分辨率为4ppt。片上电源调节提供电源噪声抑制功能,可在高速网络和数据中心常见的嘈杂环境中实现一致、可靠的低抖动运作。Si544/Si549 XO也可灵活、可靠地直接替换基于低抖动表面声波(SAW)的振荡器,同时提供卓越的频率容限和温度稳定性。Si544/Si549振荡器支持所有流行的输出格式,包括LVDS、LVPECL、HCSL、CML、CMOS和Dual CMOS。
除了Si544/Si549系列产品之外,Silicon Labs也正在大力扩展其XO/VCXO产品系列,以包含更广泛的封装选项。这些扩增的产品包括采用工业标准5mm x 7mm封装的Si54x Ultra Series XO、Si59x通用XO/VCXO(3.2mm x 5mm)和Si51x通用XO/VCXO(2.5mm x 3.2mm)。通过扩展产品阵容,Silicon Labs可以为客户提供高性能振荡器一站式的服务。
上一篇:又有人反对东芝芯片业务出售
下一篇:希捷宣布全球裁员500人,收紧开支节约成本
推荐阅读最新更新时间:2024-05-03 02:07
- 2024年Automechanika Shanghai海量同期活动刷新历届记录,汇聚行业智慧,共谋未来发展
- 企业文化分享 如何培养稀缺的硅IP专业人员?SmartDV开启的个人成长与团队协作之旅
- 恩智浦发布首个超宽带无线电池管理系统解决方案
- 北交大本科生探秘泰克先进半导体开放实验室,亲历前沿高科技魅力
- 新帅上任:杜德森博士(Dr. Torsten Derr)将于2025年1月1日出任肖特集团首席执行官
- 边缘 AI 如何提升日常体验
- 苹果要首发!台积电宣布2nm已准备就绪
- AMD有望用上全新芯片堆叠技术:延迟大幅减少、性能显著提升
- 宁德时代发布10月战报
- 2024年10月电池行业:增长势头不减!