山东高云半导体科技有限公司(以下简称“山东高云半导体”)近日宣布推出基于低密度小蜜蜂Ⓡ家族的GW1N-9 FPGA芯片的SDR-模式I3C IP (Master-Slave-Combined )高速串行接口解决方案,包括相关IP软核、参考设计及开发板等完整解决方案。
I3C 是MIPI联盟一个新的通讯协议,该协议兼容并扩展了传统I2C通讯协议,其总线为两线式串行总线。 高云I3C IP遵循MIPI联盟I3C总线的通讯协议,集I3C Master和Slave于一体,是一个参数可配置、基于高云半导体FPGA芯片的IP设计。该IP可动态地配置成I3C Master或 Slave,实现I3C Master与I3C Slave或I2C Slave的通信,从而完成I3C通讯协议的各种功能。高云I3C Master与 Slave IP及高云I2C Slave IP可与遵循MIPI联盟I3C通讯协议的其他Master或Slave外设,以及遵循MIPI联盟I2C通讯协议的其他Slave外设直接相连通讯。
高云半导体软核研发部门负责人高级经理高彤军先生强调:“高云开发I3C IP核分两步走,目前的初级版支持单倍数据速率(SDR)模式,后续升级版会支持双倍数据速率(DDR)模式,进一步提高数据传输速率至33Mbps或以上。此外,今天发布的高云I3C IP,具有兼容并扩展I2C协议的功能,可直接与I2C Slave接入通信;后续升级版还附带配套设计的I3C至SPI链接桥和I3C至UART链接桥。今后连带发布的高云I3C-ECO-IP群组,将包括I3C2SPI-bridge、I3C2UART-bridge、SPI-Master-Slave-Combined IP、UART IP,从而能使I3C Master通过该链接桥直接与传统的SPI和UART 接入通信。这为方便业界迅速运用I3C技术提升其电子产品设计的速度与效能,并兼具维系支持传统外设,实现新老结合,降低成本,持续创新的最大性价比、性效比产品策略,铺平了道路。”
高云半导体总裁兼CTO宋宁博士表示:“高云I3C IP及其FPGA设计具有低引线数、可扩展性、低功耗、更高的容量等创新性能,能有效的减少集成电路芯片系统的物理端口、支持低功耗、高数据速率和其他已有端口协议的优点,为支持现代移动手持设备、智能驾驶、IOT设计添加了许多增强的特性。”
I3C应用举例
-力学感知(陀螺仪、加速计等)
-环境感知(声、光、温度、湿度等)
-仿生学感知(指纹、心率、呼吸等)
-通讯(近场通讯、远红外通讯等)
GW I3C基本特性
-高度灵活的参数可调设计,允许用户精确调整数据/时钟信号的周期,从而实现宽范围的数据发送速度调节。
-支持静态地址通讯
-支持动态地址机制
-支持I3C地址仲裁
-Single Data Rate(SDR)
-支持I2C (Slave Only)消息
GW I3C高级特性
-支持热接入(Hot-Socket)
-支持热接入时动态地址分配
-支持Slave请求Secondary Master(SDR-Only)
-支持线载中断(In-band Interrupts)
-支持CCC’s (Common Command Codes) 命令
GW I3C传输速度
高云半导体云源软件支持GW I3C(Master-Slave-Combined )IP的全流程自动设计。GW I3C SDR模式最高数据传输速率达到12.5Mbps。
GW1N-9 FPGA
GW1N-9芯片为I3C协议专门设计可动态切换模式的IO电路,具有这一新特性的IO安排在芯片的上下两个Bank上。用户在使用这些IO时软件模型无需改变,只需在约束文件中将I3C Mode打开即可。
GW I3C IP开发板与参考设计
高云半导体提供通过实测验证的I3C IP开发板,已配置好相关电路,可将多块开发板连接在一起进行I3C BUS通讯实验。
关键字:高云半导体 FPGA I3C
引用地址:
高云半导体推出I3C高速串行接口解决方案
推荐阅读最新更新时间:2024-05-03 02:17
FPGA助边缘长智能 Lattice低价抢攻消费市场
随着物联网(IoT)的应用领域逐渐扩大,导入边缘运算的产品亦逐渐多元,芯片设计对于功耗与成本的要求日益提升。 近日,半导体厂商推出低价FPGA方案,瞄准对于成本最为敏感的消费电子市场,抢攻边缘运算商机。 客制化智能互连解决方案市场供货商莱迪思半导体(Lattice Semiconductor)亚太区资深事业发展经理陈英仁指出,少量多样是物联网产品的特色之一,对于精准度、功耗的需求亦有所不同,更需要灵活的处理单元连接。 除此之外,现今的物联网布局方式是设法将现有产品联网化并赋予智能,在这样的情况下深度学习相关芯片该如何见缝插针、尽量不更动原有架构便成为一大挑战。 随着传感器类型与数量不断增加,须部署更多运算资源以进行实时数据处理
[半导体设计/制造]
基于FPGA+嵌入式处理器的违章车辆视频检测系统
0 引 言 随着我国经济的发展,机动车辆不断地增长,现有道路等硬件设施的增长已经满足不了日益膨胀的交通问题,智能交通系统(Intelligent Transportation System,ITS)越来越受重视。 所谓智能交通系统(ITS)就是将先进的信息技术、数据通信传输技术、电子传感技术以及计算机处理技术等有效地集成运用于整个地面交通管理系统而建立的一种在大范围内、全方位发挥作用的、实时、准确、高效的综合交通运输管理系统。近年来,ITS在城市交通管理方面得到了普遍应用,在缓解道路交通、防范交通违章及事故发生等方面获得了良好的效果。本文针对ITS应用,特别是电子警察系统的应用,提出了车辆违章视频检测方案,以适应ITS的发展需
[嵌入式]
高云半导体宣布发布USB 2.0接口解决方案
2021年5月17日,中国广州,广东高云半导体科技股份有限公司(如下简称:高云半导体)宣布发布其USB 2.0接口解决方案,此方案能够使FPGA设计人员轻松的集成USB 2.0功能,无需外挂PHY芯片。 高云半导体USB2.0解决方案可以广泛应用到消费、汽车、工业和通信应用中。 据Berkshaire Hathaway公司的BusinessWire称:USB设备的市场规模已增长到300亿美元以上,已成为世界上使用最广泛的电器接口标准之一。 尽管FPGA以高度的灵活性和高效的数据处理能力而闻名,然而由于数据速率、时钟恢复和IO等各方面的要求,迄今为止没有一家FPGA公司能够经济高效地将FPGA直接连接到USB 2.0。 为
[嵌入式]
Infinera在DTN-X多太比特分组光传送网平台中选用Altera的28-nm Stratix V FPGA
2010年10月21号,北京——Altera公司(NASDAQ:ALTR)今天宣布,Infinera在其最近发布的DTN-X多太比特分组光传送网(P-OTN)平台上选用了28-nm Stratix® V GX FPGA。Infinera是最近一家在下一代系统中选用性能最好的FPGA的企业。Stratix V GX FPGA所具有的性能和带宽能够满足DTN-X平台100-Gigabit以太网(GbE)线路卡的100-GbE数据量要求。
Infinera合伙人兼首席技术官Drew Perkins评论说:“Infinera通过我们的解决方案不断推动技术的发展。这需要与Altera这类同样站在技术最前沿的企业进行合作。我们在下一代DT
[嵌入式]
MPEG-2传输流解复用在内嵌ARM核的FPGA上的实现
随着芯片技术的发展,FPGA的容量已经达到上百万门级,从而使FPGA成为设计的选择之一。Altera公司的FPGA芯片EPXA10应用SOPC技术,集高密度逻辑(FPGA)、存储器(SRAM)及嵌入式处理器(ARM)于单片可编程逻辑器件上,实现了RISC和FPGA的完美结合。本文使用EPXA10芯片,利用片上的ARM微处理器对MPEG-2传输流进行解码,得到必要的解码参数,实现了将传输流分成视频流和音频流的解复用。
EPAX10器件
简要介绍
ALTERA公司的EPXA10器件单片集成了ARM硬核,百万门级的FPGA,以及SDRAM存储器的接口。它将FPGA和ARM处理器完美结合在一起,是一个典型的SOPC结构
[嵌入式]
莱迪思FPGA助力奥视威电子最新的演播室监视器设计
莱迪思FPGA助力奥视威电子最新的演播室监视器设计 中国上海——2023年3月7日—— 莱迪思半导体公司,低功耗可编程器件的领先供应商,今日宣布奥视威电子科技股份有限公司(SWIT)选择莱迪思FPGA为其最新的演播室监视器提供互连、视频和成像功能。 SWIT演播室监视器集成了莱迪思FPGA的低功耗、高性能和灵活的视频互连功能,拥有超高亮HDR、阳光直射可监看、快速放大和平移、直方图以及丰富的接口等特性,为演播监控提供独特优势。 SWIT副总裁喻金华先生 表示:“为我们的每款产品选择最佳的元件对于保持我们的行业领先地位以及确保我们的客户开发他们所需的功能集至关重要。我们很高兴能与莱迪思合作,将他们的FPGA集成到我们的监视器
[嵌入式]
FPGA系统的供电要求和最新DC/DC稳压器解决方案
随着FPGA制造工艺尺寸持续缩小、设计配置更加灵活,以及采用FPGA的系统的不断发展,原来只采用微处理器和ASIC的应用现在也可以用FPGA来实现了。最近FPGA供应商推出的新型可编程器件进一步缩小了FPGA和ASIC之间的性能差别。尽管这类器件的可配置性对设计工程师很有吸引力,但使用这些器件所涉及的复杂设计规则和接口协议,要求设计工程师经过全面的培训,并需要进行参考设计评估、设计仿真和验证工作。另一方面,FPGA应用中非常复杂的模拟设计,例如用于内核、I/O、存储器、时钟和其它电压轨的DC/DC稳压器,也要求新的解决方案。本文讨论的高性能DC/DC转换器有助于系统设计工程师克服这些挑战。 FPGA系统的供电要求 1.
[工业控制]
STM32单片机SPI总线与FPGA的通信设计
最近在研究SPI总线,至于协议和硬件描述就不多说了 四线包括时钟、片选、接收、发送 初始化SP SPI_InitStructure.SPI_Direction = SPI_Direction_2Lines_FullDuplex; //全双工 SPI_InitStructure.SPI_Mode = SPI_Mode_Master; //主模式 SPI_InitStructure.SPI_DataSize = SPI_DataSize_16b; //16bit宽度 SPI_InitStructure.SPI_CPOL = SPI_CPOL_Low; SPI_InitStructure.SPI_CPHA = SPI_CPHA_2E
[单片机]