兆芯傅城:国产CPU发展需要自主可控与兼容主流双轮驱动

发布者:DelightfulWish最新更新时间:2018-01-25 来源: 电子产品世界关键字:兆芯  CPU 手机看文章 扫描二维码
随时随地手机看文章

  2018年1月19日,中国计算机学会青年计算机科技论坛(CCF YOCSEF)20周年系列活动在北京成功举办。活动期间,来自CPU领军企业代表围绕国产CPU的最新进展和发展问题进行了积极的讨论。上海兆芯集成电路有限公司副总裁傅城博士、总工程师王惟林受邀出席了此次活动,分别在“国产CPU应该如何自主发展”论坛及“国产CPU的最新进展”报告会上进行了致辞演讲,得到了与会听众的广泛关注。下面就随嵌入式小编一起来了解一下相关内容吧。

  “国产CPU应该如何自主发展”论坛期间,兆芯副总裁傅城博士在致辞中表示,谋求国产CPU自主发展,需要自主可控与兼容主流双轮驱动。他指出,在一系列政策、基金等支持下,国家集成电路产业、国产CPU均取得了喜人的成果,不同架构类型的国产CPU在性能、可靠性、稳定性等方面均有明显的进步,基于兆芯解决方案的国产桌面计算机在十九大期间圆满完成了会务信息保障工作,令人非常鼓舞,也标志着自主可控平台计算机能够保证国家重要领域的信息安全。

兆芯副总裁傅城博士为活动致辞强调国产CPU发展需自主可控与兼容主流双轮驱动

  在收获成果的同时,傅城博士针对国产CPU自主发展,提出了几点针对性的建议。他指出,国产CPU自主发展,首先要加快突破关键性的核心技术,并全面保证安全可控。其次,需要从标准的跟随者向制定者转变,行业标准是CPU发展过程中不可规避的一个话题,行业标准影响着研发路线、市场规模、用户选择等多方面因素,以自主研发对接行业主流标准并非背离自主发展,而是一条自主可控与兼容主流双轮驱动的快速发展道路。第三,CPU的发展整个产业链的协同和支持,以设计业带动芯片制造、封测及应用层面的整体发展。最后,在人才培养上结合相关政策意见,结合实际配合院校扩大人才培养规模、创新人才培养机制,为国产CPU发展提供人才资源储备。

  兆芯总工程师王惟林则在“国产CPU的最新进展”主题报告会发表演讲,向与会人员说明了兆芯国产x86通用CPU的发展现状,着重介绍了新一代开先KX-5000系列处理器取得的成果。

兆芯总工程师王惟林发表演讲向在场人员介绍兆芯开先KX-5000系列处理器  

  王惟林指出,开先KX-5000系列处理器是首款支持双通道DDR4内存的国产自主可控x86通用处理器,采用28nm工艺,单芯片集成21亿个晶体管,集成8个CPU核心和GPU,GPU部分支持4K超高清解码,此外,开先KX-5000还集成了DDR4内存控制器、显示接口、PCIe总线等,是一颗集成度超高的完整的SoC芯片。

兆芯开先KX-5000系列处理器较上一代产品性能提升显著

  开先KX-5000系列处理器全面兼容x86指令,并且支持CPU虚拟化,支持全系列Windows,以及中科方德、中标麒麟、普华等国产操作系统。性能方面,开先KX-5000系列处理器较上一代产品,单核性能提升在25%左右,整体性能提升140%左右,内存访问带宽增长了120%。并且,据权威媒体报道,开先KX-5000系列处理器的性能与Intel i3 6100基本相当,应用体验性能显著提升,能够全面满足主流桌面应用,以及包括4K超高清视频观影等多种娱乐应用需求。

  为配合开先KX-5000,提升其扩展性,兆芯还设计研发了ZX-200 IO扩展芯片。王惟林指出,ZX-200 IO扩展芯片既可以配合兆芯CPU使用,也可以搭配第三方芯片用以扩展。ZX-200向下兼容PCIE2.0规范,内部集成SATA和USB控制器,可扩展出4个SATA3接口,以及2个USB3.1 Gen2(支持TYPE-C规范),3个USB 3.1 Gen1以及6个USB 2.0共计11个USB端口,此外,还包括RGMII端口,具备功耗低、扩展性强、技术规范先进等显著优势,可广泛应用于整机(包括便携终端)、服务器、嵌入式工控等领域,满足更多的市场需求。

  在发展路线上,王惟林表示兆芯下一代开先KX-6000系列处理器的研发测试工作正在紧密进行,这款全新的CPU将采用16nm工艺,同时在主频上朝向更高的目标推进。再接下来的开先KX-7000系列处理器将采用全新的微架构,同时接口升级到同期标准,从而令芯片性能达到更高的水平,助力兆芯国产x86通用处理器收获更广阔的应用空间。

    以上是关于嵌入式中-兆芯傅城:国产CPU发展需要自主可控与兼容主流双轮驱动的相关介绍,如果想要了解更多相关信息,请多多关注eeworld,eeworld电子工程将给大家提供更全、更详细、更新的资讯信息。

关键字:兆芯  CPU 引用地址:兆芯傅城:国产CPU发展需要自主可控与兼容主流双轮驱动

上一篇:三星对面板需求感到忧心 新OLED厂投资案传无限期延后
下一篇:连续4年蝉联EPSON“最佳市场开拓奖”,世强都做了些什么?

推荐阅读最新更新时间:2024-05-03 02:22

ARM CPU大小端
ARM CPU大小端: 大端模式:低位字节存在高地址上,高位字节存在低地址上 小端模式:高位字节存在高地址上,低位字节存在低地址上 STM32属于小端模式,简单的说,比如u32 temp=0X12345678; 假设temp地址在0X2000 0010. 那么在内存里面,存放就变成了: 地址 | HEX | 0X2000 0010 | 78 56 43 12 | CPU到底是大端还是小端,可以通过如下代码测试: //CPU大小端 //0,小端模式;1,大端模式. static u8 cpu_endian; //获取CPU大小端模式,结果保存在cpu_endian里面 void fi
[单片机]
ARM <font color='red'>CPU</font>大小端
51单片机教程:单片机的特殊功能寄存器
我们已知单片机的内部有ROM、有RAM、有并行I/O口,那么,除了这些东西之外,单片机内部究竟还有些什么,这些个零碎的东西怎么连在一起的,让我们来对单片机内部的寄存器作一个完整的功能分析吧! 下图中我们能看出,在51单片机内部有一个CPU用来运算、控制,有四个并行I/O口,分别是P0、P1、P2、P3,有ROM,用来存放程序,有RAM,用来存放中间结果,此外还有定时/计数器,串行I/O口,中断系统,以及一个内部的时钟电路。在一个51单片机的内部包含了这么多的东西。 单片机内部结构图 对上面的图进行进一步的分析,我们已知,对并行I/O口的读写只要将数据送入到对应I/O口的锁存器就能了,那么对于定时/计数器,串行I/O口等怎么用
[单片机]
51单片机教程:单片机的特殊功能寄存器
利用MODBUS提高多CPU系统协同开发的效率
    摘要: 提出利用MODBUS协议实现多CPU系统中信息交互的方案,分析了软硬件通信机制的设计和系统协同开发的方法,以及各种提高通信效率的措施。     关键词: MODBUS通信协议 多CPU系统 通信 在电力系统微机综合保护和自控装置以及其它工业自动化控制领域,微控制器的应用越来越广泛,其装置的复杂性也越来越高。为了解决其开发对象实时多任务性的要求,单CPU、单入开发的模式下在被多个、多类型CPU和多人协同开发的模式所代替。在这新的开发模式中,面临一个新问题——在实施信息交互的过程中如何将实现CPU之间信息交互的软硬件标准化,这是关系到该模式能否成功实施的关键。在众多的通信方式中,基于UART的RS
[应用]
UltraSoC为Western Digital的处理器和缓存一致性互连提供支持
面向RISC-V生态系统的嵌入式分析领先供应商UltraSoC宣布:公司已在其嵌入式分析架构中为Western Digital的RISC-V SweRV Core™处理器和相关的OmniXtend™缓存一致性互连结构提供全面支持。 两家公司已携手合作创建了一个调试和片上分析生态系统,它将为Western Digital的内部开发团队以及选择采用SweRV Core处理器来开发自有应用的第三方伙伴提供支持。 “Western Digital已被证明是RISC-V生态系统中强大的推动者,其远见卓识的技术演进之道包含了专为其目标应用而量身定制的处理器,”UltraSoC首席执行官Rupert Baines表示。 “SweRV概念引人
[嵌入式]
尼下一代 PlayStation 主机确认搭载AMD新 CPU、GPU
在019台北电脑展上,AMD 方面除了公布旗下多款全新产品,还宣布索尼的下一代主机 PS5 将使用他们全新的 GPU 和 CPU 芯片。AMD CEO 苏姿丰在现场公布了索尼下一代 PlayStation 主机(PS5)的一些规格,其中确认 PS5 的 GPU 将搭载 7nm 的 Navi,处理器为 Ryzen Zen 2 架构。 “Navi” 是革命性的全新 AMD GPU 产品系列,基于下一代的 AMD 游戏架构 RDNA。相较于前一代 GCN 架构,RDNA 可提供显著的性能和强大的效率提升,为未来 PC、主机和云游戏体验而设计,每 Hz 频率性能提升1.25倍,每瓦功耗性能提升1.5倍。 另外,考虑到微软
[嵌入式]
尼下一代 PlayStation 主机确认搭载AMD新 <font color='red'>CPU</font>、GPU
Arm推出新一代旗舰CPU、GPU和NPU
Arm宣布推出用于旗舰型手机的新款处理器IP系列:Cortex-X1 CPU,Cortex-A78 CPU,Mali-G78 GPU和Ethos-N78神经网络处理器(NPU)。 Arm表示,作为Arm定制化项目的一部分,Cortex-X1是迄今为止功能最强大的Cortex处理器,其峰值性能比当前的Cortex-A77 CPU高出30%,与刚刚发布的Cortex-A78相比,单线程整数性能提高了22%。 Cortex-X1与Cortex-A78的差异 Arm-Cortex-X1“这种短的高性能爆发产品最适合设备的快速响应,为智能手机和大屏幕设备提供了迄今为止最高的性能,” Arm表示,“此外,Cortex-X1与Co
[手机便携]
Arm推出新一代旗舰<font color='red'>CPU</font>、GPU和NPU
AMD Ryzen 7000"Zen 4"CPU正式发布:5纳米制程 最大16内核
AMD正式公布了其下一代Ryzen 7000桌面CPU的全部规格、性能和价格。除了CPU之外,AMD还将推出下一代AM5平台,这标志着Ryzen生态系统的一个新起点。今天的揭幕仪式涵盖了用户所期待的几个方面。我们在本月早些时候已经了解了规格,但现在我们可以确认传闻确实是正确的。 首先了解本次发布的的四个SKU以及其价格: AMD Ryzen 9 7950X - 699美元 AMD Ryzen 9 7900X--549美元 AMD Ryzen 7 7700X - 399美元 AMD Ryzen 5 7600X--299美元 AMD Ryzen 7000 CPU基于台积电5纳米工艺节点打造,采用Zen 4架构,相比上
[家用电子]
AMD Ryzen 7000CPU正式发布:5纳米制程 最大16内核" />
可编程逻辑PLD和CPU组构W-CDMAmodem
绪论 从用户数量和将要支持的服务种类来看,社会对先进的信息服务里,高速Internet接入被认为是理所当然的,语声和低速率数据业务不足以满足用户的要求。支持大量开支带宽的多媒体业务的需求,是用户向蜂窝系统和网络提出的新的挑战。因此,在被称IMT-2000的动议的推动下,国际电信联盟(ITU)提出了几个能够满足这些要求的标准。 很多第三代(3G)无线标准是基于宽待码分多址(W-CDMA)技术的。W-CDMA笼罩了四处散布的用户信号。这些各自具有独特序列的用户信号生成了发射波形。汇集接收到的波形又可以重构原始的数据。这些操作必须实时进行,因而,要求专用的硬件设备。另外,象多用户检测/干扰消除系统和时空适应系统这样的先进功能也要
[应用]
小广播
最新嵌入式文章
何立民专栏 单片机及嵌入式宝典

北京航空航天大学教授,20余年来致力于单片机与嵌入式系统推广工作。

换一换 更多 相关热搜器件
电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2024 EEWORLD.com.cn, Inc. All rights reserved