泰克科技公司日前推出最新TekExpress DDR5发射机解决方案,其改善了自动化程度,工程师可以克服各种DFE所带来的分析挑战,采用用户自定义采集和DDR5去嵌技术及串行数据链路分析(SDLA)技术,满怀信心地、高效地验证和调试DDR5设计。
从增强现实、人工智能到云计算和物联网,5G正在推动着各种新兴技术迅速增长,人们对容量更高、速度更快、能耗更低、尺寸更小的嵌入式和计算机存储器的需求不断提高,DDR SRAM也不断响应市场需求,技术升级不断推陈出现,这使得DDR5比以往任何时候都更重要。DDR5内存时代即将到来,频率更高、功耗更低、速度更快,从入门级速度4800MHz到5200/5600MHz,未来两年计算机、消费性产品市场将逐渐转从DDR4过渡至DDR5。
快速存取数量庞大的存储数据,意味着复杂的设计正在挑战信号完整性极限,要求性能更高的测量技术来完成一致性测试、调试和验证。TekExpress DDR5发射机解决方案是一种系统级自动测试应用,用户可以迅速、经济、可靠地验证和调试DDR5设计,满足JEDEC中所规定的50多种电接口和时序测量。
DFE分析
DDR4内容目前还是绝对主流,但DDR5已经完成了规范开发,当在存在符号间干扰(ISI)的情况下测试DDR5设计时,即使DDR3/4的最佳调试工具也是不够用的。泰克DDR5系统级一致性测试软件提供了各种自动化工具,克服了下一代DDR面临的各种挑战,包括:
Rx DFE均衡支持,在DDR5业务中进行写入数据的眼图测量;
自动测量JEDEC中规定的50多种DDR5电接口和时序参数;
多种新算法,一致可靠地区分读突发和写突发;
全新一致性测试应用架构,增强了自动化程度,缩短了测试时间,帮助更快地把设计推向市场。
调试和验证
TekExpress DDR5发射机解决方案把控制能力还到了工程师手中,它拥有用户自定义采集模式,可以量身定制示波器设置,包括采样率、记录长度、带宽等,来运行DDR5 JEDEC一致性测量。
泰克独立式DDR5 DFE应用可以整体控制DFE增益和4抽头值,工程师可以运行内部测试计划,执行测量关联仿真,通过改变4抽头值和增益值,微调仿真模型,进行假设分析。
SDLA
在对DDR5设计进行去嵌时,S参数的验证通常是工程师担心的主要问题。通过改善无源性校验、端口分配和绘图功能,串行数据链路分析(SDLA)技术增强了对S参数文件的验证,改善了灵活性,提高了对去嵌流程的信心,节省了时间。其他的调试软件工具要求用户在完成整个流程后才能得到结果,而TekExpress DDR5发射机解决方案则不同,用户可以提前检测到问题,更高效地调试和优化设计。
- EVAL-ADuC7024QSZ、ADuC7024 快速入门开发系统,适用于 ADuC7024
- RDR-321 - 17W 双输出反激式转换器
- 使用 Cypress Semiconductor 的 S6AP413ADBGN1C000 的参考设计
- CAT32 CMOS 白光 LED 驱动器的典型应用,用于带直流电平调光控制的两个 LED
- W489202ASN1_超声波传感器原理图
- 类alice配列键盘,QMK固件,32u4主控
- NFC电子名片/公交卡/小广告
- TinyNES:经典 NES 掌上游戏机,硬件开源(原理图、PCB、源码等)
- LTC2637-LZ10 四通道、10 位数模转换器的典型应用
- 使用 Analog Devices 的LT1934的参考设计