芯片是信息技术产业链中的重要基石,也是我国落后于国际水平的技术领域之一。发展自主可控的芯片技术,并打破 Intel、高通、Arm等巨头在芯片技术上的垄断,已成为当下亟待解决的问题。作为软硬件的接口的处理器指令集,是构建芯片生态和发展芯片技术的核心部分,其重要性不言而喻。在此背景下,RISC-V有望成为新的选择。尽管具有通用、开放与免费的先期优势,但相比已经成熟的Arm和Intel x86,国内RISC-V生态仍然存在着不足,配套的软硬件、工具链、OS都需要均衡的发展。在此环境下RT-Thread Studio(物联网一站式开发环境)对芯来科技RISC-V处理器内核开发的全面支持,为RISC-V本土化应用生态的发展提供了强有力支撑。
那么,RT-Thread Studio 对RISC-V 做了哪些相关的支持?
1、支持一键创建RV-STAR开发板工程:如果你手上恰好有芯来科技的RV-STAR开发板,那么使用RT-Thread Studio可以一键创建RT-Thread的工程,如下图所示:
2、支持RV-STAR开发板的QEMU仿真 :如果你手里没有RV-STAR开发板也没有关系,RT-Thread Studio提供了QEMU模拟仿真调试器,如下图所示,
RT-Thread Studio被RISC-V官网收录
最后:
从业界来看,多家企业“积极拥抱”RISC-V并深度参与其中,可以预见,未来RISC-V在国内仍将保持快速发展的态势。RT-Thread Studio也将继续对RISC-V进行进一步的支持,推进和RISC-V厂商的进一步合作,未来推出更多RISC-V芯片和开发板支持,为国内RISC-V蓬勃发展贡献一份力量。
关键字:RT-Thread RISC-V
引用地址:
RT-Thread Studio:国产RISC-V生态的“强心剂”
推荐阅读最新更新时间:2024-11-07 21:53
伯克利希望将RISC-V开源架构推向主流
在受够了现在计算机芯片和相关知识产权的限制之后,加州大学伯克利分校的一群研究人员正在推动开源的替代品。RISC-V指令集架构最初是这所大学为了帮助学生学习计算机架构而开发的,但是现在它的创建者们希望将它推向主流,帮助推动云计算和物联网等新兴市场。 David Patterson 是RISC-V背后负责研究的人员之一,他是这个项目的创造者,他也是上个世纪八十年代最初的RISC指令集的创造者。他认为这是一个关于创新的问题。流行的芯片架构历史上已经被英特尔、ARM和IBM(虽然IBM已经针对行业合作伙伴开放了一些OpenPower的基础)等各大公司利用严格的许可证规则牢牢地锁死。他认为,即使是对于那些能够负担得起许可证费用的企
[嵌入式]
Codasip 宣布成立 Codasip 实验室,以加速行业前沿技术的开发和应用!
Codasip 宣布成立 Codasip 实验室,以加速行业前沿技术的开发和应用! 德国慕尼黑,2022年12月7日—— 处理器设计自动化和RISC-V处理器IP的领导者Codasip今日宣布成立Codasip实验室(Codasip Labs)。 作为公司内部创新中心,新的Codasip实验室将支持关键应用领域中创新技术的开发和商业应用,覆盖了安全、功能安全(FuSa)和人工智能/机器学习(AI/ML)等方向。该实验室的使命在于识别和构建相关技术,以扩展定制计算的可能性,并加快具有定制化的、领域专用设计的差异化产品的开发,并缩短其上市时间。 Codasip实验室将由公司创始人兼总裁马克仁(Karel Masar
[工业控制]
Codasip 700系列正式问世,赋能定制计算!
如今,利用新的方法来创造差异化的产品是当今技术创新者们所追求的目标。当半导体扩展规律已经显示出极限时,我们该如何满足对更高计算性能的需求?办法只有一个:为特定需求定制计算。具体来说满足定制计算需要具备架构优化、应用剖析、硬件/软件协同优化,以及建立在强大设计基础上的领域专用加速等要素。这些要素加上尽可能简洁的设计流程以提高效率,并缩短上市时间,同时可以让客户掌握自主权并保持灵活性。 用于定制计算的下一代 RISC-V处理器 - Codasip全新700系列 Codasip的全新700系列是一个可配置且可定制的RISC-V基准处理器系列,可实现无限创新。700系列是对Codasip广受欢迎的嵌入式内核的补充,它提供了一个
[半导体设计/制造]
百度战略投资赛昉科技 RISC-V挺进数据中心大市场
百度战略投资赛昉科技 RISC-V挺进数据中心大市场 2023年3月23日,赛昉科技正式宣布完成新一轮融资,由战略投资方百度独家投资。此前, 赛昉科技已累计完成超过10亿元融资,融资总额为国内RISC-V领域第一 。此次,凭借突出的综合实力,赛昉科技获得百度的战略投资。 赛昉科技董事长兼CEO徐滔 透露,除了战略投资之外,双方还将进一步在业务上展开合作,赛昉科技将与百度一起推进不同形态的高性能RISC-V产品在数据中心场景落地。 实际上,赛昉科技的RISC-V产品和服务落地数据中心是公司战略精心布局及产品不断迭代的必然。赛昉科技成立于2018年,成立之初就定位于高性能RISC-V产品的研发、推广和应用落地:202
[嵌入式]
Intel官宣开发RISC-V处理器:明年首发7nm工艺
近日业界盛传,Intel计划以20亿美元收购RISC-V IP供应商SiFive——后者的产品已被80多家公司采纳,设计了200多种产品,出货量极大,广泛用于各种加速器。 虽然双方对于收购都拒绝置评,但深入合作已经展开。 Intel官方宣布,将会打造自己的RISC-V开发平台“Horse Creek”,基于SiFive最新的高性能核心Performance P550,而且还会采用自己的下一代7nm工艺。 同时,Intel也将对外开放SiFive IP的代工制造服务,同样使用7nm工艺。 SiFive Performance P550核心是其性能最强的IP,SPEC2006int测试单位GHz的成绩达到了8.6
[嵌入式]
RISC-V迈入高性能,量产落地是关键!
这是最好的一届RISC-V中国峰会,虽已落幕一周,但它流传的故事依旧激昂人心,它引发的话题仍未褪色,它带来的启发依旧值得我们细细品味。 后摩尔时代,芯片制造工艺遭遇瓶颈,在产业从技术到商业不断循环的“Tick-Tock”式迭代规律下,RISC-V开源指令集横空出世,开辟了芯片商业模式更迭的崭新篇章。如今,万物互联已成必然,计算场景复杂多变,RISC-V设计的初衷便是覆盖各种计算场景,这与时代需求完美契合。无论从商业还是技术角度, RISC-V进入高性能应用场景已成必然。 在2023 RISC-V中国峰会同期活动“赛昉科技RISC-V芯片应用交流会” 上,中国电子工业标准化技术协会执行秘书长朵晶表示:“对于RISC-V来说,
[嵌入式]
UltraSoC获晶心科技选用于RISC-V开发的追踪及调试
UltraSoC日前宣布:亚洲领先且成熟的中央处理器半导体知识产权(CPU IP)供应商晶心科技(Andes Technology)已采用UltraSoC先进的嵌入式分析技术,来支持其AndesCore系列RISC-V处理器。晶心科技将利用UltraSoC包括业界唯一商用RISC-V处理器追踪解决方案在内的独一无二的IP产品系列,来实现其复杂应用嵌入式产品的开发加速和调试增强,这些应用包括人工智能(AI)、计算机视觉、网络控制器和存储等。 两家公司将携手在即将举行的RISC-V大会(RISC-V Workshop,将于5月7-10日在西班牙的加泰罗尼亚理工大学举办)上,展出一套完整的RISC-V开发、调试和追踪设计流程。 Ul
[半导体设计/制造]
SiFive与UltraSoC结盟通过DesignShare产业生态加速RISC-V开发
首家客制化、开源嵌入式半导体产品无晶圆厂模式提供商SiFive日前宣布:UltraSoC将为基于RISC-V开源处理器规范的SiFive Freedom平台提供调试与追踪技术,此举将是DesignShare计划的一部分。UltraSoC的嵌入式分析半导体知识产权(IP)将通过最近发布的SiFive DesignShare生态系统对外提供,该生态系统为任何公司、发明人和创客都提供了驾驭客制化芯片动力的能力。UltraSoC的调试与追踪功能将支持Freedom平台的用户去广泛对接其设计中所用到的各种工具与接口。 DesignShare概念支撑了一整套应用,诸如SiFive、UltraSoC这样的公司及其他生态系统伙伴已经开发了高效
[半导体设计/制造]