莱迪思半导体公司(NASDAQ:LSCC),低功耗可编程器件的领先供应商,宣布推出全新Lattice Automate™解决方案集合,进一步扩展基于低功耗FPGA、全面的解决方案集合产品系列。Automate包括软件工具、工业IP核、模块化硬件开发板和软件可编程参考设计和演示,有助于简化和加速实现机器人、具有预测性维护功能和可扩展的多通道马达控制以及实时工业网络等应用。Automate实现的智能工业系统将在未来智能工厂、仓库和商业建筑的自动化过程中发挥至关重要的作用。
物联网和网络边缘计算等技术趋势正在推动智能自动化系统的发展,从而提升效率和保障工人安全。市场调研机构Fortune Business Insights的数据显示,截至2027年,全球工业自动化市场规模预计将达到3261.4亿美元。
莱迪思工业市场营销总监Mark Hoopes表示:“为了让自动化工业系统提供企业所需的高生产效率和安全优势,这类系统需要支持低功耗运行、低数据延时、高可用性和实时处理等特性。Automate解决方案集合为开发人员提供了快速便捷的方式来创建能够利用这些特性支持预测性维护等新兴技术的工业系统。”
Automate提供下列参考设计和软件工具,便于快速开发常见的工业应用:
• 可扩展的马达控制方案——加速开发实现灵活的马达控制系统,包括用于系统监控和控制的基于GUI的用户界面工具。
• 预测性维护——通过监视系统中的多个马达,最小化停机时间。
• 嵌入式实时网络——使用莱迪思NexusTM FPGA作为中央控制器,为各种设备实现可扩展的传感和控制系统。
• 网络保护恢复——实现硬件可信根,实时检测、保护基于固件的攻击并从中恢复。
• 易于使用的软件设计方法——Automate支持莱迪思Propel™,使用嵌入式RISC-V处理器,通过软件和硬件协处理简化工业自动化系统的开发。
了解关于莱迪思上述产品的更多信息,请访问:
• www.latticesemi.com/zh-CN/Automate
• www.latticesemi.com/zh-CN/LatticeNexus
• www.latticesemi.com/zh-CN/LatticePropel
关于莱迪思半导体
上海莱迪思半导体有限公司是全球低功耗FPGA的领先供应商,我们为不断增长的通信、计算、工业、汽车和消费市场客户提供从网络边缘到云端的各类解决方案。上海莱迪思自1993年设立上海研发中心至今已拥有成熟的研发团队,在上海、深圳、北京、西安和成都设有销售和技术支持办公室,我们的分销商遍及30多个省市,为我们的客户提供最可靠、专业的服务。我们的技术、长期的合作伙伴关系以及世界一流的技术支持,使我们的客户能够快速、轻松地开启创新之旅,创造一个智能、安全和互连的世界。
了解更多信息,请访问www.latticesemi.com/zh-CN。您也可以通过领英、微信、微博或优酷了解莱迪思的最新信息。
关键字:莱迪思半导体 FPGA 可编程器件
引用地址:
莱迪思Automate解决方案集合加速工业自动化系统的开发
推荐阅读最新更新时间:2024-10-12 11:20
Xilinx: FPGA今年会得到更多增长机会
在本世纪初,全球网络泡沫的破灭对芯片产业的直接影响是,一大批小企业消失,一些企业被迫重组或被收购,一些赫赫有名的大公司开始陷入债务赤字的困局元气大伤。如今,这一切似乎要在更大范围的全球经济危机中重演。如果在上一轮的危机中,一些公司能够通过优化产品和市场策略把产业低谷作为调整动力,在困难的时候成功开辟出新的格局,那么,在新一轮的危机面前,他们是否能够做好充分准备积极应对?
Xilinx也许可以作为一个比较典型的例子来观察:由于早前产品对通信市场的过度依赖,他们在上一轮的产业危机中饱受磨练,终于重新崛起;在FPGA开始向多元化应用领域快速扩张的重要时刻,全球经济的现状却让市场前景蒙上阴影,作为FPGA双雄之
[嵌入式]
基于Nios软核的CT机扫描系统控制器设计
1 引言 基于Nios软核的SOPC系统,其最大特点就是灵活,可以根据自己的需要灵活改变Nios的外围设备,使得硬件利用效率达到最高,同时它具有ISP(In System Programmable,在系统编程)的功能,可裁减,可扩充,可升级。本文充分利用了Nios系统灵活定制的优点,设计实现了一套CT机扫描系统控制器。 2 CT扫描系统控制器 CT机是根据不同密度和厚度的物体对X射线的吸收程度不同的原理,通过计算机成像技术,对病人身体成像的一种医学设备。CT机扫描系统由X射线发生系统,数据采集系统,对准栅三个子系统组成,如图1所示。扫描系统由扫描架承载,扫描架是一个旋转体,扫描系统随着扫描架旋转,以获得不同角度下的人
[工业控制]
视频处理领域,将是FPGA的天下?
几年以前,视频监控应用的通道数不多,对图像质量和实时性等也要求不高,很少有人用FPGA;但是,随着监控由标清转向高清,从单通道转到八通道,从非实时转到对实时的要求,外加人脸识别和运动估计等分析功能,DSP表现得越来越吃力。就在此时,FPGA登场了…… FPGA vs DSP FPGA与DSP同属可编程处理平台,表面上相濡以沫惺惺相惜,其实早已暗自开战。FPGA从高端平台扩展至低成本以抢占DSP市场,并加强了相关开发工具,希望在复杂算法和大量并行处理中补充甚至完全替代DSP;而DSP则通过集成ASIC的DSP SoC和多核DSP提升处理能力,以减少FPGA和ASIC的使用,捍卫其主角地位。 实际上,低成本FP
[嵌入式]
基于DSP Builder的DDS设计及其FPGA实现
直接数字合成器,是采用数字技术的一种新型频率合成技术,他通过控制频率、相位增量的步长,产生各种不同频率的信号。他具有一系列的优点;较高的频率分辨率;可以实现快速的频率切换;在频率改变时能够保持相位的连续;很容易实现频率、相位和幅度的数控调制等。目前可采用专用芯片或可编程逻辑芯片实现DDS ,专用的DDS芯片产生的信号波形、功能和控制方式固定,常不能满足具体需要 。可编程逻辑器件具有器件规模大、工作速度快及可编程的硬件特点,并且开发周期短,易于升级,因为非常适合用于实现DDS。
1 DDS的工作原理
DDS的结构原理图如图1所示,DDS以数控振荡器的方式,产生频率、相位和幅度可控的正弦波 。电路包括了相位累加器、相位调
[应用]
基于数字移相的高精度脉宽测量系统及其FPGA实现
在测量与仪器仪表领域,经常需要对数字信号的脉冲宽度进行测量.这种测量通常采用脉冲计数法,即在待测信号的高电平或低电平用一高频时钟脉冲进行计数,然后根据脉冲的个数计算待测信号宽度,如图1所示.待测信号相对于计数时钟通常是独立的,其上升、下降沿不可能正好落在时钟的边沿上,因此该法的最大测量误差为一个时钟周期.例如采用80MHz的高频时钟,最大误差为12.5ns. 提高脉冲计数法的精度通常有两个思路:提高计数时钟频率和使用时幅转换技术.时钟频率越高,测量误差越小,但是频率越高对芯片的性能要求也越高.例如要求1ns的测量误差时,时钟频率就需要提高到1GHz,此时一般计数器芯片很难正常工作,同时也会带来电路板的布线、材料选择
[测试测量]
基于FPGA的高性能DAC芯片测试与研究
D/A 转换器作为连接数字系统与模拟系统的桥梁,不仅要求快速、灵敏,而且线性误差、信噪比和增益误差等也要满足系统的要求 。因此,研究DAC 芯片的测试方法,对高速、高分辨率DAC 芯片的研发具有十分重要的意义。 目前,波形测量和分析协会已提出了DAC 测试的技术标准IEEE Std.1057,里面的术语和测试方法为DAC 测试提供了更多的参考。传统的标准测试只适于信号发生器、示波器等测试仪器 ,但是测试精度不高;大规模芯片测试时则使用自动测试设备(ATE),但是成本很高;最近提出的DAC 的测试方法,比如结合V777 数字测试系统可以进行DAC 测试,应用模拟滤波器进行音频DAC 测试,利用数模混合信号测试系统Quartet
[嵌入式]
基于FPGA的电机智能驱动控制系统设计
智能驱动器以及许多汽车和ISM厂商正面临着满足新的市场需求和不断发展的标准要求所带来的重重挑战。在现代工业和汽车应用中,电机必须具有高效、低噪声、速度范围宽、可靠性高、成本合理等特性。在当今工厂里,电机驱动型设备占总耗电量的三分之二,因此开发能效更高的系统势在必行。由于在许多情况下驱动器只是大规模工艺的一个组件,因此互操作性也是一项关键的设计要求。而影响这种要求的关键因素是工业网络协议的宽度(即现场总线)和相关器件特性,因为它们用来标准化驱动器在网络中的表达。现场总线(比如CAN和Profibus)自身千差万别,虽然都属于现场总线,但是实际上并不具有互换性。为了降低成本和改善工业控制器之间的通信,现场总线提供商已经
[嵌入式]
FPGA“独孤求败”? 架构创新与工艺提升并行
走在工艺领先前列的FPGA有些“独孤求败”的感觉:集成度的大幅跃升,功能模块如DSP、收发器的更上台阶,通过集成ARM核来拓展未曾染指的嵌入式市场,加快替代ASIC/ASSP之势不减,似乎已经“笑傲江湖”。但此FPGA终究非彼FPGA,仍存在难以逾越的“关卡”如功耗、器件利用率等。如今,赛灵思宣布在20nm工艺节点发布第一个ASIC级可编程架构UltraScale,以前FPGA对ASIC的侵袭之势不减,这次为何“化干戈为玉帛”走向融合? ASIC级势在必行 大量总线布置以及系统功耗管理方面的挑战与日俱增,要从根本上提高通信、时钟、关键路径以及互联性能。 随着需要极高数据速率的400G OTN、LTE/LTE-A、4K2K
[嵌入式]