XMOS展示了其第四代xcore平台,采用RISC-V兼容架构。 此次合作提供了在软件中定义整个系统的灵活性,使 RISC-V 程序员能够快速实现智能物联网最具差异化和最经济的解决方案。
通过过渡到 RISC-V架构,更多嵌入式系统设计人员将能够获得 xcore 平台的技术优势,同时使用他们最习惯的工具和流程。 现有的 xcore 用户还将受益于 RISC-V 及其不断发展的生态系统带来的熟悉度和兼容性。
凭借 xcore 的动态灵活性,可在单个设备中提供 AI、I/O、DSP 和标准计算的任意组合,熟悉标准嵌入式编程和 AI 技术的人员可以快速在软件中创建系统,而这在以前需要昂贵且耗时的芯片设计。
此举是 XMOS 通过使用一流的开源架构、工具和软件来扩大对其技术访问范围的更广泛战略的一个重要里程碑。这已经包括 LLVM、GDB、TensorFlow、C/C++、FreeRTOS 和许多第三方模型。
关键字:RISC-V
引用地址:
XMOS新一代产品采用RISC-V内核
推荐阅读最新更新时间:2024-11-05 11:18
毕超博士:基于RISC-V的机器人电机控制芯片
全文转载自媒体 3月29日,在I Shanghai 2024国际展览会暨研讨会同期举办的“2024年中国IC领袖峰会”上,(深圳)股份有限首席技术官毕超博士发表了“基于的”主题演讲。 峰岹科技首席技术官毕超博士 一、机器人对的挑战 很多人希望了解,电机控制和机器人控制到底有什么区别?它们的内在联系是什么?特别是现在人形机器人很火。其实中间一个非常关键的技术,就是它电机控制是什么样的?它对芯片产生了什么样的挑战?毕超博士在会上和大家分享了该公司做的考虑、布局以及一些所取得的结果。 “机器人”和“电机控制系统”到底是什么关系?据介绍,所谓电机控制系统在机器人里面,接到运动的指令后让机器人的具体关节产生指令所要求的运动的这
[机器人]
徐杰解读兆易创新在RISC-V生态上的建设
兆易创新科技集团股份有限公司生态市场经理徐杰,日前在第三届滴水湖中国RISC-V论坛上推荐了公司第二款RISC-V MCU。 据介绍,兆易创新不仅是中国排名第一的Arm MCU供应商,在RISC-V领域同样引领着业界,曾成功推出了全球首个32位RISC-V通用MCU。 徐杰表示,目前RISC-V生态资源、开发环境方面相对薄弱,因此兆易创新除了产品创新之外,也先后做了很多工作加速RISC-V MCU应用的落地。 从产品角度来看,GD32F103是兆易创新2019年推出的全球首个RISC-V通用MCU,内核采用了芯来RISC-V IP,主频108MHz,同意法半导体的F103/303两个热门MCU的软硬件是完全引脚兼容。经
[单片机]
SiFive会成功吗?他与RISC-V社区是如何相辅相成的?
文章编译自techmonitor.ai 芯片设计公司SiFive上个月通过新一轮1.75亿美元的融资,该公司累计总募资已超过3.5亿美元。SiFive已迅速成为基于RISC-V架构芯片中最大和最著名的公司,RISC-V是一种开源芯片架构,长期以来被视为x86和Arm的竞争对手,现在RISC-V已经投向了高性能领域。 SiFive的HiFive1开发板。该公司是RISC-V芯片领域的领先者。 据SiFive首席执行官Patrick Little称,由Coatue Management牵头的F轮融资对该公司的估值为25亿美元,这不仅是对SiFive的认可,也是对整个RISC-V生态系统的认可。“市场已经明确表示,RISC-
[嵌入式]
要上天的RISC-V到底落地了哪些应用?跃昉携合作伙伴秀出案例
中国,深圳——近日, 美国国家航空航天局(NASA)宣布基于RISC-V架构打造下一代高性能航天计算芯片的消息瞬间出圈,一时将RISC-V再次推向聚光灯下。 事实上,在上天之前,基于自身低功耗、低成本、灵活可扩展、安全可靠等优势的RISC-V就已在较多领域落地。前不久,RISC-V生态的积极共建者,高端工业物联芯片解决方案的引领者跃昉科技就发布了业内首款定位高端工业应用的 RISC-V SoC芯片NB2 ,并在同期推出多项基于NB2的落地应用案例,覆盖智慧物流、智慧城市、数据安全等多个领域,引发广泛关注。这一系列方案在解决中国高端工业应用自主可控难题的基础上,全面契合双碳和新基建的国家发展大势。那具体NB2是如何应用其中并助力解决
[嵌入式]
推动RISC-V CPU性能快速提升并向上打开更多的高价值市场
8月21-23日,2024年RISC-V中国峰会在杭州黄龙饭店举行。 作为已推出多款Imagination Catapult系列RISC-V CPU半导体知识产权(IP)的提供商,以及全球领先的GPU和AI加速器IP厂商,Imagination Technologies积极参与了此项中国大陆规格最高、规模和影响力最大的专业会议之一,并在大会现场展示了其RISC-V CPU+GPU集成优化平台。Imagination专家就如何利用系统性创新加速RISC-V CPU的采用和普及、借助GPU在智能化时代加速RISC-V CPU的落地和产业化、以及在汽车应用中发挥RISC-V架构的优势等话题,以及公司的展示与演讲反映了RISC-V的多个发
[嵌入式]
赛昉基于RISC-V的JH-7110智能视觉处理平台采用了芯原的显示处理器IP
芯原可扩展且灵活的DC8200 IP可提供显示设备自适应能力和高质量显示效果,赋能沉浸式视觉体验 2024年3月21日,中国上海—— 芯原股份(芯原)今日宣布赛昉科技(简称“赛昉”)基于RISC-V架构的量产SoC昉·惊鸿-7110(JH-7110)采用了芯原的显示处理器IP DC8200。 该SoC具有高性能、低功耗和高安全性的特点,为云计算、工业控制、网络附加存储(NAS)、平板电脑、人机界面(HMI)等多种应用提供完整的智能视觉处理平台解决方案。 芯原的DC8200 IP支持高级的图像质量增强,可为用户提供卓越的视觉体验。 该IP还可通过配置来为目标应用提供最佳的解决方案。通过集成芯原自有的压缩技术,DC820
[嵌入式]
国科大本科生9个月设计出了64位RISC-V处理器芯片
中国科学院大学(以下简称“国科大”)于7月25日公布了首期“一生一芯”计划成果——在国内首次以流片为目标,由五位2016级本科生主导完成一款64位RISC-V处理器SoC芯片设计并实现流片,芯片能成功运行Linux操作系统以及学生自己编写的国科大教学操作系统UCAS-Core。 据披露,该款处理器SoC芯片名为“果壳(NutShell)”,于去年12月19日完成设计,并基于中芯国际110nm工艺完成投片。 国科大计算机科学与技术学院院长、中国科学院计算技术研究所所长孙凝晖院士指出,处理器芯片被公认为芯片产业皇冠上的明珠,设计复杂度高、难度大。我国处理器芯片设计人才严重紧缺,如何加快此类人才的培养规模与培养速度,是我国迫在眉睫的
[手机便携]
三星准备丢开ARM,开发RISC-V架构自主CPU内核
今年三星的半导体部门已经开始尝试一些大的飞跃,其运用于Galaxy S7旗舰的Exynos 8890处理器,首次采用了自主定制的CPU内核M1。现在来看,三星正计划扩大芯片定制开发的实力,因为日前根据业内人士透露的消息了解,三星设备解决方案(Device Solution)事业部正在为研发32位的MCU微控制器定制一种CPU内核,并且似乎是以可穿戴设备或物联网市场为目标。 据称,三星研发中的这个CPU内核基于开源的RISC-V指令集架构,而不是我们常见的ARM架构(例如三星旗舰机长期所用的ARMv6-M最新的ARMv8-M架构)。这就意味着,三星不必支付ARM授权许可费。更进一步来说,三星的CPU战略目标正在发生转变,从之前获
[单片机]