2024 年 3 月 5 日,加利福尼亚州圣克拉拉——AMD(超威,纳斯达克股票代码:AMD)今日宣布推出 AMD Spartan™ UltraScale+™ FPGA 系列,这是广泛的 AMD 成本优化型 FPGA 和自适应 SoC 产品组合的最新成员。Spartan UltraScale+ 器件能为边缘端各种 I/O 密集型应用提供成本效益与高能效性能,在基于 28 纳米及以下制程技术的 FPGA 领域带来业界极高的 I/O 逻辑单元比,较之前代产品可带来高达 30% 的总功耗下降1,同时还涵盖 AMD 成本优化型产品组合中最为强大的安全功能集2。
AMD 自适应和嵌入式计算事业部公司副总裁 Kirk Saban 表示:“二十五年来,Spartan FPGA 系列为一些人类最伟大的成就提供了助力,从挽救生命的自动除颤器到欧洲核子研究组织粒子加速器,不断推进人类知识边界。Spartan UltraScale+ 系列基于业经验证的 16nm 技术构建,其强化的安全性与功能、通用设计工具以及长产品生命周期将进一步增强我们市场领先的 FPGA 产品组合3,并明确我们为客户提供成本优化型产品的承诺。”
灵活的 I/O 接口连接与高功效算力
Spartan UltraScale+ FPGA 针对边缘端进行了优化,可提供高数量 I/O 和灵活的接口,令 FPGA 能够与多个器件或系统无缝集成并高效连接,以应对传感器和连接设备的爆炸式增长。
在基于 28 纳米及以下制程技术构建的 FPGA 领域,该系列提供了业界极高的 I/O 逻辑单元比,具备多达 572 个 I/O 和高达 3.3 伏的电压支持,可为边缘传感和控制应用实现任意连接。业经验证的 16 纳米架构和对各种封装的支持(从小至 10x10 毫米)以超紧凑的占板空间提供了高 I/O 密度。广泛的 AMD FPGA 产品组合则提供了可扩展性,从成本优化型 FPGA 直到中端及高端产品。
通过16 纳米 FinFET 技术和硬化连接,相较于 28 纳米 Artix™ 7 系列,Spartan UltraScale+ 系列预计可降低高达 30% 的功耗。作为首款搭载硬化 LPDDR5 内存控制器和8 个 PCIe® Gen4 接口支持的 AMD UltraScale+ FPGA,该系列能为客户同时提供功率效率与面向未来的功能。
卓越的安全功能
Spartan UltraScale+ FPGA 提供了 AMD 成本优化型 FPGA 产品组合中极为卓越的安全功能。
保护 IP:支持后量子密码技术并具备获 NIST 批准的算法,能提供先进的 IP 保护,抵御不断演进的网络攻击和威胁。物理不可克隆功能会为每个器件提供唯一指纹,以提升安全性。
防止篡改:PPK/SPK 密钥支持有助于管理过期或受损安全密钥,而差异化功率分析则有助于防止侧信道攻击。器件包含永久性篡改惩罚,以进一步防止误用。
最大限度延长正常运行时间:增强的单事件干扰性能有助于客户进行快速、安全配置,并提升可靠性。
AMD FPGA 和自适应 SoC 全产品组合由 AMD Vivado™ 设计套件和 Vitis™ 统一软件平台提供支持,使硬件与软件设计人员能够通过一款设计人员环境进行从设计到验证,充分利用这些工具及所包含 IP 的生产力优势。
AMD Spartan UltraScale+ FPGA 系列样片和评估套件预计于 2025 年上半年问世。文档现已推出,并于 2024 年第四季度自 AMD Vivado 设计套件开始提供工具支持。
1. 估算基于 AMD 实验室在 2024 年 1 月的内部分析,使用基于 AMD Artix UltraScale+ AU7P FPGA 逻辑单元数差异的总功耗计算(静态加动态功耗),估算 16nm AMD Spartan™ UltraScale+™ SU35P FPGA 与 28nm AMD Artix 7 7A35T FPGA 的功耗,使用 Xilinx Power Estimator (XPE) 工具 2023.1.2 版本。当最终产品在市场上发布时,实际总功耗将根据配置、使用情况及其他因素的不同而有所变化。 (SUS-03)
2. 基于 AMD 2023 年 12 月的内部分析,使用产品说明书比较了 Spartan™ UltraScale+™ FPGA 与上一代 AMD 成本优化型 FPGA 的安全功能数量。(SUS-02)
3. 收入数据、Omdia 竞争格局工具 CTL、季度半导体市场份额。 2023 年 11 月。
关键字:FPGA AMD Spartan
引用地址:
AMD 扩展市场领先的 FPGA 产品组合,推出专为成本敏感型边缘应用打造的AMD Spartan UltraScale+
推荐阅读最新更新时间:2024-11-08 04:09
基于CY7C68013A和FPGA的ADSP-TS101扩展USB接口设计
ADI公司的DSP器件(ADSP-TS101)具有浮点实时处理能力强、并行性好等优点,从而广泛被弹载信号处理系统选用。其作为弹载主处理器,在导弹的系统试验中,需要利用上位机对其中的大数据量的软件变量进行实时监控和记录,这就需要一个上行传输给上位机的高速通信接口,数据上行的数据率需要大于6 MB/s。同时这个通信接口还需具有双向特性,通过数据下行可实现在线程序加载与烧写。这样的通信接口,还需具备设备连接简单、通用性强等特性,并能实现远程(大于3m)数据传输。 ADSP-TS101自身的外总线接口和链路口(Linkport接口),虽速度很快,但连接复杂,难以长线传输,并不具备上述需求特征。可以通过在DSP的Linkpo
[嵌入式]
FPGA技术高频疲劳试验机控制器
FPGA简介 现场可编程门阵列FPGA(FieldProgrammable Gate Array)是美国Xilinx公司于1984年首先开发的一种通用型用户可编程器件。FPGA既具有门阵列器件的高集成度和通用性,又有可编程逻辑器件用户可编程的灵活性。 FPGA由可编程逻辑单元阵列、布线资源和可编程的I/O单元阵列构成,一个FPGA包含丰富的逻辑门、寄存器和I/O资源。一片FPGA芯片就可以实现数百片甚至更多个标准数字集成电路所实现的系统。 FPGA的结构灵活,其逻辑单元、可编程内部连线和I/O单元都可以由用户编程,可以实现任何逻辑功能,满足各种设计需求。其速度快,功耗低,通用性强,特别适用于复杂系统的设计。使用FPGA还
[嵌入式]
AMD 锐龙 7000 系列处理器第三季度发布
IT之家 2 月 12 日消息,据爆料者 Greymon55 消息,AMD 锐龙 7000 系列处理器将在第三季度发布,AM5 主板测试样品很快就会生产。 IT之家了解到,在今年 1 月份的 CES 上,AMD 公布了锐龙 7000 系列处理器。AMD 称,该处理器基于 5nm Zen 4 架构,并将在 2022 年下半年上市。为搭配锐龙 “Zen 4” 架构处理器,AMD 还将向市场推出全新的 AMD Socket AM5 插槽。 在 CES 发布会上,AMD 演示了锐龙 7000 系列处理器运行《光环:无限》,AMD CEO 苏姿丰确认锐龙 7000 可以实现全核 5.0GHz,这意味着它的单核最高频率
[手机便携]
XScale PXA270在Linux下的FPGA设备驱动
引言 Intel公司推出的XScale采用ARM V5TE结构,是Strong ARM的升级换代产品。XScale PXA270处理器最高主频可达到624M赫兹,加入了Wireless MMX、Intel SpeedStep等新技术,以其高性能、低功耗、多功能等特点在信息家电、工业控制等领域得到了广泛的应用。在嵌入式控制中,“微处理器+FPGA”是一种常用的解决方案,FPGA(现场可编程门阵列)有编程方便、集成度高、速度快等特点,电子设计人员可以通过硬件编程的方法来实现FPGA芯片各种功能的开发,在我们的一个数控平台的研究项目中,采用XScale PXA270作为主CPU,并对其进行FPGA扩展,使其具有插补、电机驱动、信号处
[应用]
用低成本FPGA解决高速存储器接口挑战
由于线路速率继续增长,DDR SDRAM在网络应用中正在被广泛地采用。不断增加的系统带宽要求正在推动存储器接口速度提高,而成本仍不断压低。LatticeEC FPGA系列的专门而灵活的DDR能力使设计者拥有满足下一代存储器控制器需求的低成本解决方案。 存储器已广泛地应用于当今的电子系统。由于系统带宽的不断增加,存储器技术针对更高的速度和性能进行了优化。结果,下一代存储器接口的设计变得越来越具有挑战性。在诸如FPGA的可编程器件中实现高速、高效的存储器接口对于设计者来说一直是一个主要的挑战。以往,只有少数FPGA??持能可靠地与下一代高速器件接口的构建模块,这些FPGA通常是高端的昂贵器件。不过,现在LatticeEC
[嵌入式]
多核DSP兼具ASIC和FPGA特性概述
由于ASIC解决方案NRE成本高,产品开发周期较长,在支持各种不同无线标准升级上灵活性不足。而FPGA的功耗对于高速、复杂运算而言要比ASIC和DSP加速器更高,同时在快速开发和调试上也难达到理想状态。基于此,TI近日针对无线基础设施应用而推出的DSP解决方案 SoC架构,基于C64x+多核DSP兼具ASIC处理能力和FPGA的灵活性,从而适应3G和4G无线基础架构设备制造商对高性能芯片的需求。 具有高度灵活性的可编程解决方案,同时兼具ASIC方案的优化特性,是TI面向无线基础设施市场开发的新一代DSP多核架构。基于40nm工艺的全新DSP架构主要特性包括:多核DSP可实现1.2GHz工作频率;增加的浮点支持4G多变量控制系统开
[模拟电子]
AMD正式宣布发烧级ThreadRipper处理器:16核心32线程
在今天举办的AMD尖端技术峰会上,AMD公布了大量的CPU新品,包括全新的APU、服务器CPU、Vega专业卡和新的路线图,当然作为最重要的一项,AMD在今天凌晨公布了发烧级处理器,代号为“ThreadRipper”。下面就随嵌入式小编一起来了解一下相关内容吧。 AMD正式宣布发烧级ThreadRipper处理器:16核心32线程 AMD正式宣布发烧级ThreadRipper处理器:16核心32线程 根据AMD官方的消息,全新的“ThreadRipper”最多拥有最高16核心32线程的规格,采用的是全新的接口,插槽达到了4096针。AMD将其称之为世界上最快的发烧级处理器。 AMD正式宣布发烧级ThreadRippe
[嵌入式]
深入浅出带你了解FPGA架构
数字集成电路有两种类型:ASIC和FPGA(现场可编程门阵列)。专用集成电路(ASIC)有一个预先定义的特定硬件功能,在生产后不能重新编程。但FPGA可以在制造后可无限编程。 FPGA是一种集成电路,一种可编程芯片,它允许工程师对定制的数字逻辑进行编程,可以根据程序改变其硬件逻辑。主要目的是允许工程师重新设计和重新配置他们的芯片更快,更便宜,只要他们想要,然而世界上没有什么理想的,FPGA芯片也有局限性! FPGA最早出现于20世纪80年代,其最初的应用是允许工程师拥有通用可编程逻辑芯片。然而,这需要大量的编程才能执行简单的功能,所以工程师们尽量避免使用这些功能。但是,虽然在1980年的FPGA是一个简单的接口设备,
[嵌入式]