基于AD9481的毫米波雷达信号采样系统设计

发布者:LovingLife2023最新更新时间:2007-01-09 来源: 电子元器件应用关键字:采样  处理  数字  频带 手机看文章 扫描二维码
随时随地手机看文章

引言

  对毫米波雷达回波信号的处理一般可以分为数字采样和信号处理两部分,其中数字采样的精度和性能将直接影响到信号处理得输出结果,因此,越来越多的雷达系统需要高带宽、高量化精度的A/D转换,毫米波雷达也不例外,ADC是对雷达回波进行数字化处理得前端,是信号处理与外界信息相连的桥梁,其性能也是影响和制约雷达整体性能的关键因素之一。

  由于雷达信号频带宽,动态范围大,数据处理实时性要求高,所以必须选择高速A/D变换器,而AD9481频带宽,噪声低,转换速度快,尤其是差分信号动态性能突出,同时采用A、B两路输出的结构,提供有2个彼此反相的时钟(DCO+和DCO-),以便后续设备锁存数据。因此,其数据输出速率降低了一倍,从而降低了对存储器的读写速度要求,由此可见,选用此芯片进行采样系统的设计有着重要的现实意义。

系统结构和工作原理

  本系统是基于某毫米波测量雷达,该雷达接收机可输出正交的I、Q双通道零中频、200MHz带宽的模拟信号,以及220MHz采样时钟信号和推移信号。整个数字采样系统由AD9481芯片、CPLD和CPCI总线构成,其中多路数据的传输采用FIFO缓存,双通道高速采样的难度在于要在较高采样频率基础上,应保持I、Q两个通道的同步,当两个通道的数据采样不同步时,数据采样系统将严重影响后端雷达信号的处理精度,甚至影响雷达信号处理得正确性,综合以上要求,本采样系统主要依靠CPLD来控制采样时序,这样可以方便硬件系统的调试,图1给出了双通道雷达回波信号采样系统的结构框图。

  雷达I、Q通道回波信号输入采样系统后,先经过运放AD8138变为采样芯片AD9481需要的差分输入信号,220MHz的采样时钟经过2分频后分别输入两个AD9481,AD9481对输入信号进行AD变换后,即以110MHz时钟分两路输出相反的时钟信号,并在CPLD控制下经过锁存写入两路FIFO。由于每路输出数据是8bit,因此,对于I、Q通道的采样数据在其从FIFO输出后应经过CPLD将两路数据合并成16bit,然后再通过CPCI总线的J4接口输入到雷达信号处理系统,同时通过S5933输入到PCI总线,其中向PCI总线的传输主要是为了调试过程中的数据控制。

双通道高速采样同步时序控制设计

  图2所示是AD9481的工作时序,从图中可以看出,其DCO时钟是互相反相的,DCO-时钟对应的数据输出通道是A通道,DCO+时钟对应的通道是B通道,对于采集时钟信号来说,B通道的数据要比A通道的数据晚一个周期,而对于输出的DCO时钟来说,B通道的数据要比A通道晚半个周期。由于数据是交叉式输出的,其顺序不会改变,因此,对于双通道数字采样的同步问题,可以由后端不同通道的FIFO缓存来实现数据的排序。

  本系统中的两个AD9481分4个通道输出数据,为了配合CPLD控制FIFO来实现输出数据的同步,输出的8bit数据应先经过锁存器74LVT574,然后进入各自通道的FIFO来实现存储,AD9481的输出时钟DCO可经过异或门74VCX86加到各自通道的FIFO上,其连接结构如图3所示。

  对于每一路采样系统,将DCO-和CPLD输出的锁存有效信号相异或,便可得到输出A通道锁存74LVT574的输入时钟,而将DCO+和CPLD输出的锁存有效信号相异或,就可以得到输出B通道锁存74LVT574的输入时钟,将DCO-和CPLD输出的FIFO有效信号相异或,即可得到输出A通道FIFO的写入时钟,DCO+和CPLD输出的FIFO有效信号相异或,就会得到输出B通道FIFO的写入时钟,采用这样的设计,只需更改CPLD输出的有效信号就可以控制每一路时钟和数据的传输状态,并可充分利用CPLD便于更改程序的优势来控制两路采集的同步,从而方便设计过程中的调试。

  整个双通道数字采样的逻辑控制可由一片Altera公司生产的MAX3000系列CPLD完成,其型号为EPM3256-10,速度为10ns。

  事实上,系统的逻辑控制主要用于完成以下功能:

◆ 完成S5933的启动及配置;

◆ 通过控制AD9481的DS信号,来实现对采集过程的控制;

◆ 通过控制4个通道中的锁存和异或门,来实现对采集过程中单通道内部和双通道数据之间的同步控制;

◆ 通过控制FIFO的写使能和写时钟,实现对FIFO状态及传输数据的控制;

◆ 在4个FIFO的输出端完成双通道中8bit数据合成16bit数据的工作;

◆ 在4个FIFO的输出端,通过对FIFO读时钟和读使能的控制,来在I、Q各自通道内完成A、B端口FIFO数据的交叉读取,并保证输出数据的正确顺序;

◆ 完成合成16bit数据向J4接口或CPCI总线的传输;

◆ 由雷达接收机发出4KHz的推移信号,按期对AD9481进行使能并清空4个FIFO;

CPLD的控制逻辑可由状态机实现,其逻辑结构如图4、图5和图6所示。





  在AD控制的逻辑状态机中,rday、ddav通过使能可产生rclk和dclk信号,rclk和dclk两个信号均为20MHz,相差为360度,且通过使能产生的FIFO使能信号,为低电平有效,保持时间为50ns五,也就是频率为20MHz的信号,A口FIFO与B口FIFO的读使能信号完全反相,但读时钟相同,实际上,dclk比rclk晚一个周期。

  在数字采样的FIFO传输时,为了后端信号处理得方便,可在每帧数据上附加帧头:“0x90EB EB90”,这样可以明确表明帧的起始位置,防止错误数据影响后端信号的处理流程,这些信号的脉宽、分频、计数命令和状态、时延命令都是16bit的,均可在两个时钟周期内传输完毕,并可用于表明数据传输和雷达工作的状态。

结束语

  在系统设计完成后,可首先采用正弦曲线拟合法对ADC的动态性能进行测试,笔者的测试结果和理想的正弦曲线相比,其误差在较大点数的采样后趋于平稳,误差为10-4V级别,可以认为,采集系统的精度是很高的。此后,笔者又采用FFT方法对ADC系统的频域性能进行了测试,测试结果表明,双通道数字采样系统具有较好的信噪比和有效位数,此外,在双通道数字采样的测试中笔者还对雷达的发射波形进行了采样,雷达发射波频率从100MHz逐渐降低到0MHz,然后从0MHz再上升到100MHz,采样结果表明,本系统的数字采样具有良好的采样性能。

关键字:采样  处理  数字  频带 引用地址:基于AD9481的毫米波雷达信号采样系统设计

上一篇:基于FM1715的TypeB卡阅读器设计
下一篇:基于高速传输技术的OFDM系统设计

推荐阅读最新更新时间:2024-05-07 15:54

一文教你如何区别ARM Cortex系列处理
众所周知,英国的ARM公司是嵌入式微处理器世界当中的佼佼者。ARM一直以来都是自己研发微处理器内核架构,然后将这些架构的知识产权授权给各个芯片厂商,精简的CPU架构,高效的处理能力以及成功的商业模式让ARM公司获得了巨大的成功,使它迅速占据了32位嵌入式微处理器的大部分市场份额。 目前,随着对嵌入式系统的要求越来越高,作为其核心的嵌入式微处理器的综合性能也受到日益严峻的考验,现在一个高端智能手机的处理能力几乎可以和几年前的笔记本电脑相当。为了迎合市场的需求,ARM公司也在加紧研发他们最新的 ARM架构,Cortex系列就是这样的产品。那么我们今天就不妨好好了解一下ARM Cortex系列处理器知识点汇总。 ARM Cort
[单片机]
一文教你如何区别ARM Cortex系列<font color='red'>处理</font>器
艾迈斯欧司朗向英飞特电子出售其数字照明系统欧洲和亚洲业务的交易完成
艾迈斯欧司朗向英飞特电子出售其数字照明系统欧洲和亚洲业务的交易完成 • 艾迈斯欧司朗向英飞特电子出售其数字照明系统欧洲和亚洲业务的工作确认完成; • 此次交易完成为收购欧司朗后的业务剥离画上句号; • 艾迈斯欧司朗将继续专注于高科技半导体业务及汽车和特种照明业务。 中国 上海,2023年4月6日—— 全球领先的光学解决方案供应商艾迈斯欧司朗今日宣布,确认完成向英飞特电子出售数字照明系统(Digital Systems)欧洲和亚洲业务的交易。 艾迈斯欧司朗数字照明系统欧洲和亚洲业务拥有约600名员工,并在众多欧洲和亚洲国家广泛开展业务。英飞特电子是一家总部位于中国杭州的上市公司。该公司的运营范围覆盖全球,
[电源管理]
数字电压表的检定线路
  (1)直接比较法检定线路 图1示出的是用直接比较法检定直流数字电压表的三种基本线路。如果标准表和被检表的量程正好对上,则可采用图1(a)所示线路。标准表和被检表同时测量可调稳压源的输出,设标准表的读数为UN,被检表的读数为Ux,则被检表误差 为   图1 直接比较法检定直流数字电压表的三种基本线路   图1(b)、(c)示出的是标准表量程与被检表量程对不上时采用的检定线路。设分压箱的分压系数为k,Ux、UN含义同前,则被检表误差为   (2)直流电压校准器法检定线路 直流电压校准器法检定线路如图2所示。量程正好对上或对不上时,分别采用图2(a)、(b)两种线路。被检表的误差计算公式与式(9-16)、式(9-17)
[测试测量]
<font color='red'>数字</font>电压表的检定线路
Exynos4412 中断处理流程详解
  Linux 中,当外设触发中断后,大体处理流程如下:   a -- 具体CPU architecture相关的模块会进行现场保护,然后调用machine driver对应的中断处理handler;   b -- machine driver对应的中断处理handler中会根据硬件的信息获取HW interrupt ID,并且通过irq domain模块翻译成IRQ number;   c -- 调用该IRQ number 对应的high level irq event handler,在这个high level的handler中,会通过和interupt controller交互,进行中断处理的flow contr
[单片机]
数字电视条件接收系统(CAS)结构及硬件体系
  数字电视的条件接收系统(CAS)是用于对数字电视用户进行节目授权和管理的部分,是数字电视广播中的重要组成部分之一。而其中采用开放的机卡分离结构又是条件接收系统的未来重要发展趋势。机卡分离是通过在用户接收终端上定义了一个通用物理接口以及相关的接口通讯协议,将通用的适宜于大规模生产的电视接收系统与私有的CAS管理系统分离开来。目前,机卡分离模式在国际上通行的实现方法是:采用一种与便携电脑上的PCMCIA插口类似的物理接口来实现。欧洲的DVB组织发布的标准称之为DVB-CI,美国也有一个类似的标准称之为POD。事实上新的PCMCIA标准文档中已经将此两种接口的定义包含进去了。而这其中装载条件接收处理内容的PCMCIA卡简称为数字电视
[嵌入式]
中国数字电视标准海外惜败 日本中标
      北京时间3月30日早间消息(杨正)据国外媒体报道,厄瓜多尔已宣布采用日本-巴西数字电视标准,参与竞标的中国标准在走出国门的第一站惜败。    以普天为首的中国标准团队曾一度志在必得,并于去年在国内进行了高调宣传。此前,拉美地区有12个国家尚未确定数字电视国家标准;而拉美国家本身一直在提倡一体化,如果在一个国家推广成功了,那其它国家很可能会受影响,对中国数字电视标准进军拉美会有非常大的帮助。       中国参与竞争的标准是数字电视国标DTMB,曾用于在2008年北京奥运会播出奥运体育节目。 日本-巴西数字电视标准ISDB-T胜出       经多国竞争后,厄瓜多尔决定采用日本-巴西数字电视制式标准,制式
[家用电子]
飞思卡尔C29x加密协处理器:网络数据安全的“门神”
从网银密码说起 先来问您一个问题,您的网银密码是多少位的?您可能还需要用手指数一数吧?现在越来越多的人使用网上银行并且进行网上购物,而随之而来的是网络犯罪率的迅速增长。人们对于网络安全的防范意识正在逐步提高(例如增加密码复杂度),使得很多企业(如社交网站)对于数据安全的要求也越来越高。例如,Facebook支持HTTPS协议加密,谷歌所有的搜索都使用SSL,对所有的邮件都进行加密,并且升级为2 048 bit的密钥。“棱镜门”事件也使得一些敏感部门(如银行、政府及国防)对于自身数据安全性的要求也更为严格。 针对目前的网络安全需求,市场亟需高性能、具有成本效益和低功耗的安全协处理器,然而目前很少有厂商进入这一领域。飞思
[网络通信]
飞思卡尔C29x加密协<font color='red'>处理</font>器:网络数据安全的“门神”
Codasip扩大汽车处理器团队并任命Jamie Broome为负责该业务的副总裁
Codasip支持汽车制造商在创新和差异化能力方面实现突破 德国慕尼黑 - 2022年4月—定制RISC-V处理器半导体知识产权(IP)领域的领导性企业Codasip日前宣布: 已任命Jamie Broome先生为负责其全新汽车业务的副总裁。 Broome在半导体和复杂IP、SoC和汽车供应链等领域拥有20多年的经验,最近领导了Imagination Technologies的汽车业务部门,并负责管理从汽车制造商到一级供应商和生态系统合作伙伴的整个行业体系。 Broome为Codasip带来了极为丰富的经验,覆盖了生态系统与行业关系,以及对市场、技术创新、机遇和趋势的战略洞察力——所有这些都非常适合Codasip的技
[嵌入式]
Codasip扩大汽车<font color='red'>处理</font>器团队并任命Jamie Broome为负责该业务的副总裁
小广播
最新网络通信文章
换一换 更多 相关热搜器件
电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2024 EEWORLD.com.cn, Inc. All rights reserved