基于nRF9E5的有源超高频RFID系统设计

发布者:脑力风潮最新更新时间:2007-03-21 来源: 今日电子关键字:功耗  速度  兼容  距离 手机看文章 扫描二维码
随时随地手机看文章

射频识别(Radio Frequency Identification,RFID)技术是一种利用无线射频通信实现的非接触式自动识别技术,与目前广泛采用的条形码技术相比,RFID具有容量大、识别距离远、穿透能力强、抗污性强等特点。

RFID技术已经发展得比较成熟并获得了大规模商用,但超高频RFID技术相对滞后。本文分析了射频芯片nRF9E5的功能特性,并将其用于RFID系统中,设计了一套有源超高频(UHF)RFID系统。

射频芯片的选取

目前,发展较为成熟的RFID系统主要是125kHz和13.56MHz系统,相应的RFID专用芯片也较多,主要有TI公司的S6700系列,NXP公司的MIFARE系列等。然而,用于UHF RFID的专用芯片却很少,TI公司和NXP公司虽然宣称已经量产符合Gen2的RFID芯片,但由于各种因素,还没能真正大量投入使用。再者,为了满足用户对远识别距离的要求,一般需使用有源UHF RFID系统,而目前有源UHF RFID专用芯片更是难觅其踪。所以,需要寻找一款适合超高频RFID且易于开发的低成本射频芯片,来设计有源UHF RFID系统。

随着集成电路产业的发展,8051内核已经被集成到各种片上系统(SoC)中,这些SoC具有更多的功能、更快的速度、更小的体积和功耗,同时可以继续使用8051 MCU几十年来积累的各种应用软件资源,具有广阔的发展空间。许多国际知名公司,如TI、ATMEL、Chipcon、Nordic等都推出了各种兼容8051内核的新一代短距离无线通信芯片,Chipcon在2006年初被TI公司所收购。通过分析比较发现,Chipcon公司的CC1010和Nordic公司的nRF9E5都可用于UHF RFID系统,而nRF9E5体积更小、成本更低,且具有一些独特的功能。

nRF9E5功能分析

● 结构组成

nRF9E5内嵌8051兼容微控制器、RF收发器和4通道10位A/D转换器,其功能结构如图1所示。

图1 nRF9E5功能结构框图

nRF9E5的片内微控制器与标准8051兼容,指令时序与标准8051稍有区别。中断控制器支持5个扩展中断源:ADC中断、SPI中断、唤醒中断和两个无线收发中断。此外,还扩展了两个数据指针,使得片外RAM存取数据更为方便。

nRF9E5内置收发器具有与单片射频收发器nRF905相同的功能,可通过片内MCU的并行口或SPI口与微控制器通信。收发器由频率合成器、功率放大器、调制器和接收单元组成。输出功率、频道和其他射频参数可通过对特殊功能寄存器RADIO编程进行控制。在发射模式(TX)下,最小工作电流仅为9mA(输出功率-10dBm),接收(RX)模式下的工作电流为12.5mA,掉电模式下的工作电流仅为2.5μA。可见,nRF9E5的功耗很低,比较适宜应用到有源RFID系统中,以延长电池寿命。

● 载波检测

载波检测是nRF9E5的一大特色功能。在ShockBurst接收方式下,当工作信道内有射频载波出现时,载波检测引脚(CD)被置高。也就是说,当收发器准备发送数据时,它首先进入接收模式并检测所工作的信道是否可以发送数据(信道是否空闲),这是一种简单的传输前监听协议。载波检测的标准一般比灵敏度低5dB,比如,灵敏度为-100dBm,载波检测功能探测低至-105dBm的载波。这个特性很好地避免了同一工作频率下不同发射器数据包之间的碰撞,对于解决RFID系统中的碰撞问题很有帮助。

● ShockBurst工作模式

nRF9E5采用Nordic公司的ShockBurst技术(自动处理前缀、地址和CRC),实现低速数据输入,高速数据输出,从而降低了系统的平均功耗。在ShockBurst接收模式下,当收到一个有效地址的射频数据包时,地址匹配寄存器(AM)和数据就绪寄存器(DR)通知片内MCU把数据读出。在ShockBurst发送模式下,nRF905自动给要发送的数据加上前缀和CRC校验码。当数据发送完后,数据就绪寄存器(DR)会通知MCU数据已经处理完毕。当系统没有发送和接收任务时,将进入空闲方式。ShockBurst技术降低了MCU存储器需求,同时也缩短了软件开发时间。

有源UHF RFID系统设计

● 硬件设计

电子标签和读写器是RFID系统中最重要的硬件组成部分,将nRF9E5芯片应用于有源UHF RFID系统(工作频率为433MHz)中,设计有源电子标签电路和读写器框图。

有源RFID系统中的电子标签是自带电池的,可以主动发送信号,而不像无源标签需要读写器发出的无线电波能量激活才能工作。nRF9E5具有小体积、低功耗、优越的电源管理方式和极少的外围器件等特点,非常适用于有源电子标签中。

图2 有源标签基本框图

图2是有源标签的基本框图,其中电池可采用普通的3V纽扣电池,图3是射频收发电路的原理图,ANT1和ANT2为天线连接引脚,采用PCB环形差分天线,可以进一步减小标签的体积。25320为EEPROM,在nRF9E5上电后,系统根据引导程序,把25320中的程序代码拷贝到nRF9E5的4KB RAM中。晶振工作频率为16MHz,为了得到精确的内部偏置电压,通常在引脚IREF和地之间接一个阻值为22kΩ,误差为1%的电阻。

图3 射频收发电路图

RFID读写器的任务是控制射频模块向标签发射读取信号,并接收标签的应答,对标签的对象标识信息进行解码,将对象标识信息连带标签上其他相关信息传输到主机以供处理。读写器基本结构如图4所示,可以将读写器简化为控制系统和由射频收发器组成的射频模块两个基本的功能块。

图4 读写器基本结构

控制系统通常采用ASIC组件和微处理器来实现,主要功能有:与应用系统软件进行通信,并执行从应用系统软件发来的动作指令;控制与标签的通信过程;信号的编码与解码;执行防碰撞算法;对读写器和标签之间传送的数据进行加密和解密;进行读写器和标签之间的身份验证。射频模块的主要功能是:产生高频发射能量;对发射信号进行调制,用于将数据传输给标签;接收并解调来自标签的射频信号。

在所设计的系统中,读写器中的射频模块与有源标签中的射频模块电路类似,只是为了更有效地传输射频信号,采用单端连接的50Ω阻抗天线,需要在芯片天线连接引脚和天线之间加一个匹配网络,如图5所示。

图5 射频匹配网络

控制系统中的微控制器可采用高性能的单片机或ARM处理器,数字处理单元可以采用DSP或FPGA进行设计,而RS-232串口、以太网口是为和PC提供更多的接口选择,这些内容很多文献已做了大量研究,这里不再详述。在本系统中,采用三星的ARM9 S3C2440A作为微控制器,将Xilinx Spartan-3E系列FPGA XC3S500E用作数字处理单元。

● 通信协议标准

由于读写器与标签之间的通信可能会受到其他数据终端或外界环境的干扰而发生错误,因此,需要通信协议来保证数据传输的可靠性。nRF9E5的协议格式参见表1,其中,前缀就是数据头,设备地址包括读写器地址和标签地址,CRC校验码可选为8位或16位。

目前生产RFID产品的很多公司都采用自己的协议标准,国际上还没有统一的标准。就发展趋势来看,对于超高频(UHF)RFID系统,ISO/IEC 18000-7(针对433MHz有源RFID系统)和EPCglobal Class1 Gen2(针对860MHz~960MHz无源RFID系统)协议标准,有望成为统一的国际标准。本文所设计的RFID系统通信协议依据ISO/IEC 18000-7协议标准。读写器到标签的通信数据格式参见表2,其中用户ID、标签ID和参数为可选项,由命令类型决定是否选用。标签到读写器广播式响应的通信数据格式参见表3。


● 软件配置

在整个系统的软件设计中,无线射频数据的传输是最主要的部分。首先要对nRF9E5进行初始化配置,这可以通过设置RF配置寄存器来完成,配置内容包括工作频率、输出功率、自动重发功能、校验码长度等。部分代码如下。

#define HFREQ_PLL? 0? // 0=433MHz, 1=868/915MHz
#define PA_PWR? 3???? // 0=最小功率,…,3 =最大功率
#define CRC_MODE? 1?? // 0=8位校验码,1=16位校验码
……

无线数据发送和接收的流程分别如图6和图7所示。图中TRX_CE为发送和接收使能寄存器位,DR为数据就绪寄存器位,AM为地址匹配寄存器位,AUTO_RETRAN为自动重发寄存器位。ShockBurst工作模式在前文已有介绍。

图6 nRF9E5发送数据流程

图7 nRF9E5接受数据流程

本系统防碰撞问题尚未完全解决,在实际应用中,需要重点考虑。除前文提到nRF9E5的载波检测功能外,还需要有专门的防碰撞算法。目前,用的较多的方法是ALOHA法和二进制树搜索算法,以及由它们改进发展得到的一系列算法,见参考文献5~7。

结束语

nRF9E5是目前外接元件需求最少的单片RF收发芯片之一,覆盖了国际上通用的ISM频段,具有很多优良的特性,适于构建各种无线数传通信平台,文中将其应用于RFID系统中,设计了一套有源UHF RFID系统,实验测试显示,最大通信距离近100米,有效识别距离超过20米。这只是初步尝试,更多工作需要深入研究,系统实用性有待于进一步验证。

关键字:功耗  速度  兼容  距离 引用地址:基于nRF9E5的有源超高频RFID系统设计

上一篇:构建拥有自主MAC层协议的无线网卡
下一篇:基于GC5016的数字直放站设计

推荐阅读最新更新时间:2024-05-07 15:58

Philips低功耗逻辑产品可提供高静电放电保护功能
飞利浦电子(Philips)日前宣布开始提供先进超低功耗(Advanced Ultra-low Power,AUP)逻辑产品组合,可提供5Kv的静电放电保护。飞利浦表示,ASIC与系统级芯片方案(system-level chip soltuions),不断朝90纳米以下先进工艺节点升级,使静电放电保护变得越来越重要;该公司AUP逻辑产品采用低电压工艺技术,可因应以上需求。 飞利浦指出,由于芯片是由硅及绝缘材料(例如二氧化硅)所组成,暴露在高电压中可能会导致分解,因此静电放电保户对电子产品是一项重要的课题。但采用最新工艺技术的ASIC和系统级芯片解决方案,通常无法提供足够的静电放电保护,飞利浦的AUP逻辑产品除可应用于电压转换和
[新品]
ADI公司推出高度集成Rx/Tx转换器HMC8100和HMC8200
中国,北京 Analog Devices, Inc.亚德诺(ADI),最近推出高度集成的Rx/Tx转换器HMC8100和HMC8200。对于微波和毫米波移动运营商及电信设备制造商而言,这些器件可以大幅提高可靠性、降低成本并缩短产品上市时间。新的Rx/Tx转换器别具一格地整合了许多功能,可取代多种分立器件,为微波回程应用提供单一来源的高性能解决方案。器件数量的减少使设计得以简化,因此,制造商现在可以加快产品上市。电路板尺寸的缩减及相关功耗的降低,使可靠性进一步提高,并降低系统成本和运营支出。此外,电信设备在实际应用中也会更加可靠,并支持移动运营商向最终客户提供高质量的移动电话服务体验。 HMC8100中频(IF)接收器芯片
[电源管理]
ADI公司推出高度集成Rx/Tx转换器HMC8100和HMC8200
MSP430单片机的5种低功耗模式
5种低功耗模式分别为LPM0~LPM4(LOW POWER MODE),CPU的活动状态称为AM(ACTVE MODE)模式。其中AM耗电最大,LPM4耗电最省,仅为0.1uA。另外工作电压对功耗的影响:电压越低功耗也越低。 系统PUC复位后,MSP430进入AM状态。在AM状态,程序可以选择进入任何一种低功耗模式,然后在适当的条件下,由外围模块的中断使CPU退出低功耗模式,返回AM模式,再由AM模式选择进入相应的低功耗模式,如此类推。 工作模式的选择由状态寄存器SR中的SCG1、SCG0、OSCOFF、CPUOFF位控制。由于在CPU的头文件中对CPU内的各寄存器和模块的各种工作模式都作了详尽的定义,所以编程时尽可能的利
[单片机]
STM32低功耗模式简介
STM32F10xxx有三中低功耗模式: ●睡眠模式(Cortex?-M3内核停止,外设仍在运行) ●停止模式(所有的时钟都以停止) ●待机模式(1.8V电源关闭) 时钟频率72MHz时,从闪存执行代码,STM32功耗36mA,是32位市场上功耗最低的产品,相当于0.5mA/MHz。 上电,默认使用内部HSI时钟8M,经测试10mA左右。待机模式可实现系统的最低功耗。 可将电流消耗降至两微安。 在待机模式下,所有的I/O引脚处于高阻态,除了以下的引脚: ●复位引脚(始终有效) ●当被设置为防侵入或校准输出时的TAMPER引脚 ●被使能的唤醒引脚 /*按钮GPIOB9进入睡眠,WKUP pin(GPIOA0)唤
[单片机]
STM32低<font color='red'>功耗</font>模式简介
STM32L152在stop模式下的低功耗设计
在ST官网的STM32L152RE芯片介绍上明确有说明此芯片在stop模式下可以达到560nA,纳安!并且还可以支持16个外部中断唤醒。 真的这么强!下面来验证一下。 采用NUCLEO-L152板子进行验证,使用CubeMx生成工程代码。 在CubeMx中选择STM32L152RE这款芯片,pinout如下设置: 如上图,只是简单地将PC13,PB9,PB5,PB4,PD2,PA12,PB15,PB1设置为外部中断。 为了得到最低功耗,时钟树采用芯片内部时钟HSI: 在configuration下,将GPIO都设置为下拉,PC13在NUCLEO板子上是按键,设为上拉。 生成代码。main函数稍作修改: intm
[单片机]
STM32L152在stop模式下的低<font color='red'>功耗</font>设计
全国政协委员江浩然:大力推进新能源汽车充电网建设 缓解车主里程焦虑充电速度焦虑
目前,公共充电桩能够基本满足运营类车辆充电需求。但对于占比80%左右的私家车,在社区和工作地点仍面临充电难问题。今年全国两会上,全国政协委员、恒银金融科技股份有限公司董事长江浩然建议,大力推进新能源汽车充电网建设。江浩然介绍,充电网能够把一个区域内 ...
[新能源]
数字语音解码器的低功耗设计方案
近年来,随着个人手持多媒体设备的快速增长, 低功耗设计 变得越来越重要,甚至成为决定产品是否成功的关键,如笔记本电脑、PDA、移动电话等时尚消费和商务类电子产品,对电池的供电时间要求越来越高,高功耗成为延长电池使用时间突出的制约因素。 CMOS数字电路的功耗主要由3部分组成:跳变功耗、短路功耗和静态漏电功耗。其中占系统功耗比例大于90%的为跳变功耗,也称动态功耗。对于SoC而言,所有的设计方法都是围绕着动态功耗来进行。如何从各个层次、各个方面尽量减少动态功耗,将是语音解码设计中的重点内容。 1 语音 解码器 的低功耗设计策略 SoC低功耗的设计应该从顶层到底层各个阶段进行优化设计的工作,主要运用各级的低功耗策略,通常在系统级、算法
[嵌入式]
让MCU低功耗的五点
低功耗是MCU的一项非常重要的指标,比如某些可穿戴的设备,其携带的电量有限,如果整个电路消耗的电量特别大的话,就会经常出现电量不足的情况,影响用户体验。 平时我们在做产品的时候,基本的功能实现很简单,但只要涉及低功耗的问题就比较棘手了,比如某些可以低到微安级的MCU,而自己设计的低功耗怎么测都是毫安级的,电流竟然能够高出标准几百到上千倍,遇到这种情况千万不要怕,只要认真你就赢了。下边咱们仔细分析一下这其中的原因。 第一条 掐断外设命脉 ——关闭外设时钟 先说最直观的,也是工程师都比较注意的方面,就是关闭MCU的外设时钟,对于现在市面上出现的大多数的MCU,其外设模块都对应着一个时钟开关。只需要打开这个外设的时钟,就可
[单片机]
小广播
最新网络通信文章
换一换 更多 相关热搜器件
电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2024 EEWORLD.com.cn, Inc. All rights reserved