Picocom采用Andes RISC-V内核设计O-RAN SoC

发布者:EEWorld资讯最新更新时间:2020-08-10 来源: EEWORLD关键字:Picocom  Andes  RISC-V 手机看文章 扫描二维码
随时随地手机看文章

Picocom已为其即将面世的5G小型蜂窝分布式单元(DU)片上系统(SoC)选择了AndesCore N25F RISC-V 32位内核。


Picocom是一家5G O-RAN基带半导体公司,在小型蜂窝领域拥有丰富经验。


Andes(晶心科技)是高性能,低功耗紧凑型32/64位RISC-V CPU内核的领先供应商,并且是RISC-V联盟的创始会员。


Picocom倡导“开放式RAN”(5G无线电接入网络(RAN)),这将开放供应链,使新供应商能够进入市场并参与竞争。


借助Andes高效能内核,Picocom的DU offload SoC将提供所需的灵活性,效率和性能,以应对5G小型蜂窝带来的挑战。


“Andes N25F 32位RISC-V内核虽小,但功能强大。”Picocom的总裁Peter Claydon表示:“由于其紧凑的尺寸,Picocom可以使用两个集群中的32个集群,以高达25 Gbps的线速为数据包吞吐量提供灵活的处理能力,以处理数据包。”使用小型RISC-V的群集比使用少量较大的内核更有效。这种集群化的RISC-V方法使我们能够保留最大的灵活性,以应对未来的5G NR标准更改,同时在非常苛刻的应用中提供出色的性能。”


RISC-V内核N25F是公认出色的解决方案,适用于高速控制任务和浮点密集型应用。我们很高兴Picocom认识到N25F的优势,并在集群中利用了数十个N25F,以及集成的AE350平台来设计其先进的5G小型蜂窝SoC。”Andes首席技术官兼执行副总裁苏泓萌博士说。 “这再次证明,Andes的RISC-V解决方案是满足高速协议控制的苛刻要求的理想选择,并为存储、网络和无线通信等应用提供了出色的性能。”


Claydon解释了Picocom在O-RAN中的作用:“爱立信,诺基亚和华为都有自己的ASIC,价格昂贵,Picocom是开放式架构SoC的O-RAN支持者,可以允许更多的玩家进入这一市场。”


当被问到三大网络和O-RAN网络之间的5G性能是否存在差异时,Claydon承认,一些O-RAN基础设施供应商要花一些时间才能达到爱立信、华为和诺基亚的设备的先进水平,但他补充说:“微蜂窝基站的性能不会有太大的区别。”


关键字:Picocom  Andes  RISC-V 引用地址:Picocom采用Andes RISC-V内核设计O-RAN SoC

上一篇:是德率先通过 5G USIM协议一致性测试场景验证
下一篇:5G全覆盖预计基站超500万,陶瓷滤波器的机会来了

推荐阅读最新更新时间:2024-10-25 13:27

Picocom采用Andes RISC-V内核设计O-RAN SoC
Picocom已为其即将面世的5G小型蜂窝分布式单元(DU)片上系统(SoC)选择了AndesCore N25F RISC-V 32位内核。 Picocom是一家5G O-RAN基带半导体公司,在小型蜂窝领域拥有丰富经验。 Andes(晶心科技)是高性能,低功耗紧凑型32/64位RISC-V CPU内核的领先供应商,并且是RISC-V联盟的创始会员。 Picocom倡导“开放式RAN”(5G无线电接入网络(RAN)),这将开放供应链,使新供应商能够进入市场并参与竞争。 借助Andes高效能内核,Picocom的DU offload SoC将提供所需的灵活性,效率和性能,以应对5G小型蜂窝带来的挑战。 “Ande
[网络通信]
晶心科技于4/9、4/11于上海、深圳举办ANDES RISC-V CON研讨会
看好RISC-V于AI、车用电子、应用处理器及安全技术的市场动向 2024年4月8日 — 近年来,RISC-V 在车用电子、资安技术和人工智能等先进领域正经历快速扩展,在高阶应用处理器的发展也备受期待。根据市场研究机构SHD Group预测,到2030年,基于 RISC-V 的 SoC 出货量将急遽增加至162亿颗,相应营收更预计达到920亿美元,复合年增长率分别高达44%和47%。由此可知, RISC-V 架构的显着增长趋势,进一步推动了一场技术革命的引爆。 随着 RISC-V 成为市场主流解决方案,Andes晶心深耕 RISC-V 领域多年,透彻了解其开放、精简及可扩充的弹性配置特性而深受众多领导厂商青睐。作为 RIS
[嵌入式]
晶心科技于4/9、4/11于上海、深圳举办<font color='red'>ANDES</font> <font color='red'>RISC-V</font> CON研讨会
全新 IAR Embedded Workbench for RISC-V 支持 Andes CoDense™扩展
IAR Embedded Workbench for RISC-V 3.11 版支持 AndeStar™ V5 RISC-V 处理器的 Andes CoDense™ 扩展,以帮助嵌入式开发人员缩减代码尺寸、提高应用性能 瑞典乌普萨拉 - 2022 年 11 月 17 日 - 嵌入式开发软件和服务的全球领导者 IAR Systems® 宣布其最新版本的 IAR Embedded Workbench for RISC-V 3.11版现已完全支持 Andes Technology(晶心科技)旗下 AndeStar™ V5 RISC-V 处理器的 CoDense™ 扩展。CoDense™ 是处理器 ISA(指令集架构)的专利扩展,能够
[嵌入式]
全新 IAR Embedded Workbench for <font color='red'>RISC-V</font> 支持 <font color='red'>Andes</font> CoDense™扩展
瑞萨联手Andes 开发首款RISC-V架构ASSP产品
全球半导体解决方案供应商瑞萨电子集团(TSE:6723)宣布,与RISC-V架构嵌入式CPU内核及相关SoC开发环境的领先供应商——Andes Technology启动技术IP合作。瑞萨选择AndesCoreTM 32位RISC-V CPU内核IP,应用于其全新的专用标准产品中,并将于2021年下半年开始为客户提供样片。 Andes Technology公司总裁Frankwell Lin表示:“瑞萨作为顶级MCU供应商,已将Andes RISC-V内核设计到其预编程的专用标准产品中,对此我们感到十分荣幸。瑞萨和Andes有着相同的愿景——迎接RISC-V成为片上系统芯片(SoC)主流CPU指令集体系结构(ISA)的时代。
[嵌入式]
瑞萨联手<font color='red'>Andes</font> 开发首款<font color='red'>RISC-V</font>架构ASSP产品
Andes RISC-V CON 11/8北京登场 聚焦RISC-V最新应用
【台湾新竹】2018年11月5日— 32/64位嵌入式CPU核心供货商晶心科技将于11月8日在北京中关村领创空间举办「Andes RISC-V CON」,除了将介绍晶心AndeStar™ V5高效处理器核心最新系列产品,还邀请到RISC-V基金会执行总监Rick O’Connor,分享「RISC-V ISA & Foundation Overview」,谈谈基金会对于RISC-V的布局。中国RISC-V产业联盟秘书长滕岭则将代表联盟对大会发表祝贺,并分享产业联盟共同发展RISC-V产业的战略与邀请。 除此之外,会议一开始将由晶心科技总经理林志明和技术长苏泓萌分别以「Unleashing Chip Design Barrier Wi
[半导体设计/制造]
Picocom获得CEVA DSP授权许可,用于5G新射频基础设施SoC
CEVA,全球领先的无线连接和智能传感技术的授权许可厂商(NASDAQ:CEVA) 宣布Picocom公司已经获得授权许可,在其即将发布的分布式单元(DU)基带卸载系统级芯片(SoC)中部署使用CEVA-XC12 DSP。 Picocom是致力于为5G新射频基础设施设计和销售产品的半导体企业,该公司连同Airspan、英特尔、IP Access和高通都是小蜂窝论坛(SCF) 5G功能性API (FAPI)规范的主要贡献者。这项规范旨在推动5G RAN /小蜂窝供应商生态系统发展,并且加速5G网络中开放式多供应商小蜂窝设备的部署使用。在开放式RAN倡议下,部署在建筑物中的Picocom 5G DU SoC不仅能够增加
[网络通信]
<font color='red'>Picocom</font>获得CEVA DSP授权许可,用于5G新射频基础设施SoC
​定义4D毫米波雷达新范式 加特兰Andes级联方案亮相
加特兰毫米波雷达SoC家族再进化,高性能方案目标全球市场 6月6日,在 “2024加特兰日”上,加特兰发布了全新毫米波雷达芯片平台、技术和方案,代表着加特兰毫米波雷达SoC家族再进化,以应对全球汽车智能化加速发展的浪潮。 挑战“Andes”,定义成像雷达研发新范式 汽车ADAS技术不断发展,传统车载3D毫米波雷达向着4D化、成像方向发展,加特兰Andes SoC就是为4D成像毫米波雷达而来。 加特兰利用CMOS工艺,创新性地将毫米波雷达的4发4收射频芯片和计算芯片融合成一颗SoC芯片,并支持Chip-to-Chip灵活级联。下游雷达厂商研发成像雷达时,选择不同数量的SoC进行级联即可快速打造出具备不同性能的成像雷
[网络通信]
​定义4D毫米波雷达新范式 加特兰<font color='red'>Andes</font>级联方案亮相
Imperas与Andes合作开发NX27V
虚拟平台和软件仿真公司Imperas Software宣布与Andes Technology合作开发最新的Andes Vectors Core NX27V。 这项合作满足了高级机器学习和人工智能应用的需求,使用Imperas模型和工具,系统设计人员可以使用虚拟平台和完整的软件应用程序工作负载来评估高级SoC架构分析。 Vector扩展旨在支持涉及线性代数的应用程序所需的复杂算术运算,例如超级计算机,密码学,AI,ML和深度学习。 传统的或标量的ISA基于对单个数据项的操作,而Vector处理器对一系列数据项进行操作,从而加速关键计算工作量。 Imperas将在圣何塞RISC-V峰会上演示RISC-V的解决方案和工具,包括模型和虚拟
[半导体设计/制造]
小广播
最新网络通信文章
换一换 更多 相关热搜器件

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2024 EEWORLD.com.cn, Inc. All rights reserved