半导体封装技术相关国际学会“2015 Electronic Components and Technology Conference(ECTC)”(2015年5月26~29日,美国圣地亚哥)于美国时间2015年5月26日开幕。
全球最大的硅代工企业——台湾台积电(TSMC)在上届的“ECTC 2014”上只做了一场演讲,而本届做了四场演讲。其中两场是关于三维积层的,其余两场是关于晶圆级CSP(wafer-level chip scale package:WLCSP)的。
题为“A flexible interconnect technology demonstrated on a Wafer-level Chip Scale Package”的演讲(演讲序号20-2),是关于旨在提高200mm2大面积芯片的WLCSP封装可靠性的内容。台积电不仅从事半导体前工序,还在向晶圆级封装领域扩大业务,其技术水平备受关注。
不用底部填充树脂也可以确保封装可靠性
一般而言,WLCSP的芯片面积越大,封装基板与硅之间的热膨胀差所导致的应力就越大。因此,基板与WLCSP的接合处——焊球上会产生裂缝,导致封装可靠性降低。为改善这一点,原来采取的方法是在基板封装后在基板与芯片之间注入底部填充树脂来加固的。
与之不同的是,此次的目标是,即便是大芯片也不用注入底部填充树脂便可以确保封装可靠性。在硅芯片上呈阵列状排列焊盘(Pad),以铜线键合形成N字形引线端子。将线头作为连接端子,在以锡膏印刷方式预涂了焊盘(land)的印刷基板上作倒装芯片接合(图1)。
台积电对这种样品实施了跌落试验和温度循环试验,评估了封装可靠性。结果表明,两项试验可靠性都得到改善,据称由此得出即使大面积芯片,也可以不用底部填充树脂就能实现出色的封装可靠性。
验证使用的样品是在200mm2的正方形硅芯片上,呈阵列状排列了1000多个400μm间隔的圆形焊盘,并作铜线键合的。在N字形引线形成技术上,引线键合厂商日本KAIJO公司予以了帮助。
评估铜线粗细和有无涂层的影响
台积电分别评估了直径30μm和38μm两种水平铜线键合的样品。在跌落试验中,直径30μm的样品在跌落30次时出现缺陷,而直径38μm的样品的寿命是30μm的大约2倍。而在温度循环试验中,原来利用焊球封装的样品在300个周期后出现缺陷,而采用N字形铜线键合的样品寿命达到2000多次。直径30μm铜线的寿命比38μm铜线的寿命长2.7倍。
就这个实验结果,台积电解释说,跌落试验中粗铜线的机械强度大,不容易断,而温度循环试验中细铜线容易变形,不会发生应力集中。如图2所示,铜线的裂缝是因为应力集中于焊接处造成的。
另外,台积电介绍,在评估裸铜线和镀钯铜线2种铜线的温度循环可靠性时发现:镀钯铜线的温度循环可靠性更好一些。两者的应力应变曲线不同,镀钯铜线能够承受较大应力,因此可靠性良好。
有听众尖锐地指出,通过N字形引线键合(过去曾称S字形引线键合或cobra conduct等)来提高封装可靠性的手段15年前就已提出,并反复评估过,台积电此次的发布的创新性在哪里?过去所做的评估样品是以Au线键合后再镀Ni的样品为主,而此次用铜线来做封装可靠性评估,其材料的不同可以说是创新吧。其评估和分析都符合逻辑,可见台积电封装技术水平的提高。(特约撰稿人:特约撰稿人:中岛宏文,IEEE电子元件、封装及制造技术学会亚太区计划主管
关键字:台积电 WLCSP
引用地址:台积电就WLCSP发表演讲,封装技术水平提高
全球最大的硅代工企业——台湾台积电(TSMC)在上届的“ECTC 2014”上只做了一场演讲,而本届做了四场演讲。其中两场是关于三维积层的,其余两场是关于晶圆级CSP(wafer-level chip scale package:WLCSP)的。
题为“A flexible interconnect technology demonstrated on a Wafer-level Chip Scale Package”的演讲(演讲序号20-2),是关于旨在提高200mm2大面积芯片的WLCSP封装可靠性的内容。台积电不仅从事半导体前工序,还在向晶圆级封装领域扩大业务,其技术水平备受关注。
不用底部填充树脂也可以确保封装可靠性
一般而言,WLCSP的芯片面积越大,封装基板与硅之间的热膨胀差所导致的应力就越大。因此,基板与WLCSP的接合处——焊球上会产生裂缝,导致封装可靠性降低。为改善这一点,原来采取的方法是在基板封装后在基板与芯片之间注入底部填充树脂来加固的。
与之不同的是,此次的目标是,即便是大芯片也不用注入底部填充树脂便可以确保封装可靠性。在硅芯片上呈阵列状排列焊盘(Pad),以铜线键合形成N字形引线端子。将线头作为连接端子,在以锡膏印刷方式预涂了焊盘(land)的印刷基板上作倒装芯片接合(图1)。
台积电对这种样品实施了跌落试验和温度循环试验,评估了封装可靠性。结果表明,两项试验可靠性都得到改善,据称由此得出即使大面积芯片,也可以不用底部填充树脂就能实现出色的封装可靠性。
验证使用的样品是在200mm2的正方形硅芯片上,呈阵列状排列了1000多个400μm间隔的圆形焊盘,并作铜线键合的。在N字形引线形成技术上,引线键合厂商日本KAIJO公司予以了帮助。
评估铜线粗细和有无涂层的影响
台积电分别评估了直径30μm和38μm两种水平铜线键合的样品。在跌落试验中,直径30μm的样品在跌落30次时出现缺陷,而直径38μm的样品的寿命是30μm的大约2倍。而在温度循环试验中,原来利用焊球封装的样品在300个周期后出现缺陷,而采用N字形铜线键合的样品寿命达到2000多次。直径30μm铜线的寿命比38μm铜线的寿命长2.7倍。
就这个实验结果,台积电解释说,跌落试验中粗铜线的机械强度大,不容易断,而温度循环试验中细铜线容易变形,不会发生应力集中。如图2所示,铜线的裂缝是因为应力集中于焊接处造成的。
另外,台积电介绍,在评估裸铜线和镀钯铜线2种铜线的温度循环可靠性时发现:镀钯铜线的温度循环可靠性更好一些。两者的应力应变曲线不同,镀钯铜线能够承受较大应力,因此可靠性良好。
有听众尖锐地指出,通过N字形引线键合(过去曾称S字形引线键合或cobra conduct等)来提高封装可靠性的手段15年前就已提出,并反复评估过,台积电此次的发布的创新性在哪里?过去所做的评估样品是以Au线键合后再镀Ni的样品为主,而此次用铜线来做封装可靠性评估,其材料的不同可以说是创新吧。其评估和分析都符合逻辑,可见台积电封装技术水平的提高。(特约撰稿人:特约撰稿人:中岛宏文,IEEE电子元件、封装及制造技术学会亚太区计划主管
上一篇:联发科:Helio X20绝非为了十核而十核
下一篇:欧盟控谷歌 滥用Android优势
推荐阅读最新更新时间:2024-05-03 14:48
为A17省百亿,台积电承担苹果3nm缺陷成本
8月8日消息,台积电的3nm工艺,总要有厂商去当“小白鼠”,而苹果就是第一个,且订单量巨大。 据外媒最新消息称,在iPhone 15 Pro和A17 Bionic芯片推出之前,芯片供应商台积电采取了不同寻常的举措,不向苹果公司收取有缺陷的3nm芯片的费用(至少几十亿美元费用)。 引入3nm等升级芯片技术需要生产大量有缺陷的芯片,直到制造工艺完善为止,这是台积电给苹果的让步,但这非常不合常规,因为台积电的客户通常需要为晶圆及其包含的所有芯片(包括有缺陷的芯片)付费。 据悉,苹果的订单规模也使台积电能够更快地了解如何在大规模生产过程中改进和扩大节点。 一旦制造3nm芯片的生产和良率问题得到改善,其他客户也开始寻求这种技术,台积电就可以
[半导体设计/制造]
台积电3nm芯片下半年量产 2023年向苹果提供?
苹果芯片制造合作伙伴台积电表示,会在今年下半年将其3nm芯片工艺转移到批量生产阶段,从而有望在2023年向苹果提供下一代技术。 据DigiTimes援引业内消息人士的话,台积电最初预计每月将加工3万至3.5万片使用3nm工艺技术生产的晶圆。 日经亚洲在2021年7月的一份报告称,苹果今年将推出一款iPad,其处理器基于台积电的3nm工艺。今天来自DigiTimes的报告也声称,苹果将首先在iPad上使用这一工艺,尽管报告没有说明哪款型号或何时推出。 预计苹果将在2023年发布其大部分采用台积电3nm芯片的设备,包括配备M3芯片的Mac和配备A17芯片的iPhone 15机型。 转向更先进的工艺通常会带来性能和能效的
[手机便携]
消息称英伟达正扩充“非台积电供应链”,令“硅中介层”月产能增加两倍至 1 万片
8 月 25 日消息,英伟达与台积电合作关系密切,IT之家此前曾报道,在英伟达增加 AI 芯片投片量带动下,台积电先进制程产能利用率近期大幅提升,不过当下英伟达正在寻找更多供应链代工厂提供的方案,以保留英伟达针对芯片代工的议价权,同时提升相关元件产能。 据台媒“工商时报”报道,英伟达正打造非台积电 CoWoS 供应链,目前其正积极对接联华电子,近日联华电子将扩充旗下硅中介层(silicon interposer)产能,月产能将由目前的 3 千片扩增至 1 万片,明年产能“有望与台积电齐平”,从而大幅缓解 CoWoS 制程供不应求的压力。 台媒表示,数月前英伟达因 AI GPU 需求急速增长导致台积电 CoWoS 先进封装产能严重不
[半导体设计/制造]
台积电TSMC扩大与Cadence在Virtuoso定制设计平台的合作
台积电创建和交付本质为基于SKILL语言的设计套件(PDKs),为客户提供最佳的用户体验和最高水准的精确度。 世界领先的晶圆代工厂部署Virtuoso平台用于先进节点的定制设计需要, 涵盖16纳米FinFET设计。 主要工具包括Virtuoso Schematic Editor、Analog Design Environment、Virtuoso LayoutSuite XL和先进的GXL技术。 【中国,2013年7月10日】——为专注于解决先进节点设计的日益复杂性,全球电子设计创新领先企业Cadence设计系统公司(NASDAQ:CDNS) 今天宣布,台积电已与Cadence在Virtuoso定制和模拟设计平台扩大合作以设计和
[半导体设计/制造]
格罗方德成都建厂背后,台积电失去的不仅人才那么简单
谁可能会因为Globablfoundries的最新投资案而有所损失? 据说中国政府官员认为, 台积电 (TSMC)应该会感受到痛苦,损失不一定是在技术方面,而可能是人才──不过这并不直接与Globablfoundries的成都新厂投资案相关,中国政府官员们相信,台积电将会因为中国各界(包括GloFo投资案)对晶圆厂的投资而受到更广泛的冲击。 笔者来自美国硅谷的消息来源指出,中国政府官员表示:「这是简单的数学题;」迄今中国对扶植本土半导体制造业的投资承诺已经超过1,000亿美元,而除了台面上的这些资金,其他投资还包括今年1月份 紫光 集团(Tsinghua Unigroup)将在南京打造300亿美元的内存厂,以及Globab
[嵌入式]
新思科技出支持TSMC 7nm FinFET工艺技术的汽车级IP
重点: ●基于7nm工艺技术的控制器和PHY IP具有丰富的产品组合,包括LPDDR4X、MIPI CSI-2、D-PHY、PCI Express 4.0以及安全IP。 ●IP解决方案支持TSMC 7nm工艺技术所需的先进汽车设计规则,满足可靠性和15年汽车运行要求。 ● ISO 26262 ASIL Ready IP包含安全包、FMEDA报告及安全手册,以加速芯片功能安全评估。 2018年10月18日,中国 北京——新思科技(Synopsys, Inc.,纳斯达克股票市场代码: SNPS)宣布,推出支持TSMC 7nm FinFET工艺技术的汽车级DesignWare®Controller和PHY IP。Desi
[汽车电子]
仍用台积电12nm制程?英伟达下一代GeForce最晚8月亮相
继5月底在台湾GTC大会上揭露NVIDIA最新人工智能(AI)策略,以及与台湾产官学界多项AI合作计划后,NVIDIA执行长黄仁勋紧接着于COMPUTEX展前记者会中再次说明最新策略与平台进度现况,其中,全新平台Isaac将为制造业、物流业、农业、建筑业等各产业所使用的机器人带来AI能力。值得注意的是,针对外界最为关注的下一代GeForce图形芯片何时亮相,黄仁勋仅表示还要一点时间,然据图形卡业者表示,由于目前销售主力挖矿需求,且对手超微(AMD)并无新作,因此对于NVIDIA而言,新品上市并无急迫性,采用台积电12纳米制程的新款图形芯片,最慢8月中应会面市,进一步刺激电竞玩幅升级需求,而估计2019年7纳米新作则会在2018年第
[半导体设计/制造]
量产更近一步 台积电竹科2纳米厂有了新进展
据台媒报道,晶圆代工龙头台积电竹科2纳米厂有新进展。中国台湾地区竹科管理局今 (20) 日表示,土地征收作业顺利,已将部分用地租给台积电,台积电将可展开整地作业。 竹科管理局局长王永壮今日表示,竹科宝山2期扩建计划进展顺利,经过数十次沟通,已有超过9成地主同意价购征收,县政府将于4月底公告征收,预计最晚 6月取得所有用地。 此前,台积电总裁魏哲家在法说会上表示,台积电2纳米预期会是最成熟与最适合技术来支持客户成长,并维持2025年目标量产。 据了解,台积电将在2nm的节点推出Nanosheet/Nanowire的晶体管架构,另外还将采用新的材料,包括High mobility channel,2D,CNT等,其中2D材料方面,台积
[手机便携]
小广播
热门活动
换一批
更多
最新手机便携文章
- 曝iPhone SE 4首发苹果自研5G基带:明年3月登场
- 曝iPhone 17全系首发3nm A19系列芯片:无缘台积电2nm工艺制程
- 供应链称上游元器件要大降价:国产手机现涨价潮后会主动下调售价吗
- 消息称苹果将拿出近 1 亿美元用于解除印尼 iPhone 16 系列销售禁令
- 消息称塔塔公司收购和硕在印度的唯一一家iPhone工厂,深化与苹果合作
- 苹果遭4000万英国iCloud用户集体诉讼,面临276亿元索赔
- 消息称苹果、三星超薄高密度电池均开发失败,iPhone 17 Air、Galaxy S25 Slim手机“变厚”
- 美光亮相2024年进博会,持续深耕中国市场,引领可持续发展
- Qorvo:创新技术引领下一代移动产业
更多热门文章
更多每日新闻
更多往期活动
11月23日历史上的今天
厂商技术中心