在芯片制造过程中,为了将掩模版上的设计线路图形转移到硅片上,首先需要通过曝光工艺(光刻)来实现转移,然后通过刻蚀工艺得到硅图形。光刻技术最早应用于印刷行业,并且是早期制造PCB的主要技术。自20世纪50年代开始,光刻技术逐步成为集成电路芯片制造中图形转移的主流技术。
过去几十年里,芯片制造商一直使用193nm波长的ArF深紫外(DUV)光刻技术来生产芯片。
不过随着集成电路制造工艺持续微缩,尤其在进入7nm、5nm时代后,芯片集成度不断提升,在追求更高的图形密度的目的之下,无论如何改进ArF光的生产工艺,都无法再满足相应需求。
因为在7nm节点集成电路产品工艺技术的开发上,采用193浸式(193i)光刻技术需要进行四重曝光,这意味着需要多次更换掩膜版,使得在多重对准方面面临极大的挑战,良品率难以提高、量产难度增大。
为解决这一问题,极紫外(EUV)光刻技术适时而生。因其波长短(13.5nm)、分辨率高,能够实现更好的保真度,且只需进行单次图形曝光,减少了掩模版数目,促成了更高的成品率,因此成为应用于10nm以下,比DUV多重曝光技术成本更低的一种光刻技术。
然而,当工艺推进至5nm节点时,即使采用EUV技术,也需要进行双重曝光,这样才能够获得更为紧密的图案间距。
但是,有关对齐的问题也再次困扰行业。
另外需要注意的是,根据摩尔定律,芯片集成的晶体管数目与日俱增,尽管对工艺的要求越来越高,但行业始终面临着相当大的瓶颈——即分辨率的提高,而现实是更小波长的光刻机难于制造。
因此考虑到在最先进的工艺下单掩膜 EUV 分辨率面临的挑战以及双重曝光 (DP) 光刻-蚀刻-光刻-蚀刻 (LELE) 工艺固有的对齐问题,自对齐多重曝光工艺发展为行业趋势。
(SALELE 自对齐过程:(a) 将 LE2 与 LE1 对齐。(b) 最终制造的形状。)
现下,最常见的自对齐多重曝光技术被称为自对齐双重曝光 (SADP),同时SADP 中所用的技术也可轻松沿用至自对齐四重曝光 (SAQP)。
但问题又来了:在使用掩膜印制电介质阻挡的过程中,通常缩小至小于新工艺的间距会增加工艺变异,从而增加对阻挡的可印制性约束。因此,必须优化阻挡形状的放置,然而通过添加冗余金属的技术则必须要考虑增加的电容问题。
所以自对齐光刻-蚀刻-光刻-蚀刻(SALELE )工艺出现了,其不添加任何冗余金属,意味着没有额外的电容,可以说,该技术结合了自对齐多重曝光和 LELE 工艺多个方面。
如今,自对齐多重曝光工艺已成为最先进工艺的必要条件,可避免与 DP/TP/QP LE n 工艺相关的未对齐问题,并提高了图形保真度;而这其中,IMEC 和 Mentor共同创建、优化、设计和支持的可用于生产的SALELE 工艺,则具备一些更有前景的优势。
具体的工作原理是什么呢?如果您想进一步了解SADP、SAQP 和 SALELE的相关机制,
关键字:5nm
引用地址:
既省钱又省时!5nm及以下节点的多重曝光工艺有这些
推荐阅读最新更新时间:2024-11-13 09:16
台积电美国工厂主要设施已建成:将为苹果代工5nm芯片
2020年,台积电宣布斥资120亿美元在美国亚利桑那州建一座5nm芯片厂(Fab 21)。 今年7月,台积电美国亚利桑那州Fab 21工厂举行了上梁典礼。 据媒体报道,美国当地州府官员透露,该工厂的主要建设工作已经完成。实际上,早先上梁典礼的举办就意味着工厂的基础设施差不多完工,后面就是要安装设备、调试了。 按照台积电的规划,该工厂2024年量产,所以还有两年的时间来完成后续扫尾工作,包括小试产、大试产等。 外界认为,台积电的这家5nm工厂将就近为头号客户苹果生产相关芯片,包括但不限于A系列、M系列处理器等。 不过台积电在美国建5nm芯片厂的做法也不是没有代价,那就是成本太高,此前已经退休的台积电创始
[半导体设计/制造]
投资800亿 台积电在美首座5nm晶圆厂即将启动
作为全球半导体技术最先进的国家,美国本土最新工艺还是14nm,已经落后于台积电了。今年5月份台积电宣布在美国建设5nm晶圆厂,总投资120亿美元,现在已经开始启动招聘了。 台积电在美国建厂的传闻已久,然而之前官方的态度都是模棱两可,直到今年5月15日,美国发布对华为第三轮禁令之前,台积电才宣布在美国建厂,将在美国亚利桑那州兴建和营运一座生产5nm半导体芯片的先进晶圆厂。 这个5nm新厂规划月产能2万片,2021年动工,2024年左右量产。 美国工厂的总投资120亿美元(约800亿元),预计将带来超过1600个高科技专业工作机会,并间接制造上千个半导体行业工作机会。 虽然明年才会动工,不过台积电已经开始准备招人了,官
[半导体设计/制造]
Socionext 下一代汽车定制芯片将采用台积电5nm工艺
SoC 设计与应用技术领导厂商Socionext Inc.(以下“Socionext”)宣布,公司将采用台积电最新5nm制程工艺(N5P)用于下一代汽车定制芯片业务。Socionext汽车定制芯片解决方案主要针对高级辅助驾驶系统(ADAS)和自动驾驶(AD)应用,合作计划于2022年进行风险试产。 N5P工艺是台积电5nm工艺系列技术之一,是目前业内最先进的工艺技术。随着产能的不断攀升,N5P的缺陷密度降低速度比上一代产品更快。N5P是N5的优化版,与先前的N7技术相比,性能提升20%,功耗降低40%,逻辑密度可提高80%。此外,N5P还得到了业界最全面的设计生态系统的支持。 Socionext执行副总裁兼汽车与工业部负责
[汽车电子]
高通全新5nm 的5G芯片:骁龙780G发布
3月25日上午消息,高通宣布推出新一代5G芯片,骁龙780G 5G移动平台(SM7350-AB)。 据悉,其采用三星5nm LPE工艺打造,内建两颗Kryo 670 Gold大核(基于ARM Cortex-A78),主频2.4GHz,六颗Kryo 670 Silver小核(Cortex-A55),主频1.8GHz。 其它单元方面,GPU为Cotex-A55,ISP为Spectra 570,DSP单元为Hexagon 770,支持LPDDR4-4200内存,集成X53 5G基带-射频模块等。 功能特性上,骁龙780G支持三镜头(长焦、广角和超广角)同时拍摄,4K HDR10+视频录制等。AI定点运算性能为12TOP
[手机便携]
5G基带芯片工艺节点要进入5nm!上海发布了5G产业三年计划
9月26日,上海正式发布了《上海5G产业发展和应用创新三年行动计划(2019-2021年)》(下称:《行动计划》),力争到2021年将上海打造成全球知名的5G产业发展高地和应用创新策源地。 《行动计划》明确指出,上海将发挥5G研发集聚、网络先行、场景丰富、人才汇聚等优势,做强强项、补齐短板,带动5G全产业链融合发展,建设和培育一批影响面广、带动效果显著的应用示范基地和重点应用项目。具体来说,要实现三大目标: 产业规模大幅提升。到2021年,全市5G产业实现“三个千亿”的目标,即5G制造业、软件和信息服务业、应用产业规模均达到1000亿元。全市5G产业链企业数量超过300家,5G龙头企业进入全国电子百强5家以上,百亿元规模企业8家以
[手机便携]
恩智浦将推出5nm车用SoC处理器
恩智浦日前宣布,将采用台积电N5P工艺,这是台积电5nm技术的增强版本,与7nm相比,其速度提高了约20%,功耗降低了约40%。 两家公司预计在2021年向恩智浦主要客户交付首批5nm器件样品。 恩智浦5nm SoC系列产品将解决互联驾驶舱,高性能域控制器,自动驾驶,高级网络,混合推进控制和集成底盘管理等问题。 恩智浦的5nm S32架构SoC可提供更高的可扩展性和通用软件环境,从而进一步简化并实现未来汽车复杂软件环境所需的处理性能。
[汽车电子]
张忠谋:台积电5nm建厂延续摩尔定律
台积电日前于南科举行其晶圆十八厂5nm动土仪式。 台积电董事长张忠谋表示,台积电5nm晶圆厂得以动工,此举象征台积电持续支持摩尔定律的承诺,以及深耕台湾的决心,更象征台积电进入下一个里程碑。 张忠谋指出,此次5nm的建厂对台积电来讲代表三层意义,第一层意义是台积电技术持续往前推动的承诺;第二层意义是台积电对未来成长目标的承诺,目前5nm的资本投资约5,000亿新台币左右,要把这5,000亿的投入赚回, 初估须五年赚回1.5兆亿的营收,对此张忠谋深具信心并表示,台积电未来的五年营收预计会有5~10%(以美元计算)的快速成长。 台积电预计5nm会在2020年进入量产,届时台积电将会是第一个5nm的生产者。 未来不仅是5nm建在南科,随
[半导体设计/制造]
苹果下一代自研Mac处理器或采用台积电第二代5nm工艺
据国外媒体报道,苹果首款基于 Arm 架构的 Mac 芯片 M1,已经推出,也一并推出了搭载 M1 芯片的 MacBook Air、13 英寸 MacBook Pro 和 Mac mini。 苹果首款自研 Mac 芯片 M1,是在 11 月 11 日凌晨的发布会上推出的,采用 5nm 工艺打造,集成 160 亿个晶体管,配备 8 核中央处理器、8 核图形处理器和 16 核架构的神经网络引擎,苹果方面表示其 CPU、GPU、机器学习的性能及能效,较目前的产品均有明显提升。 在首款自研 Mac 芯片顺利推出,MacBook Pro 等硬件产品搭载的情况下,致力于 Mac 产品线在两年内全部转向自研芯片的苹果,预计也在
[手机便携]