1 总体设计
励磁装置的电量采集除发电机定子机端电压、电流外,励磁电压、励磁电流及母线电压也需一并考虑在一起,共九路模拟量。为了提高可靠性,还需加上第二组仪表PT时,则要采集的模拟通道数将增加为12路。因此需要从采样精度、速度及经济成本等多个方面权衡,选择合适的采样方式和采样频率,并注意强弱电的隔离和电磁干扰,从而确定最终的软、硬件设计和元器件选择。参考文献[4]中详细地分析了影响软件同步采样精度和硬件同步采样精度的因素及改进措施。本系统采样模块利用硬件同步采样方式,并通过硬件锁相环同步环节直接控制采样保持电路来获得更高的同步精度。为了使采样信号f *(t)能反映被采样的模拟信号f(t), 采样频率必须满足采样定理,即采样频率fs必须大于模拟量所含最高次有效谐波频率fmax的两倍。实际采样时一般使fs≥10fmax, 以保证采样信号能够准确地代表被采样的模拟信号。采样频率过高时,会增加处理器的负担,影响实时性。本系统设计时初步定为40点,即采样频率为2kHz左右。
图1 交流采样模块硬件结构框图
2 采样系统的硬件设计
交流采样模块的硬件结构如图1所示,它包括隔离变换电路、通道选择电路、限幅电路、同步方波变换电路、模/数转换及控制电路等。
隔离变换电路中利用带有磁补偿的霍尔传感器将相关PT、CT送来的电压、电流信号转换为同波形A/D通道允许的弱电电压信号。通道选择电路利用两片2选1模拟多路选择器MC14053B,通过不同的编址选出不同的A、B两组,同时采样六通道模拟量。这两部分电路比较简单,不予详述。
2.1 限幅电路
图2 双向限幅电路
2.2 同步方波变换电路及频率采样
为了保证励磁装置采样的精度,必须使采样频率具有快速的自适应能力,同步跟踪机端电量的频率变化。 如图3 所示,所设计的同步方波变换电路由迟滞电压比较电路、高速光耦、锁相倍频电路和脉冲整形电路组成。其中,由U1A (LM339的1/4)和Q1 (9012) 组成的迟滞比较电路将正弦波输入信号变为0~5V的同频率方波信号,同时利用迟滞电压特性消除输入信号在过零点可能出现的抖动现象。高速光耦6N137把模拟部分和数字部分电路隔离开,同时进一步隔离了强弱电之间的电气连接。锁相倍频电路由锁相环电路U2(CD4046)和十进制分频电路CD4017组成,按每周波采样40点计算,两片CD4017完成40分频。由于锁相环的相位负反馈作用,当锁相环锁定时(D5为锁定指示灯),U6_7 的输出信号与U2_14的输入信号同步,也即与正弦输入信号同步,此时U2_4的输出信号频率为正弦信号频率的40倍,并且跟随其同步变化。
U6_7输出的同步信号经分压后,被送入TMS320F2812的捕获模块CAP1,用于频率的测量,以满足励磁控制中后续的电力系统稳定器(PSS)和V/F限制的需要。U2_4输出的同步倍频信号经CD4528脉宽整形后得到合适的脉冲信号,作为A/D采样保持的触发信号。本采样模块通过硬件锁相同步,避免了软件同步中的中断响应时间不确定性,可以获得更高的同步精度。如果需要改变每周波采样的点数,仅需改变CD4017引脚复位的连线即可。
图3 同步方波变换及锁相环倍频电路
2.3 模/数转换及控制电路
TMS320F2812芯片上有一个12位、转换频率为25MHz的A/D转换器,其前端为两个8选1的多路切换器和两路同时采样/保持器,在要求不很高时完全可利用其构成同步顺序采样电路,或者增加外部采样保持器后构成同步采样。考虑到发电机励磁控制装置电量检测的重要性和其对电量采集精度、速度的较高要求,本系统采样模块中选用了外置的六通道16位模/数转换器ADS8364。其内部包括六个高速采样-保持放大器、六个高速ADC、一个参考电压源及三个参考电压缓冲器,可以提供250kSPS的同步采样率,还可提供具有超低功耗(69mW/每通道)的所有六个输入通道的转换,这样使得所有通道的单位成本均较低[5]。并且六个通道的数据输出接口电压介于2.7V到5.5V之间,便于与DSP直接接口,省去了中间的电平转换。六个完全独立的ADC可大大提高硬件整体的并行处理速度, 在 50kHz输入信号下仍可保证大于80dB的卓越共模抑制能力,特别适合于诸如发动机控制及能量转换等高干扰环境中。图4所示为模/数转换及控制电路,ADS8364的每通道的差分输入V+IN都需经比例运算放大器和电平自举电路将双极性交流信号转换为0~5V的信号。A/D转换器的最大时钟频率为5MHz,由TMS320F2812的PWM1口提供,ADD和BYTE位设为低电平,IOPF0控制ADS8364的复位启动,三对(六通道)采样保持触发信号来源于同步倍频的输出信号HOLD,每对通道转换完毕后由EOC向XINT1发出外部中断请求,TMS320F2812响应中断请求后,通过地址线选通对应通道,将转换所得数据由数据线读入。
图4 模/数转换及控制电路
图5 同步采样软件主程序流程图
本采样系统的软件结构较为复杂,涉及的算法也较多,为了便于调试和维护,软件设计遵循模块化、自顶向下、逐步细化的编程思想。软件采用C语言和汇编语言混合编程,主要软件可划分为主程序、采样中断服务子程序、频率捕获中断服务子程序三大模块。图5所示是主程序流程图,软件的工作过程是:系统上电复位后,首先按照所选定的模式(调试时为Jump to H0 SRAM模式,实际应用时为Jump to Flash模式)自举加载程序,跳转到主程序入口;然后进行相关变量、数据缓冲区、控制寄存器、状态寄存器的初始化;调用事件管理器EV初始化程序,设定PWM1的周期(5MHz)、占空比,捕获单元CAP1时基T2的输入时钟分频数、周期,并启动T1、T2;初始化外设扩展中断PIE,使能所用到的外部中断XINT1和捕获中断,清中断标志位,开全局中断;而后复位并初始化外部的ADS8364,等待外部中断,在中断服务子程序中将A/D转换后所得数据读入所分配的数据缓冲区,待周波采样完毕后,根据原通道采样物理量(交流、直流)调用不同的数字滤波程序,对数据处理后,调用各计算子程序,计算所需的有效值、有功功率、无功功率、功率因数、平均值。采样中断子程序和频率捕获中断服务子程序的流程图如图6所示,其中频率捕获中断的时基精度为0.43μs。TMS320F2812为定点DSP,为了提高运算的精度和速度,软件设计中充分利用TI 公司提供的IQmath Library 以实现浮点运算与定点程序代码的无缝接口,简化了程序的开发,并大大提高了程序运行的实时性[6]。
(a) A/D转换中断服务子程序流程图
(b) 频率捕获中断服务子程序流程图
图6
上一篇:DSP软件向桌面和嵌入式系统挑战
下一篇:基于FPGA的并行DSP芯片实时图像编码平台
推荐阅读最新更新时间:2024-05-02 20:41