基于FPGA+DSP的雷达高速数据采集系统的实现

发布者:浊酒最新更新时间:2011-03-25 来源: 电子技术应用关键字:雷达高速数据采集  xilinx 手机看文章 扫描二维码
随时随地手机看文章
    0 引言

  随着雷达数据处理技术的快速发展,需要高速采集雷达回波信号。然而激光雷达的发射波及回波信号经光电器件转换后,形成的电信号脉宽窄,幅度低,而且背景噪声大,如采用低速的数据采集系统进行采集,存在数据精度不高等问题。同时,为避免数据传输不及时,发生数据丢失,影响系统的可靠性和实时性,需设计开发高速数据采集系统。

  设计中针对前端输出约-25~25 mV,带宽为20 MHz的信号,采用高带宽,低噪声,高数据传输率,高分辨率数模转换芯片AD9235;利用XC2V250内部的大小为6 KB的异步FIFO实现AD9235转换器与TMS320C6201间的高速数据传输。采集系统的采样率为30 MHz,分辨率为12位,内部异步缓存FIFO为6 KB,满足高速数据采集要求。

  1 系统设计

  如果A/D直接与DSP的外部存储接口EMIF连接,会使DSP的负荷过重,另一方面DSP还需扩展外设,与采样输入共用一条外部总线,进行外部设备的读写,不允许数据采集始终占用外部总线。如果不能及时接收数据,上次存储的数据会被覆盖,造成数据丢失。异步FIFO能实现不同时钟域的数据传输,可将它作为A/D转换器和EMIF之间的桥梁,每写入一块数据,便通知EMIF从FIFO取走数据。基于以上分析,图1为高速数据采集系统结构框图。

图1 高速数据采集系统结构框图

  FPGA内部DCM为A/D转换器和DSP提供采样时钟和外部振荡源,A/D转换器与DSP工作在不同时钟,在FPGA内部生成一个异步FIFO作为数据传输缓存。A/D转换器把采样值写入FIFO,FIFO写使能WR_EN一直有效,系统上电后,A/D转换器一直处于工作状态,每写入一块数据便向DSP发出中断信号,在中断中读取FIFO中的数据。FIFO输入数据宽度12位,输出数据宽度为24位,FIFO读时钟高于写时钟,DSP读取数据比A/D向FIFO写数据快,而且DSP内部数据处理时间较快,可保证系统高速实时采集。

  2 A/D转换电路

  A/D转换电路是整个系统的重要组成部分。对前端输出约-25~25 mV,带宽为20 MHz的射频信号数字化,设计采用模数转换器芯片AD9235,最大采样率40 Mb/s,12 bit数据输出,信噪比RSN=70 dB。AD9235是差分输入,单端信号输入需要A/D驱动芯片,选用低失真差分A/D驱动芯片AD8138,图2为A/D转换电路,AD9235模拟输入设置在2VPP,参考电压VREF采用内部1 V参考电压,同时还作为驱动芯片AD8138的共模电压。利用AD8138对输入信号进行放大,放大倍数RF/RG=2.49 kΩ/820 Ω≈3。因此,经过AD8138单端差分转换及放大输入信号范围为25~175 mV。

图2 A/D转换电路

  3 FPGA接口设计

  3.1 时钟设计

  采用30 MHz外部晶振作为整个系统的时钟源,利用XCV250内部的时钟管理器DCM,分别为AD9235、异步FIFO、TMS320C6201提供时钟源。  DCM输出CLK0的30 MHz时钟作为AD9235采样时钟和异步FIFO的写周期WR_CLK。

  利用DCM数字频率合成器输出CLKFX作为TMS320C6201的时钟源。公式:DCM输出CLKFX的频率=输入时钟CLKIN的频率×(M/D),取M/D=5/3。这样DCM为TMS320C6201提供50 MHz时钟,经过4倍频,DSP系统时钟为200 MHz,外部存储EMIF时钟CLKOUT1为200 MHz。设置CE0空间控制寄存器的参数,使FIFO读时序SETUP、HOLD等于一个CLKOUT1周期,STROPE等于两个CLKOUT1周期,读时序如图3所示,读第一个数时,EMIF会自动维护最小2个时钟周期的建立时间,后续数据读取,建立时间为1个时钟周期。FIFO读时钟周期约为50 MHz,比A/D向FIFO写数据时间快,保证系统实时采集。

图3 读FIFO数据时序

  3.2 异步FIFO接口时序

  AD9235与FPGA接口设计应仔细考虑ADC转换时钟、FIFO写时钟及所选中间逻辑器件的时序和延时特性,以保证正确地设置采样时钟。AD-9235的采样数据在延时7个采样周期后出现在数据线上,图4为A/D与FIFO接口时序。

图4 A/D与FIFO接口时序

  读FIFO操作,利用EMIF外部存储器的控制信号,包含有:输出使能位和读使能以及外部空间片选信号。读写时序如图3,输出使能和外部空间片选信号低时,异步FIFO读使能RD_EN有效,当读使能位为低时,待读出的数据进行初始化,随后会跳变为高电平,异步RD_CLK端产生上升沿,此时异步FIFO中数据被读出。图1中的HALF_FULL位直接与TMS320C6201外部存储区域中断EXT-INT5触发连接,当FIFO缓存达到半满时,上升沿触发DSP外部中断,DSP启动DMA(直接数据存储)以突发方式读取FIFO数据,在时钟CLOCKOUT1下读取FIFO存储数据。EMIF与FIFO的读逻辑关系为;。

  图5为异步FIFO仿真图,输入数据宽度12位,输出数据宽度为24位。读时钟为50置MHz,写时钟为30 MHz。

和读使能以及外部空间片选信号。读写时序如图3,输出使能和外部空间片选信号低时,异步FIFO读使能RD_EN有效,当读使能位为低时,待读出的数据进行初始化,随后会跳变为高电平,异步RD_CLK端产生上升沿,此时异步FIFO中数据被读出。图1中的HALF_FULL位直接与TMS320C6201外部存储区域中断EXT-INT5触发连接,当FIFO缓存达到半满时,上升沿触发DSP外部中断,DSP启动DMA(直接数据存储)以突发方式读取FIFO数据,在时钟CLOCKOUT1下读取FIFO存储数据。EMIF与FIFO的读逻辑关系为

  图5为异步FIFO仿真图,输入数据宽度12位,输出数据宽度为24位。读时钟为50置MHz,写时钟为30 MHz。

图5 异步FIFO仿真图

  4 设计应注意问题

  若用异步FIFO中的FULL信号作为中断源,满信号位FULL有效,触发DMA开始传输,在满信号和DMA传输之间,A/D采集时钟仍然驱动A/D转换器,会覆盖之前存储的采集数据,造成数据丢失;若采用HALF-FULL信号作信号标志位,半满时候,开始DMA传输,不用中断数据采集,由于A/D写入速度低于EMIF读出速度,也不会造成数据覆盖。

  FPGA内部的异步FIFO数据总线与TMS320C6201的数据总线相连,应注意数据采集与TMS320C6201访问外设间的总线冲突。应保证没有长时间占用数据总线的外部设备,否则造成采集数据丢失。

  5 结论

  针对雷达的回波信号,设计基于FPGA与DSP的高速数据采集系统,介绍了雷达前端信号A/D外围转换电路,利用DCM和异步FIFO实现ADC与高速DSP间的数据缓冲,以保证采集数据的有效传输。系统采样率为30 MHz,采样精度为12位,异步存储缓冲FIFO大小为6 kbits,能较好地满足高速采集要求。FIFO与DSP采用24位数据接口,读取FIFO采用DMA数据传输,较充分利用DSP资源,提高了系统实时处理的能力。

关键字:雷达高速数据采集  xilinx 引用地址:基于FPGA+DSP的雷达高速数据采集系统的实现

上一篇:超声诊断仪动态滤波器中FPGA技术的原理分析及应用
下一篇:基于BIST的编译码器IP核测试

推荐阅读最新更新时间:2024-05-02 21:18

赛灵思隆重发布嵌入式FPGA程序员双认证项目
赛灵思 “ 计算机程序员双认证 ” (嵌入式 FPGA 方向)正式启动。双认证指的是参与培训并通过鉴定的学员, 将可以获得上海市职业技能鉴定中心及美国赛灵思公司分别颁发 “ 《计算机程序设计员 ( 嵌入式应用 -FPGA) (三级)》国家职业资格证书 ” 及 “XILINX FPGA 助理工程师认证证书 ” 。
[嵌入式]
赛灵思推出符合PCI- E 3.0标准的集成模块
赛灵思公司(Xilinx, Inc.)宣布推出针对采用Virtex®-7 FPGA 集成模块设计的全新解决方案, 该集成模块可支持PCI Express (简称PCI-E) 3.0 x8标准和 DDR3 外部存储器,能为开发人员提供立即启动基于PCI-E 3.0的设计所需的全部构建模块。赛灵思符合PCI-E 3.0 标准的集成模块结合中速级别(mid-speed grade)器件对 1866 Mb/s 高速存储器接口的支持,能让客户针对系统带宽要求更高的通信、存储、服务器等应用,设计出各种符合需求的系统。 相对于同类竞争存储器解决方案,赛灵思的这款集成模块解决方案把性能提升了 40%,可为中速级别器件带来最高的存储器数据速率,同
[嵌入式]
<font color='red'>赛灵思</font>推出符合PCI- E 3.0标准的集成模块
Xilinx推出T1电信加速器卡,让5G虚拟化基础设更高效
自适应和智能计算的全球领先企业赛灵思公司(Xilinx, Inc.,(NASDAQ: XLNX))今天宣布,面向 5G 网络中的 O-RAN 分布式单元( O-DU )和虚拟基带单元( vBBU )推出 T1 电信加速器卡。该加速卡采用经现场验证的赛灵思芯片以及正在 5G 网络中广泛部署的 IP 开发而成,是行业唯一一款既能运行 O-RAN 前传协议,又能提供 L1 卸载功能的多功能 PCIe 尺寸规格的“二合一”板卡。凭借自身先进的卸载功能,T1 卡大幅减少了之前系统所需的 CPU 核数量。与其它竞争方案相比,T1 卡不仅可以降低系统总功耗和成本,同时还支持 O-DU 提供更好的 5G 性能与服务。 图:赛灵思推出 T1 电
[嵌入式]
<font color='red'>Xilinx</font>推出T1电信加速器卡,让5G虚拟化基础设更高效
赛灵思高管详解FPGA如何加速本土自主创新
2009年5月20日-21日,第十二届中国北京国际科技产业博览会“中国高新企业发展国际论坛”在北京召开。 图为赛灵思亚洲副总裁杨飞。   杨飞:各位领导、各位来宾早上好,我很高兴今天代表赛灵思公司,在这里向大家介绍“可编程逻辑技术如何实现中国创新”。   过去30年的经济发展,很大程度上得益于我们IT行业的发展,这里面核心的技术是半导体的硬件和软件。在今年美国国家发明家名人堂里面有几位得奖的嘉宾,一位是半导体的发言人,一位是摩尔定律的发明者,一位是FPGA发明人。也就是说半导体的发展对经济的发展和自主创新起了关键的作用。   我国在“十一五”规划里面提出了很多规划的要求,其中一个重点是自主创新。这里面怎么样从中
[嵌入式]
赛灵思拚机器学习、FPGA获百度采用,本季营收优
全球可编程逻辑解决方案领导厂商赛灵思(Xilinx Inc.) 于美国股市26日盘后公布2018会计年度第1季(截至2017年7月1日为止)财报:营收年增7%(季增1%)至6.15亿美元、连续第7个季度呈现增长;毛利率为68.8%;每股稀释盈余年增3%(季增11%)至0.63美元。 美联社报导,根据Zacks Investment Research的调查,分析师原先预期赛灵思2018会计年度第1季营收、本业每股盈余分别为6.156亿美元、0.60美元。 展望本季,赛灵思预估营收将介于6.05-6.35亿美元(中间值为6.2亿美元)、毛利率预估约69-71%。 根据Zacks的调查,分析师原先预期赛灵思本季营收将达6.121亿美元。
[半导体设计/制造]
498亿美元重金砸下 AMD宣布完成对赛灵思的收购
AMD昨晚宣布完成了对赛灵思的收购,前赛灵思董事会成员Jon Olson和Elizabeth Vanderslice已加入AMD董事会。 AMD 于 2020 年 10 月 27 日宣布有意以全股票交易方式收购赛灵思。官方并未透露具体数字,但据路透社报道称,此次收购大约 498 亿美元(约 3177.24 亿元人民币)。 从今日起,完成对 FPGA 龙头赛灵思的并购后,AMD 正式成为集「GPU 老二」、「FPGA 老大」标签于一身的芯片巨头。 AMD 预计此项收购将在第一年增加非 GAAP 利润率、非 GAAP 每股收益和自由现金流。 AMD 总裁兼首席执行官苏姿丰博士(Dr. Lisa Su)表示:“对赛灵思的收
[半导体设计/制造]
498亿美元重金砸下 AMD宣布完成对<font color='red'>赛灵思</font>的收购
Xilinx宣布CCIX联盟成员增长3倍并推出相关规范
2016年10月18日,北京 All Programmable 技术和器件的全球领先企业赛灵思公司(Xilinx, Inc. (NASDAQ:XLNX))宣布,CCIX 联盟成员数量已经迅速增至原来的三倍,且发布了联盟成员相关规范。作为CCIX 联盟创始成员,AMD、ARM、华为、IBM、迈络思(Mellanox)、高通和赛灵思对新成员的加入表示了热烈的欢迎。 CCIX允许基于不同指令集架构的处理器将缓存一致性延伸到加速器、互联和I/O领域。这些功能强大的加速器,成为处理器系统中的关键组件。CCIX技术的出现,为系统设计者提供了从多个厂商选择异构组件最佳组合的灵活性,从而支持其满足各自特定系统的需求。 通过密切的协作,成员
[半导体设计/制造]
通过PCI EXPRESS兼容性测试 - 赛灵思VIRTEX-5 成为全球首个通过所有v1.1标准测试的FPGA
经验证的解决方案使用户可快速采用业界速度最快的、内建低功耗 PCI Express 端点模块和串行收发器的 65nm FPGA 2007年1月11日,北京 – 全球领先的可编程逻辑解决方案提供商赛灵思公司 ( Xilinx, Inc. (NASDAQ: XLNX)) 今天宣布其 Virtex-5 LXT FPGA 通过了最新的 PCI Express 端点 v1.1 基本标准兼容性测试认证大会 ( Compliance Workshop )组织 的测试 , 并且已经进入 PCI-SIG 集成商列表 。这也是负责 PCI Express 兼容性的 PCI-SIG 组织
[焦点新闻]
小广播
最新嵌入式文章
何立民专栏 单片机及嵌入式宝典

北京航空航天大学教授,20余年来致力于单片机与嵌入式系统推广工作。

换一换 更多 相关热搜器件
电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2024 EEWORLD.com.cn, Inc. All rights reserved