超声诊断仪动态滤波器中FPGA技术的原理分析及应用

发布者:HeavenlyJoy444最新更新时间:2011-03-25 来源: 电子技术应用关键字:超声诊断仪  Altera 手机看文章 扫描二维码
随时随地手机看文章
    引言

  超声成像是当今医学影像诊断的主要成像方法之一,它以超声波与生物之间的相互作用作为成像基础,具有对人体无伤害、无电离辐射、使用方便、适用范围广、设备价格低等优点。为了让超声图像能够更加清晰,现代超声诊断仪对超声信号进行动态滤波。动态滤波包含模拟动态滤波和数字动态滤波。模拟动态滤波器要改变器件的参数,从而达到改变通频带中心频率的效果,方法简易,效果很好。同时,控制信号是来自FPGA输送出的数字信号,经D/A转换所得,采用FPGA实现控制信号,实现了很高的精度,达到了预想的效果。

  选用CycloneⅢ EP3C16Q240C8在FPGA内实现数字电路,工作频率高,同时各个模块并行工作,能够很好的解决系统时序上的问题。

  动态滤波器原理

  大量的研究和试验表明,人体组织对超声的衰减不仅与被探测介质的深度有关,还与超声波的频率有关。随着频率的升高,介质对超声能量的衰减系数增大。当所发射超声波具有较宽的频带时,接收回波中的频率成分必然与距离有关。在近场,回波频率成分主要集中在频带的高端,随着探测深度的增加,回波信号频谱地中心频率逐渐向频带的低端频移(如图1)。

图1 超声回波频谱随深度变化曲线

  中心频率的下移将使横向分辨力恶化,这是因为发射的超声脉冲向深度传播时,其波长将增大,而孔径大小不变。动态滤波的设计思想就是根据上述因素得出的。包含两方面含义:一方面均衡色散,也就是用均衡器或者一种逆滤波器来补偿深度及浅部,以期得到相同的观测频率和分辩力;另一方面,从匹配滤波器的思想可知,当信号的频谱与接收机选择性相吻合时,可得到最佳信噪比。动态滤波器就是用来自动选择以上具有诊断价值的频率分量,并滤除体表部分以低频为主的强回波信号和深部以高频为主的干扰的一个频率选择器。

  实践表明,使用动态滤波器后,设备在深度的SNR及图像可视性得到改善;而在浅部,可以保持高的观测频率,使分辩力及图像细微度得到改善,最终使图像总体质量得到提升,增加了仪器的实用性。

  组成与模块实现

  整体框架

  动态滤波器由FPGA内部实现的数据模块和控制模块、D/A转换电路、滤波电路组成。采用离线计算的方式计算出控制信号的数据,从而做成FPGA内部的数据模块;经由控制模块,将数字控制信号输出;输出的数字控制信号由D/A转换电路,形成模拟控制信号;模拟控制信号接入到滤波电路的控制端口,实现对滤波电路参数的控制,达到动态改变滤波电路中心频率的目的,从而完成动态滤波。

  滤波电路

  滤波器电路采用并联谐振电路,并联谐振电路在中心频率处,具有信号幅值最大的输出比。同时并联谐振电路具有很小的功率损耗,广泛用于带通滤波。我们采用电感加电容的并联谐振,电感采用精度较高的铁氧体线圈,电容采用能改变极间电容的变容二极管(SVC321)。并联谐振电路如图2。

图2 并联谐振电路

  并联谐振电路的通频带中心频率的计算公式:(当品质因数Q很大时)。变容二极管随着反向电压增加,其极间电容逐渐变小,在反向电压的作用下,本电路采用的变容二极管电容可以在15pF~470pF之间变化,随着二极管极间电容的改变,谐振电路的中心频率也跟着发生变化,本电路中心频率的变化范围在2.4M~13.9M之间,满足超声波信号频率在3.5M左右变化的要求。变容二极管SVC321极间电容随反向电压变化的变化曲线如图3。

图3 变容二极管电容值随反压变化曲线

  D/A变换器

  D/A变换器负责将FPGA数字信号转换为控制变容二极管的模拟电压信号,D/A芯片型号为DAC0800,电流输出型。D/A输出信号电流经运放转换为电压,采用运放可以方便的对控制信号进行进一步的控制。具体电路如图4。

图4 变容二极管控制信号形成电路

  FPGA控制模块

  1数据模块

  FGPA的控制信号是根据变容二极管所需反向电压精确设计的,设计步骤如下:

  1.查阅身体随频率和深度的衰减率,分析出每个超声信号采样点位置的中心频率F(128个点);

  2..根据每个中心频率计算出变容二极管的电容值,

  3.根据求出的C,查变容二极管C/V变换图,找到对应的电压V,即为二极管的反向控制电压(DF输出),(VY为运放的输出);

  4.计算出V,从而推算出VY,故D/A的输出电流,(单位为毫安);

  5.根据计算出电流大小I对照DAC0800的datasheet中的电流大小与数字数据的转换对照表,查出对应的数字数据。

  以此类推,计算出128个点上的数字数据,在FPGA内做成ROM,提供给控制模块读出。

  2控制信号产生模块

  FPGA的控制模块是根据整个控制的时序,输出数据模块ROM里面的数据,提供给D/A转换电路来控制变容二极管的反相端(N)。

  首先根据选取的深度点的间隔,决定控制模块的时钟频率,即每个数据输出的频率。控制模块读入数据模块的数据,再根据控制时序,输出数字控制信号。控制模块接口如表1。

表1 控制模块接口

  系统功能验证

  完成了系统的设计后,我们进行在线系统功能验证,验证滤波器频率的稳定性。

  以下是验证的步骤:

  1、 控制信号模块输出一个特定的数字D(直接在程序内赋值),输出就是一个特定的数;

  2、 我们先测量电流转成电压的值V’,再测量经运放改变后DF的输出V,即为变容二极管的反向电压;

  3、 然后,根据反向电压查表得到相应的电容值,从而计算出中心频率F’;

  4、 利用信号发生器产生一系列不同频率相同幅值的信号,让其通过并联谐振电路,再使用示波器测量,确定哪个频率段之间的信号通过量最大,即可以确定中心频率在此频带内。再与F’对比,看是否相符。为了尽量的缩短频率段的范围,在确定一个频率段后,再在此频率段内分不同频率测量,以便更精确地确定中心频率。

  经过一系列特定数字信号的验证,可以确信的得到并联谐振电路中心频率的稳定性。现将其中一个特定数字的验证结果如下:

  D=120,测得电压值V’=1.43V,V=2V,计算出中心频率F=3.0MHz结果如表2。

表2 验证结果

  实验得出中心频率在3.0MHz~3.2MHz之间,对比满足要求。

  结束语

  采用FPGA的模拟动态滤波器,在结构上简易,性能上稳定,测试和设计都十分的方便。FPGA的使用,能根据具体要求很方便的改变控制信号,同时实现超声诊断仪中多个模块并行工作,也为以后的更多模拟部分数字化提供了基础。

关键字:超声诊断仪  Altera 引用地址:超声诊断仪动态滤波器中FPGA技术的原理分析及应用

上一篇:基于FPGA+DSP的多串口数据通信的实现
下一篇:基于FPGA+DSP的雷达高速数据采集系统的实现

推荐阅读最新更新时间:2024-05-02 21:18

参加免费的DSP技术研讨会 学习Altera DSP解决方案
Altera将在8月16号至10月30号中国区的9个城市举办免费的2012 DSP技术研讨会。通过以下主题学习面向Altera® FPGA的专用数字信号处理(DSP)设计方法。了解DSP Builder中基于模型的设计流程以及MathWorks的工具怎样帮助您实现高性能浮点DSP,为无线、工业和视频应用提供解决方案。 • 工业 o 了解使用Park和Clarke变换以及比例和积分(PI)控制器的电机控制设计 o 了解Altera FPGA中的定点和浮点实现 o 了解怎样使用Altera FPGA,与使用处理器相比,通过集成和更快的控制环路来提高电机效率。 • 视频 o 提高您的视频处理基础,学习使用Altera的视频设计工作台
[嵌入式]
参加免费的DSP技术研讨会 学习<font color='red'>Altera</font> DSP解决方案
Altera收购TPACK拓展光传输网络解决方案能力力
Altera Corporation(NASDAQ: ALTR)今天宣布,该公司已同意收购 Applied Micro Circuits Corporation(NASDAQ:AMCC)全资子公司 TPACK。TPACK 提供 完整的 基于 FPGA(可编程逻辑阵列)的光传输网络(OTN)产品,销售对象是分组和光网络设备供应商。此次收购将使 Altera 能够加快实施和拓展其光传输网络解决方案路线图,为其2010年成功收购领先的光传输网络IP 供应商 Avalon Microelectronics以来,日益增加的客户设计订单提供支持。将 TPACK 与 Altera 的当前光传输网络开发团队相结合将使 Altera 面向光传输网络设
[网络通信]
Altera与Northwest Logic联合开发RLDRAM 3存储器接口解决方案
2012年11月14号,北京——Altera公司 (NASDAQ: ALTR)与FPGA高性能知识产权(IP)内核领先供应商Northwest Logic今天宣布,开始提供硬件成熟的1,600 Mbps低延时DRAM (RLDRAM®) 3存储器接口解决方案,可用于其高端28 nm Stratix® V FPGA。RLDRAM 3存储器接口结合了Altera的自动校准RLDRAM 3 UniPHY IP以及Northwest Logic的全功能RLDRAM 3控制器内核,显著简化高端网络应用中RLDRAM 3存储器和FPGA之间的接口设计,同时提高存储器吞吐量。联合开发的RLDRAM 3存储器接口解决方案在客户设计中经过硬件验
[嵌入式]
恩智浦的高速转换器与Altera FPGA实现互通
    恩智浦半导体(NXP Semiconductors)近日宣布,其推出的支持JESD204A标准的CGV 系列数据转换器,与Altera公司Stratix IV GX及Arria II GX FPGA系列实现互通,今后还将与Cyclone IV GX FPGA系列实现互通。对设备设计者来说,可编程逻辑器件与高速转换器之间的互通性是关键验收标准之一,因为这种互通可以消除与项目进度相关的风险和成本问题。     恩智浦的新型JESD204A标准转换器适用于蜂窝基站和其他无线通信基础设施设备,以及医疗、仪器仪表和军事/航空航天应用。恩智浦提供ADC及DAC评估板,搭载Altera HSMC接口,可轻松实现与Altera FPG
[嵌入式]
初生牛犊不怕虎,本科生挑战5G算法
5G面临着许多问题,世界各国的顶尖专家都在为此钻研,其中,算法是一个基础性问题,是首要攻克目标。由Altera、西安电子科技大学、友晶科技主办,华为、英特尔、展讯通信赞助的第一届5G算法创新大赛近日公布了进入复赛的团队名单,很惊喜地看到,参赛团队远超预期,涌现了大量高水平参赛作品。这次大赛是5G技术处于初期研发阶段,发挥高校创新源头作用,聚焦在一些5G共识技术,力争突破5G技术算法。 初生牛犊不怕虎 在众多入围团队中就有这么一个来自中国地质大学的本科生团队,出于好奇,近日记者对团队成员李舒燕同学和指导老师王家豪老师进行了电话采访。 能够与众多研究生和博士比赛并获得好的成绩,李舒燕同学表示: 我们
[网络通信]
Altera 精度可调DSP模块赢得2011设计创意奖
    Altera 公司今天宣布,其精度可调数字信号处理( DSP )模块体系结构赢得DesignCon 2011半导体和IC类的设计创意奖。 Altera 的精度可调 DSP 模块体系结构之所以能够得到设计创意奖的认可,源自其FPGA内置的高精度、高性能数字信号处理功能,高效的支持了各种精度级别。 Altera 的28-nm FPGA系列产品实现了这一独特的体系结构,对于 DSP 算法设计人员而言,这帮助他们提高系统性能,降低功耗,减小在体系结构上的限制。在美国加州圣克拉拉会议中心举行的DesignCon 2011大会期间, Altera 出席了这一庆祝典礼,并领取了2011设计创意奖。   为满足业界的高精度信号处理需求,
[嵌入式]
Altera率先交付高性能28-nmFPGA量产芯片
2012年3月7号,北京——Altera公司(Nasdaq: ALTR)今天宣布,开始交付业界第一款高性能28-nm FPGA量产芯片。Stratix® V FPGA是唯一使用TSMC 28HP工艺制造的FPGA,比竞争解决方案高出一个速率等级。Altera高端FPGA的性能优势结合其前沿工艺技术和功能优势,使得Stratix V FPGA能够在各类市场上替代ASIC和ASSP,超越竞争FPGA。Stratix V FPGA系列已经有8个型号开始量产。 Altera于2011年4月开始发售业界第一款高端28-nm FPGA工程样片,在不到一年的时间便推出量产芯片——业界最快的28-nm FPGA产品。Altera仍然是唯一发售具
[嵌入式]
Altera拓展Arria GX系列市场
2008 年 4 月 8 号 , Altera 公司今天宣布, Arria ™ GX FPGA 系列收发器速率达到 3.125 Gbps ,进一步降低了静态功耗,支持更多的串行协议。基于业界认 可 的 Stratix ® II GX 技术, Arria GX FPGA 能够以较低的价格在大批量应用中实现可靠的信号完整性。更高的收发器速率、更多的协议支持以及更低的静态功耗使 Arria GX 系列在通信、广播、计算机、存储和工业市场上有很高的应用价值。 Arria GX 系列收发器的性能和功能进一步提高,可驱动速率 600 Mbps 至 3.125 Gbps 的串行
[新品]
小广播
最新嵌入式文章
何立民专栏 单片机及嵌入式宝典

北京航空航天大学教授,20余年来致力于单片机与嵌入式系统推广工作。

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2024 EEWORLD.com.cn, Inc. All rights reserved