基于AD6644的中频数字处理模块的设计

发布者:沈阳阿荣最新更新时间:2006-10-25 来源: 电子技术应用关键字:软件  无线电  ADC 手机看文章 扫描二维码
随时随地手机看文章

  随着高速A/D转换技术和DSP技术的发展,中频数字处理技术亦得到发展。中频数字处理技术是提高现代通信接收机性能的重要技术之一。作为中频数字处理的核心器件,早期的A/D转换器由于速度和精度的限制,难以满足中频数字接收机高速数字化的要求。本文将以基于软件无线电技术的差分跳频电台中频数字接收机为例,给出一种基于新型ADC器件-AD6644的中频数字处理模块的设计方案。

  1系统总体结构设计


  本方案的中频数字接收系统结构如图1所示。因差分跳频系统是一种异步跳频系统,省去了同步电路,结构得以简化。该系统主要由射频前端、中频预处理和中频数字处理三部分组成。系统主要功能为:工作在短波频段(2~30MHz),对跳频速率为5000跳/s、带宽为2.56MHz的信号进行不低于12bit的采样,以合适的数据率送入DSP,然后由DSP完成各种算法处理。

  射频信号先经过2~30MHz的前置滤波放大电路放大。为了有效抑制组合频率干扰和副波道干扰,本系统的中频预处理部分采用高中频方案3。信号经滤波放大后,再经二次下变频得到5.12MHz的低中频信号。该信号经带通滤波放大电路后,进入A/D采样。为了保证不发生频谱混叠,设计ADC的采样速率为8倍于信号带宽,即20.48MHz。关于二中频选择及采样速率的确定,请参见参考文献3,这里不再赘述。采样后的数据率达到14bit×20.48MHz=286.72Mbit/s,经FIFO缓冲后,送入DSP进行正交变换、FFT、频点识别和解跳、信道译码等处理。下面着重就中频数字处理模块的硬件实现进行详细说明。

  2中频数字处理模块硬件电路设计

  由图1可以看出,中频数字处理模块的主要功能是对5.12MHz中频的带通信号进行A/D转换,将采样数据经缓冲送入DSP进行处理。硬件设计主要包括ADC、FIFO、DSP三种器件的使用以及它们之间的两个接口,下面分别介绍。

  2.1 ADC器件

  ADC的采样率要求20.48MHz。对于2~30MHz的HF信号,在该采样速率下,要求ADC器件的动态范围达到60~90dB。美国AD公司的AD6644是理想的选择。

  AD6644是一种具有14位精度、最高采样率为65MSPS的A/D转换器。主要特性有:多音无杂散动态范围(SFDR)达到100dB,典型SNR为74dB,功率耗散为1.3W,数字采样输出为2的补码格式,并且有数据输出指示信号DRY。

  AD6644片上提供了采样保持电路和基准电位,使其能成为一个完整的A/D转换解决方案。AD6644的转换灵敏度达到134μV,在奈奎斯特带宽上获得了100dB的SFDR,大大增强了当其输入端存在杂散分量时从中检测出有用小信号的能力,这种突破性的改进放宽了多模数字接收机(软件无线电)的性能瓶颈。AD6644内部采用三级子区式转换结构,既保证了精度又降低了功耗。其内部结构框图如图2所示。

  2.1.1 采样电路

  AD6644的采样时钟要求质量高且相位噪声低,如果时钟信号抖动较大,信噪比容易恶化,很难保证14位的精度。为了优化性能,AD6644的采样时钟信号采用差分形式。时钟信号可通过一个变压器或电容交流耦合到ENCODE和ENCODE引脚,这两个引脚在片内被偏置,无需外加偏置电路。为了提高时钟信号的差分输入质量,本设计采用了Motorola公司的低压差分接收芯片MC100LVEL16。整个AD6644的采样电路如图3所示。由于采样电路的性能关系到最后的采样精度,所以在布线时,应保证从晶振到时钟输入脚距离尽量短,采样电路与其它数字电路尽量隔离。在整个采样电路下应大面积辅铜接地,以降低可能受到的电磁干扰,同时也可降低对其它电路的干扰。

  2.1.2 模拟信号输入

  作为新型的高速、大动态范围ADC,AD6644的模拟信号输入也要求差分形式。这样在模拟信号阶段,差分信号可以滤掉偶次谐波分量、共模的干扰信号(如由电源和地引入的噪声),对晶振的反馈信号也有很好的滤波作用,有利于提高AD6644性能。

  AD6644的模拟输入电压在芯片内部被偏置到2.4V,驱动AD6644的模拟信号通过交流耦合送进输入端。AD6644的差分输入阻抗为1kΩ,差分输入电压的峰-峰值为1.1V,所以模拟输入的功率为-2dBm,这大大简化了模拟信号驱动放大电路。充分利用AD6644输入阻抗高的优点,根据变压器阻抗变换和最佳阻抗匹配理论,在实际应用中可采用如图4所示的参考电路,则信号输入端可接匹配阻抗为50Ω、满量程驱动功率约为4.8dBm的模拟信号源。变压器次级的串联电阻起隔离和限流作用。

  2.1.3 应用注意事项

  AD6644的供电电源必须稳定性好,由于电源的高频分量容易产生辐射,所以在靠近AD6644各电源引脚的地方,应放置0.1μF的去耦电容。为了防止高速的数字输出变化将开关电流耦合进模拟电源,AD6644的数字电源和模拟电源应该分开。模拟电源应该在5V±5%的范围内,数字电源应为3.3V,同时尽可能地靠近电源放置0.1~0.01μF的陶瓷电容来进行高频滤波,并联放置10μF的钽电容滤除低频噪声。

  为了很好地接收AD6644的数字输出信号,应尽量减小容性负载。AD6644的数字输出有一个固定的输出转换摆率(1V/ns),一个典型的CMOS门加上布线约有10pF的电容,因此每bit的转换会有10mA(10pF×1V/1ns)的动态电流出入器件,一个满量程的转换动态电流最大可能达140mA(14bit×10mA/bit)。在实际应用中,每条数据输出线上应放置100Ω电阻,目的是要尽量限制这些电流流入接收器件。另外还应注意,额外的容性负载会增加传输时延,要满足数字输出的时延要求,容性负载应限制在10pF以内。

  2.2 FIFO器件

  AD6644输出的数据率高达286.72Mbit/s。如此高的数据率,如果直接用DSP的EMIF接口接收,会使DSP负荷过重。此外,如果存储控制系统不能及时地接收数据,上次的数据会马上被下次的数据更新,造成数据丢失,因此必须采用高速缓存。目前常用的缓存多为FIFO、SRAM及双口RAM等。双口RAM和SRAM存储量较大,但必须配以复杂的地址发生器。对于FIFO芯片,数据顺序进出,且允许数据以不同的速率写入和读出,并且外围电路简单,所以本设计选用TI公司的触发式FIFO SN74ACT7804作为数据缓存。

  SN74ACT7804是一种高速的512×18bit的FIFO器件,存取速度最高可达50MHz,数据访问时间可达15ns。数据在LDCK的上升沿写入,在UNCK的上升沿读出。FIFO的状态可通过状态位:满(/FULL)、空(/EMPTY)、半满(HF)以及近空/近满(AF/AE)获得。SN74ACT7804只能上电复位。

  2.3 DSP器件

  由于ADC的高数据率输出,用DSP进行实时处理会有很大压力。在DSP进行运算之前,必须先进行数字下变频以降低数据率。通过对DSP算法运算量的整体分析,TI公司的TMS320C6201可满足设计需要。作为定点DSP,TMS320C6201主频可达200MHz,处理速度可达1600MIPS,并且它的外部存储器接口(EMIF)支持各种同步和异步存储器,对FIFO有很好的支持。

  2.4 硬件接口设计

  为了保证AD6644的采样输出信号准确、高效地送入DSP,在ADC与DSP之间将两片FIFO并列,构成双FIFO缓冲结构,并以32bit总线宽度连接到DSP的EMIF接口,具体连接如图5所示。通过这种接口设计,在充分利用EMIF的32bit数据线宽度的同时,又巧妙地实现了采样数据的奇偶分离,为DSP的数字滤波和FFT运算提供了方便。

  首先介绍ADC与FIFO的接口。AD6644的14位采样信号输出D130与两个FIFO的数据输入D150相连(FIFO的D15和D14悬空),DRY信号经二分频后,一路连接低16位FIFO1的LDCK引脚,另一路经“非”门反相后连接FIFO2的LDCK引脚, DRY脚输出的是ENCODE信号的同频反向延迟信号。从时序图图6中可以看出,在DRY的上升沿处,采样信号D130准备输出,DRY信号可准确地作为后续FIFO的触发存储时钟信号。经二分频后的DRY信号在上升沿处交替触发FIFO1和FIFO2的写时钟,将奇偶采样信号分别存入不同的FIFO。

  接着介绍FIFO与EMIF的接口。对于读FIFO的操作,这里用到EMIF异步存储器控制信号:输出使能AOE和读使能ARE、CEn是外部空间选择信号。从图中逻辑关系可看出,当AOE与CEn都有效时,OE有效,片选使能两个FIFO。当CEn和ARE同时有效时,UNCK无效,待读出的数据在此时进行初始化,随后ARE会跳变为正电平4,使UNCK产生上升沿,FIFO中数据被读出。图中两个FIFO的半满信号HF经过一个“与”门连接至DSP外部中断引脚EXT_INT,在运行中不断检测HF管脚状态。当两个FIFO皆达到半满时,“与”门输出由低变高,上升沿触发DSP外部中断EXT_INT。DSP启动DMA(直接存储器存取)以突发的方式读取FIFO数据。FIFO1中数据作为低16位,FIFO2中数据作为高16位,合并为32位数据读入DSP内部存储空间。
  有一个问题值得注意,两个FIFO在本次读取完成之前,有可能再次达到半满状态,使得“与”门提前产生上升沿,而当本次读取完成后,“与”门输出已保持为高电平,不会再产生上升沿来触发新的中断,而中断是靠上升沿触发的,所以会导致传输停止。为了解决这个问题,将DSP计时器的TINP0管脚配置为通用I/O口,也与“与”门输出相(接上页)连,用来辅助检测FIFO的半满状态。这样当本次读操作完成时,如果检测TINP0口为“1”,说明FIFO又一次都达到半满,则再次启动DMA进行数据传输。因此,在程序设计进入外部EXT_INT中断服务程序时,首先屏蔽EXT_INT,保证在本次DMA传输中不对中断的任何触发做出响应,然后启动DMA进行本次数据传输,完成本次传输后,发送一个帧传输结束信号到CPU,DMA传输中断。在此DMA中断服务程序中,检测TINP0,如果为高电平,便再次启动DMA传输;否则使能中断EXT_INT,等待“与”门的下一次上升沿触发。这种中断与轮询方式的双重机制保证了数据传输的可靠性。

  3 布线调试经验及结论

  由于本模块涉及模数混合的高速电路设计,所以电路板应严格分为模拟区和数字区,以ADC作为两区的交界。内层地也应相应分为数字地和模拟地,并在ADC附近通过磁珠在一点相连,以消除数字地对模拟地的干扰。ADC的时钟与模拟信号的输入应尽量隔离,晶振放置应尽量远离供电电路。对于FIFO,为了使LDCK、UNCK、HF、RESET等信号正确且波形良好,保证数据的读取不会产生丢失和误读,应减少对这些信号线的干扰,可采取走线适当加粗、加信号包地的措施。在实际调试过程中发现,由于AD6644的DRY信号输出的驱动能力较小,使得FIFO数据有时发生漏读现象。采用门电路进行整形和驱动,漏读现象可得到解决。

  本设计通过少量集成芯片辅以很少的分立元件,实现了中频数字处理模块的功能,并且精度和可靠性都有一定的保证。在ADC与DSP之间通过奇偶数据分离的FIFO缓冲接口,在降低数据率的同时,还能为后续多相滤波等算法提供奇偶分离。经过调试,该接收系统在输入中频为5.12MHz、带宽为2.56MHz的模拟信号时,其采样精度可保证在12位以上,满足了DSP信号处理的要求。

关键字:软件  无线电  ADC 引用地址:基于AD6644的中频数字处理模块的设计

上一篇:基于现场可编程门阵列的数控延时器的设计
下一篇:利用FPGA实现多路话音/数据复接设备

推荐阅读最新更新时间:2024-05-02 20:26

CES新趋势 万物可上网 软件胜硬件
    今年初美国「消费性电子展」(CES)从7日至10日在拉斯维加斯展开。今年展出产品的共同特色就是「网络化」,除了行动装置如智能手机与平板计算机以外,其它如无人机、智能车、智能门锁、眼镜,全都具备网络功能。 佛瑞斯特市场研究机构分析师吉列特说,「不是只有平板计算机、智能手机或者个人计算机可以上网,这次电子展你会看到很多产品都能上网,例如主动提醒驾驶勿超速的汽车、用智能手机控制的门锁」。 主办单位也说,今年CES有全球规模最大的「App盛事」,不但举办黑客松,还有行动应用软件的对决比赛。美国消费性电子协会 (CEA)主席夏皮罗说,「App成为我们日常生活的一部分,不管是手机、计算机、平板、穿戴科技都使用App。CES 举办的App
[手机便携]
STM32:keil的软件逻辑分析仪( logic analyzer)使用
在keil MDK中软件逻辑分析仪很强的功能,可以分析数字信号,模拟化的信号,CPU的总线(UART、IIC等一切有输出的管脚),提供调试函数机制,用于产生自定义的信号,如Sin,三角波、澡声信号等,这些都可以定义。   以keil里自带的stm32的CPU为例,对PWM波形跟踪观测,打开C:\Keil\ARM\Boards\Keil\MCBSTM32\PWM_2目录下的stm32的Dome,第一步:进行仿真配置,如图: 把开工程中的Abstract.txt文件有对工程的描述,PWM从PB0.8和PB0.9输出,稍后将它加入软件逻辑分析仪里。 The 'PWM' project is a simpl
[单片机]
STM32:keil的<font color='red'>软件</font>逻辑分析仪( logic analyzer)使用
国内手机软件市场三宗罪:山寨吸费侵犯隐私
    插图李媛 本报记者唐玮婕     你经常在哪里下App?答案可能五花八门。眼下,无论打开哪个网上商店,成千上万的App就会像潮水一般涌现在屏幕上。正为挑花了眼犯愁的你或许还不知道,一次不经意的下载,就可能不幸“中招”——山寨应用、恶意软件乃至病毒感染皆有几率。正是由于监管、审核上存在漏洞,大大小小的App市场,俨然成了“鱼龙混杂”之地,暗藏着多重“罪”。 “罪”关键词一:山寨     自从iphone手机在世界范围内流行起来,越来越多人们开始熟知App这个单词。App是英文Applicati on的简称,由于iPhone智能手机的流行,现在的APP多指第三方智能手机的应用程序。目前比较著名的App商店有苹果的iTune
[手机便携]
便携式功率分析仪设计----功率分析仪软件设计
4.3 PC机调试软件设计 一般DSP和单片机都提供了相应的串口以与其他处理器进行通信,这样使得多处理器之间的通信成为可能。另外在很多现场测试的场合,工程技术人员都需要获得某种形式的测量结果的硬拷贝,以便以后作为参考资料使用,或者设备报告发生错误动作时都需要查看以往的资料。在很多情况下,我们需要把测试仪器中的信号传往PC机,而在另一些情况下,我们可能希望用PC机来对测试仪器进行控制,这两种情况都要求该仪器具有通讯能力。也就是说,我们在仪器设计时必须装有通讯硬件及其支持软件。我们称此通讯用软硬件为“接口”。 本课题设计的系统所用ARM单片机LPC2138的P0.0和P0.1口的第一功能是ARM串口通讯接口,利用ARM的串口通讯接口
[测试测量]
便携式功率分析仪设计----功率分析仪<font color='red'>软件</font>设计
美高森美发布Libero SoC v11.8软件为FPGA设计人员提供混合语言仿真和同级最佳调试功能
致力于在功耗、安全、可靠性和性能方面提供差异化半导体技术方案的领先供应商美高森美公司发布Libero系统级芯片(SoC)软件的 v11.8最新版本。下面就随模拟电子小编一起来了解一下相关内容吧。 这是一款综合性可编程逻辑器件(FPGA)设计工具,具有混合语言仿真等重要性能改进,还有同级最佳调试功能,以及一个全新网表视图。除此以外,美高森美还提供免费的 License,让用户评估美高森美基于Flash的FPGA和SoC FPGA器件。 美高森美Libero SoC设计工具包的内容包括Mentor Graphics ModelSim Simulator,可以逐行验证硬件描述语言(HDL)代码。可以在任何级别进行仿真:行为级(预综合)
[模拟电子]
汽车核心竞争力软件化,把握智能座舱增量市场
智联驾驶、无人驾驶的概念早些年对大部分人来说还是个新鲜事物,但到了今天,这些技术的发展已经为汽车驾驶创造了很多之前不可预见的可能性。不断变化的消费者喜好、日益收紧的法规和技术方面取得的一个个突破,使得个人出行模式正在发生根本性的转变。共享出行、连通性、大数据分析、OTA升级、ADAS技术的发展成为了这种转变的内在驱动力量,并带来汽车共享、拼车、云服务、数据货币化等新型商业模式,扩大了汽车领域的创收空间。为了帮助车厂实现可持续性业务增长,为用户提升智联驾乘体验,汽车行业正迎来一系列颠覆性的技术变革。 聚焦数字座舱、信息安全和大数使用、无人驾驶、5G和V2X等热点话题,2019年6月13日-14日,2019第六届中国智能网联汽车
[汽车电子]
汽车核心竞争力<font color='red'>软件</font>化,把握智能座舱增量市场
组态软件在离心通风机防喘振控制系统中应用
离心式通风机是硅酸盐工业中广泛使用的通风机械,如窑炉系统、粉磨系统、除尘系统等的通风。通风机正常运行与否直接关系到机电部门的工作效率。目前通风机的操作和监测主要由操作人员根据机旁仪表手动进行,这种操作方式过于依赖工作人员的操作水平,同时对于工作环境十分恶劣的场合,不适合人工现场操作。为提高通风机系统的自动化程度,提高其工作可靠性,改善操作人员的工作环境,本文基于组态软件设计了通风机的监控系统。本文选择图灵开物Turing Control7.3组态软件所开发的离心通风机监控系统,组态形象生动,可视化特点突出,功能完善,人机界面友好。 1 通风机及喘振现象 本文的研究对象为5-29-11005离心通风机,通风机流量为4 138 m
[工业控制]
组态<font color='red'>软件</font>在离心通风机防喘振控制系统中应用
ADI公司无线电池管理系统通过顶级汽车网络安全认证
Analog Devices, Inc. (NASDAQ:ADI)宣布其无线电池管理系统(wBMS)已通过最高标准的汽车网络安全工程及管理认证。ISO/SAE 21434是针对汽车整个生命周期的网络安全风险管理新标准,涵盖汽车电气电子系统从概念到产品开发及生产、运营、维护和报废等全生命周期过程。此次认证的评估机构TÜV北德(TÜV NORD Mobilität)证实, ADI的wBMS 是首个在此机构通过ISO/SAE 21434认证的汽车系统。评估结果表明,ADI在产品开发过程中采取了适当的保障措施,以满足CAL 4的要求。 自从2020年联合 通用汽车 发布业界首款wBMS以来,ADI已将此技术投入量产,为汽车制造商提供具
[汽车电子]
ADI公司<font color='red'>无线电</font>池管理系统通过顶级汽车网络安全认证
小广播
最新嵌入式文章
何立民专栏 单片机及嵌入式宝典

北京航空航天大学教授,20余年来致力于单片机与嵌入式系统推广工作。

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2024 EEWORLD.com.cn, Inc. All rights reserved