印度学生节省功耗的DSP设计技术

发布者:科技奇才最新更新时间:2008-05-16 来源: 电子工程专辑关键字:PSG技术  DSP  NMOS晶体管  乘法器  逻辑分解 手机看文章 扫描二维码
随时随地手机看文章

      科因巴托尔的PSG技术学院的工程学生们最近提出了高能效DSP和其它处理器的设计提案,这些提案包括了一种新的加法器设计,可以通过逻辑分解应用于乘法器电路上。
      在最近这里举行的超大规模集成电路学会上的一篇论文中,Sundeepkumar Agarwal, V.K. Pavankumar 和 R. Yokesh描述了一种全加器结构,这种全加器基于补码传递晶体管逻辑(CPL),它主要包括NMOS晶体管和上拉PMOS晶体管,用以获得更好的输出电压,他们表示这种结构比已有的加法器更快,同时能效更高。
     “基于NMOS晶体管应用的正反馈效应,这种电路结构本身就具有很快的速度,同时这种特性还可以用来缩小晶体管的宽度,因此可以在保持速度的同时减少能量消耗。”论文中还写到:“提案中的加法器的结构在‘和’以及‘进位’信号之间取得平衡,因此可以减少树状结构电路中的同时到达的信号之间不必要的干扰脉冲。
      这项设计中比通常的设计使用了更多的晶体管,因为它需要7个反向器用于产生补码信号。“尽管如此,当加法器在乘法器上应用时,输入的补码信号可以通过前一级的输出产生,这样可以减少晶体管数量,”作者进一步补充:“同时,由于使用了上拉晶体管,即使不使用反向器,加法器的驱动性能也相当优秀。”
     “因此,输出反向器可用于设计的其他方面。例如,在4位行波进位加法器中,第2级和第4级的加法器不需要用输出反向器进行进位产生,因此,加法器链上的反向器延迟每两级全加器抵消一次,因此可以减少4个晶体管,类似的,在乘法器这样的复杂设计中,用于产生“和”以及“进位”的输出反向器可以用于其它方面,因此可以改善电路的速度和减小面积。
乘法器设计
      为了改善DSP 的核心部件乘法器的性能,论文的作者们还提案了另一项利用逻辑分解的技术,利用减少内部节点的伪晶体管的数量加快速度削减能耗。
      在他们的提案中,数字乘法器可以通过逻辑分解实现,乘法的过程可以分解为小的单元(更小的乘法器),同时这些小的单元的输出在组合成为最后的结果,这种并行运算的结构比传统的树状乘法器更有优势。
      以一个8 x 8的乘法器为例,当进行逻辑分解时,研究人员在第一级使用4个4x4乘法器然后组合所有的部分积,这些4x4 乘法器的输出组合成为最后的结果。实验中使用了现行的树状结构乘法器,也就是大家熟知的Wallace快速乘法器。
      分解逻辑需要额外的电路结构用于进行4x4乘法器输出相加,但是其并行处理的结构可以获得极大的速度改善,由于最后的加法器电路的输入都是并行同时到达,因此减少了尖脉冲的干扰,因此也就降低了能量损失。
      研究人员还表示这种逻辑分解可以进一步进行,例如4x4 的乘法器可以进一步分解为两个2x4的乘法器或者4个2x2的乘法器,不过这样带来的额外电路的代价会超过从数据并行处理中的收益。
      基于这项提案的仿真在TSpice平台上通过,使用台积电180纳米技术。

关键字:PSG技术  DSP  NMOS晶体管  乘法器  逻辑分解 引用地址:印度学生节省功耗的DSP设计技术

上一篇:CEVA推出高性能及低功耗DSP平台
下一篇:未来数字设计将成主流

推荐阅读最新更新时间:2024-05-02 20:40

DSP芯片与触摸屏的接口控制
以DSP(数字信号处理)芯征和FPGA(现场可编程逻辑门阵列)为核心的无线数字扩频通信平台是无线扩频通信的一个开放式平台,可用于无线接入、无线图像和音频传送、移动INTERNET、精确区域定位LPS、智能遥控探测等高科技领域。我们在此基础上增加了液晶显示和触摸控制,从而实现文字和图形信息的编辑和无线传送,使该产品用途更加广泛。 ADS7843是专用于4线电阻式触摸屏的12位模/数采样转换器,具有单一电源供电、完全降功耗模式、转换速度快的特点。ADS7843大量用在电池供电PDA(Personal Digital Assistants)和手持便携式装置中。 1 液晶触摸屏控制产品设计简介 液晶采用Microtips Te
[嵌入式]
基于DSP CCS2.2实现指纹识别预处理系统
利用生物认证技术取代传统的使用钥匙、身份证、密码等方法进行个人身份鉴定,可广泛应用于银行、机场、公安等领域的出入管理。将信息技术与生物技术相结合的生物认证技术是本世纪最有发展潜力的技术之一,而指纹识别技术则是其中非常有前景的一种。 数字信号处理器(DSP)是指以数值计算的方法对数字信号进行处理的芯片。它具有处理速度快、灵活、精确、抗干扰能力强、体积小、使用方便等优点。DSP应用于指纹识别已经成为一个新的科技领域和独立的学科体系,当前已形成了有潜力的产业和市场。 本文选定100MHz DSP TMS320VC5402作为指纹信号的处理器,利用其流水线编码的操作特点,并结合指纹识别技术,实现基于DSP CCS2.2的指纹识别预处理
[嵌入式]
基于VC++雷达信号系统软件测试平台的设计
    随着电子计算机技术及电子设备的飞速发展,人们对数据的处理容量、处理速度以及工作平台的实时监控等性能的要求越来越高,从而使得高速、便捷、智能化的高性能数字处理设备成为当今电子设备的发展趋势。       由于一些气象雷达站一般地处环境与气候恶劣的偏远地区。雷达站内雷达信号处理系统的检测与维修存在一定的难度。当系统出现故障要进行检修时,由于地理环境的限制,检修在时间上会有一定的拖延,人们希望对于非硬件电路损坏的故障,能够通过软件平台进行监控,并通过软件来及时对系统进行维护与系统恢复。该软件设计的目的就是为了避开雷达系统存在着一定的机械性和不方便性的缺点来完善该雷达信号处理系统。该软件利用VC++的友好界面来实现PC机、DSP、
[嵌入式]
X9241数字电位器的原理及在DSP中的应用
1 X9241 概述   X9241是Xicor公司生产的一种集成数字电位器。它在单一芯片上集成了4个10kΩ数字电位器,每个电位器的滑动端共有64个离散的调节节点,并有4个8bit的E 2 PROM数据寄存器以及一个滑刷控制寄存器(WCR)。用户可以通过相应指令使电位器的WCR(滑刷控制寄存器)与某个数据寄存器相关联,也可以直接控制WCR以达到改变电位器滑动端位置的目地。X9241芯片具有I 2 C总线接口,可以实现寄存器映射、改变滑刷位置以及进行电位器级联等操作。X9241采用20引脚双列直插封装,其引脚排列如图1所示。其中VWi(i=0~3)为四个独立的10kΩ电位器的滑动端;VLi(i=0~3)分别为四个电位器的两
[嵌入式]
TI电信级Soc助力现有网络向语音、视频和数据转变
德州仪器(TI)日前宣布推出一款基于DSP的新型电信级局端设备平台,该产品将帮助固定、有线与移动服务供应商实现从现有网络到多服务(语音、视频和数据服务)IP网络的转变,并将于2006年下半年向目标客户提供。通过在单个基于SoC的解决方案中集成全部所需功能,能够满足各种服务供应商对网络的需求。 据介绍,TI新型电信级局端设备平台包含三大组件——硅芯片、软件与包括评估板在内的参考设计。硅芯片技术架构在TI此前的VoIP局端设备架构上实现进一步扩展,拥有更高的解决方案密度以及支持更多种应用的能力,如视频处理应用等。新型处理器建立在TMS320C64x+内核基础之上,能够在单个平台上提供语音、视频与数据服务。TI制造工艺的高度可靠性使设
[嵌入式]
关于汽车音响是加装dsp好还是功放好
功放,是各类音响器材中最大的一个家族,其作用主要是将音源器材输入的较微弱信号进行放大后,产生足够大的电流去推动扬声器进行声音的重放。由于考虑功率、阻抗、失真、动态以及不同的使用范围和控制调节功能,不同的功放在内部的信号处理、线路设计和生产工艺上也各不相同。 关于汽车音响是加装dsp好还是功放好----DSP功放介绍 DSP功放可以理解成内置DSP微处理器的功放,是这几年的趋势,DSP功放优点很多,比如方便的分频,更直观的调节延时和音效,让普通人也能很容易调出自己喜欢的风格。一般体积都不大并配有专车专用线束。 带有DSP处理器功放是指采用DSP芯片,可以通过电脑调教,每个声道的参数(EQ延时分频点等),是可以通过电脑更好
[汽车电子]
基于DSP的交流电机伺服控制器设计
交流感应电机因其结构牢固、运行稳健可靠、成本低廉和高效率等而被广泛使用。但是交流电机的可控制性不如直流电机,而在很多应用中有精确定位、转距控制、速度控制等要求。为了实现此功能并提高控制精度,需要采用闭环控制系统和较为复杂、有效的控制算法,这些复杂的控制算法中包含了大量的数据运算及系统的实时性要求,对微处理器运算能力和速度要求更高 。交流电机的控制以前大多采用单片机8031、8051等,其电路采用的元器件多、硬件结构复杂、系统运行可靠性差、灵活性小。数字信号处理器(DSP)的出现使得实现电机控制系统的模块化和全数字化成为可能。本文以TMS320F812为核心控制器,设计了一种性能优良的交流电机控制系统。 1 系统硬件总体设计
[嵌入式]
利用Virtex-5 SXT 的高性能DSP解决方案
SXT 平台实现 DSP 的带宽最大化、功耗最小化   二十多年来,FPGA 为世人提供了最灵活、适应性极强、快速的设计环境。早期的 DSP 设计人员发现,可将一种可再编程的门海用于数字信号处理。如果把内置到 FPGA 架构中的乘法器、加法器和累加单元结合起来,就可以利用大规模并行计算实现有效的滤波器算法。   在未加工频率性能方面的损失,通过并行计算得到了弥补,而且得远大于失,可谓“失之东隅,收之桑榆”;由此获得的 DSP 带宽完全可与替代方案媲美。随着时间的推移,乘法器和加法器的实施越来越高效。1998 年,Xilinx 顺理成章推出了第一个集成于 Virtex-II FPGA 系列产品中的嵌入式乘法器。Xilinx Vir
[嵌入式]
小广播
最新嵌入式文章
何立民专栏 单片机及嵌入式宝典

北京航空航天大学教授,20余年来致力于单片机与嵌入式系统推广工作。

换一换 更多 相关热搜器件
电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2024 EEWORLD.com.cn, Inc. All rights reserved