FPGA供电要求和最新DC/DC稳压器解决方案

发布者:彩虹微笑最新更新时间:2008-11-21 来源: 凌力尔特关键字:FPGA  DC/DC  凌力尔特  稳压器 手机看文章 扫描二维码
随时随地手机看文章

  随着FPGA制造工艺尺寸持续缩小、设计配置更加灵活,以及采用FPGA的系统的不断发展,原来只采用微处理器和ASIC的应用现在也可以用FPGA来实现了。最近FPGA供应商推出的新型可编程器件进一步缩小了FPGA和ASIC之间的性能差别。尽管这类器件的可配置性对设计工程师很有吸引力,但使用这些器件所涉及的复杂设计规则和接口协议,要求设计工程师经过全面的培训,并需要进行参考设计评估、设计仿真和验证工作。另一方面,FPGA应用中非常复杂的模拟设计,例如用于内核、I/O、存储器、时钟和其它电压轨的DC/DC稳压器,也要求新的解决方案。本文讨论的高性能DC/DC转换器有助于系统设计工程师克服这些挑战。

  FPGA系统的供电要求

  1. 管理多个电压轨

  上一代FPGA需要2或3个电源轨,如今有些高端的多核FPGA需要多达7个电源轨,包括传统的3.3V电源轨和最新出现的1.0V~2.8V低电压轨,甚至更低的电压轨。此外,除了FPGA,存储器、网络处理器、图形处理器、模数或数摸转换器、运算放大器和射频集成电路等器件也需要其它一些电压轨。

  具有排序和跟踪功能的DC/DC稳压器可确保有多个电压轨的系统有序启动,避免电压轨之间出现冲突。每个稳压器都必须能跟踪其它压器的输出电压。尽管FPGA不需要电压轨排序,但是系统中不同部分的电压仍需要按顺序斜坡上升或下降,以免在电压轨上升或下降太快的时候发生闭锁。

  电源轨的跟踪和排序以前是由单独的电源管理IC完成,如今设计工程师要求将排序和跟踪功能嵌入到稳压器中,特别是当这些电源轨必须位于系统的不同地方时。

  2. 调节低 Vt和I/O电压

  快速I/O节点通常要消耗FPGA应用中的大部分功率,但1.8V和2.5V I/O提供几十安培负载电流、高端系统要求40~80A I/O设计的情况非不常见。

  根据电路板设计原则,DC/DC稳压器必须离负载一段距离,而且从输出端到稳压点有一段较长的PCB走线。当负载电流较大时,PCB走线会引入电压误差,误差值等于负载电流(I)乘以这段走线的阻抗(R)。由于负载电压降低、电流增大,这个I×R的电压误差值将更大。例如,对3.3V电压轨而言,200mV压降将产生6%的误差,而对1.2V电压轨则会产生17%的误差。因此,尽管DC/DC稳压器可以设置成输出1.2V电压,但由于I×R压降的存在,负载端只有1.0V电压。

  当采用90nm和65nm工艺时,FPGA的Vt和性能取决于电源轨的精确度,因此17%的误差很容易降低性能。例如,Vt的100mV变化,将使漏电流增大10倍或者更多。

  标准DC/DC稳压器只有在负载电压与输出电压非常接近时才能进行准确的电压调节,但它们不能对I×R压降进行补偿。误差校正必须用远端感应放大器来实现。对负载进行差分远端检测可以实现最精确的调节,这时需要精确运算放大器和精确电阻。一个理想的稳压器应该在-40oC至85oC的温度范围内,提供至少±1.5%的负载电压调节精度。这样的精度也许对3.3V电压轨来说无关紧要,因为数字IC可容忍±0.5V的偏差,但要求1.8V、1.0V或0.9V电压轨的90nm或65nm器件要求更高的精度。

  用户一旦设置了稳压器的输出电压,差分远端检测就通过在较宽的负载电流范围内补偿PCB走线产生的I×R压降,来自动调节负载点电压。这样,当系统处于待机模式或负载电流和I×R压降都为峰值的全速状态时,电压调节将非常精确。

FPGA系统的供电要求和最新DC/DC稳压器解决方案

  图1:包括基于FPGA设计所需的所有功能的四输出103W DC/DC系统简化方框图。

  3. 降低电压纹波噪声和电容要求

  在非便携式应用中,随着对压降和电流要求的提高,当选择DC/DC稳压器时,热耗散和工作效率变得更加重要。在便携式应用中,尽管每个电压轨的负载电流较小,但工作效率和待机效率在节省电池能量和简化便携式产品的热量管理方面仍非常重要。

  与线性稳压器相比,开关模式DC/DC稳压器在便携式和非便携式应用中都是一个性能更高的解决方案,尤其在功率要求较高的时候。例如,在3.3V输入电源在,开关模式稳压器能以90%的效率提供1.2V电压和5A电流,而线性稳压器的效率只有36%。此外,开关模式稳压器要消耗0.7W功率,而线性稳压器则消耗10.5W。

  不过,开关模式稳压器因其固有的开关工作模式会引入开关噪声和较高的输出纹波噪声(输出电压峰峰值纹波)。不幸的是,需要更低电压轨的新型FPGA、眼图要求更严格的快速I/O信号对电源“噪声”的容许度更低。为减少纹波噪声,可以给电路增加更多输入和输出电容,以抑制峰峰值纹波电压。但抑制开关噪声的挑战性更大。一种可能的方法是使DC/DC稳压器的工作频率与外部时钟同步,这样可以强制稳压器工作在对系统其它噪声敏感器件的干扰最小的频率范围内。在几个开关模式稳压器同步到一个时钟频率,且这个时钟频率不干扰系统其它部分的情况,这种方法尤其有效。

  上述方法有助于设计噪声较低的开关模式负载点稳压器解决方案,不过如果在设计之初就确定了合适的结构、功能和布局,则能大大减少噪声问题。这种稳压器能最大限度降低对电容、滤波和电磁干扰(EMI)屏蔽的依赖。

  4. 精调电压和改善空气流动

  当FPGA或FPGA的外围IC被组装到一个完整的系统中之后,它们的性能可能与在实验室工作台上单独测试得到的性能有所不同。焊料类型、温度、PCB布线、走线阻抗、装配流程等都会影响器件的性能。例如,如果FPGA内核的电压被调节在一个非预期的电压上,内核运行速度就会下降,导致系统的计算能力下降。

  因此,工程师在质检或装配期间评估器件性能时,要求器件能以很小的步长提高或降低输出电压,这个功能被称为余量功能(margining)。在前面例子中,内核电压可以调高,以便使FPGA的工作频率达到期望值。余量功能还可以帮助系统制造商提高生产高总产量。

  人们希望基于FPGA的系统在增加功能、存储容量或计算能力的同时缩小尺寸,这促使设计工程师改善器件散热的方法,其中一个简单方法是在器件上方实现有效的空气流动。封装高的器件阻碍了FPGA或存储器这类封装薄的器件上方的空气流动。预装配的DC/DC负载点稳压器引起的空气阻塞问题非常严重,因为这些器件的高度是FPGA和其它IC高度的6至10倍。

  FPGA较薄的BGA封装非常有用,因为可以从封装顶部高效率地散出内部产生的热量。当一个较高的器件(如预装配的DC/DC稳压器)阻碍空气流动,并紧靠FPGA器件时,FPGA的这种优点就无法发挥出来。

  新一代DC/DC系统:µModule稳压器

  凌力尔特公司完整的开关模式DC/DC系统包括片上MOSFET、电感、电容、DC/DC控制器和补偿电路,类似一个表面贴IC,走线简单,只需几个大容量电容和一个电阻来设置输出电压。这个DC/DC系统可以预组装,并已考虑到了合理的布线和封装,以实现最佳的电气和热性能。DC/DC开关模式架构采用电流模式,其快速的瞬态响应特性有助于最大限度地减小所需的输出电容。这个DC/DC系统与外部时钟同步,因此多个系统可以并联起来以提供大电流,同时最大程度地减小开关噪声干扰和输出纹波噪声。这些新型DC/DC稳压器采用微小、轻型的表面贴封装,以使电路板组装更紧凑、更简单。封装的高度很低,以便于空气在该系统和有关IC的上方流动。

  凌力尔特公司将这个新一代的DC/DC系统称作µModule稳压器。µModule稳压器包含一系列器件,输出电流范围为6A至12A、输入电压为4.5V至28V、输出电压为0.6V至5V。有些功能丰富的µModule稳压器还具有跟踪等功能,这样具有多个电源轨的FPGA系统可实现正确的上电和断电。它的电感也进行了屏蔽,能最大限度地减小EMI。由于µModule稳压器具有余量功能,所以系统设计工程师可以准确地调节电压,除了在组装和测试期间提高产量外,还可以提高FPGA和系统其它部分的性能。

  图1采用LTM4601、4层PCB设计的四输出103W µModule DC/DC系统。这个解决方案利用8V至16V中间总线输入产生4种输出:1.5V/12A、1.8V/12A、2.5V/12A和3.3V/10A。图2是简化的方框图。4个LTM4601单元的相位锁定到四输出、四相振荡器LTC6902上,LTC6902产生90o交错的时钟信号以减小噪声和纹波。图3给出了这个简单、紧凑的解决方案的效率。特别值得一提的是,该解决方案无需散热器。

FPGA系统的供电要求和最新DC/DC稳压器解决方案

  图2:图1电路中的每个输出的效率。

  本文小结

  凌力尔特公司在DC/DC稳压器架构和封装方面的创新使新一代负载点解决方案能够满足FPGA系统更严格的要求。µModule DC/DC稳压器系列包括6种产品,具有多种功率级别和功能。µModule DC/DC解决方案非常可靠,这为多芯片封装器件树立了新的性能标准,为新一代FPGA和基于FPGA的系统更精细地提高性能铺平了道路。

关键字:FPGA  DC/DC  凌力尔特  稳压器 引用地址:FPGA供电要求和最新DC/DC稳压器解决方案

上一篇:利用视频套件加速FPGA上的视频开发
下一篇:Floorplanner工具应用基于FPGA的嵌入式

推荐阅读最新更新时间:2024-05-02 20:43

免费的I/O:改进FPGA时钟分配控制
同步数字系统中的时钟信号(如远程通信中使用的)为系统中的数据传送定义了时间基准。一个时钟分配网络由多个时钟信号组成,由一个点将所有信号分配给需要时钟信号的所有组件。因为时钟信号执行关键的系统功能,很显然应给予更多的关注,不仅在时钟的特性(即偏移和抖动)方面,还有那些组成时钟分配网络的组件。 FPGA开发团队不断面临过于繁琐、复杂的时钟网络的挑战。各种因素,包括不断增加的I/O需求、降低成本的要求和减少印刷电路板设计更改的需要,迫使设计人员重新审视时钟网络。本文将探讨FPGA时钟分配控制方面的挑战,协助开发团队改变他们的设计方法,并针对正在考虑如何通过缩小其时钟分配网络的规模来拥有更多的FPGA I/O,或提高时钟网络性能的设计者们
[嵌入式]
免费的I/O:改进<font color='red'>FPGA</font>时钟分配控制
一种应用于OFDM系统中的符号精确定时算法的FPGA实现
    摘要:OFDM技术是下一代移动通信的主流技术,在信息量大,功率受限的多媒体传感网的OFDM系统中,以突发模式传输数据,要求快速精确地完成定时同步。这里分析了一种应用于OFDM系统中基于长训练序列与本地序列互相关的精同步算法原理,同时给出了算法的FPGA设计方案,并在ISE中和FPGA测试板上进行验证。在实现的过程中,对传统实现方法进行了改进,对本地序列的位数进行截取符号位处理,并且对判决函数进行了近似处理。实现结果表明,该方法在不降低性能的前提下优化了系统资源损耗和运算速度,具有较好的工程实践价值。 关键词:OFDM;精确定时;同步算法;FPGA 0 引言     目前,正交频分复用(OFDM)技术成为多媒体传感器网络信息
[嵌入式]
一种应用于OFDM系统中的符号精确定时算法的<font color='red'>FPGA</font>实现
Profinet转ModbusTCP网关连接DCS与发那科机器人
DCS与机器人通信时,Funuc作为服务器端,DCS作为客户端通过开疆Profinet转ModbusTCP网关向Funuc发送读写请求,Funuc应答后DCS通过Profinet转ModbusTCP网关接收Funuc的数据,实现数据的传递,注意:Modbus不能同步进行通信,主机在同一时间内只能向一个从机发送请求,总线上每次只有一个数据进行传输,即主机发送,从机应答,主机不发送,总线上就没有数据通信。从机不会自己发送消息给主站,只能回复从主机发送的消息请求。 1、硬件连接,此处端口1,IP设置:MENU-设置-设置2-主机通讯,选择TCP/IP设置; 2、在此界面可以设置FUNUC的IP,以及固定要连接的客户端的IP,防止未
[嵌入式]
Profinet转ModbusTCP网关连接<font color='red'>DC</font>S与发那科机器人
如何用DSP和FPGA构建多普勒测量系统
  随着FPGA性能和容量的改进,使用FPGA执行DSP功能的做法变得越来越普遍。   许多情况下,可在同一应用中同时使用处理器和FPGA,采用协处理架构,让FPGA执行预处理或后处理操作,以加快处理速度。   传统上,大量的应用设计使用专门的数字信号处理(DSP)芯片或专用标准产品(ASSP)并通过信号处理算法来处理数字信息,滤波、视频处理、编码与解码、以及音频处理等仅仅是众多采用 DSP 的应用中的一部分而已。   现在,随着FPGA性能和容量的改进,以及可以在大多数DSP应用中看到的通用算术运算的效率的提高,使用FPGA执行DSP功能的做法变得越来越普遍。   在许多情况下,同一应用中同时使用处理器和FPGA,
[嵌入式]
如何用DSP和<font color='red'>FPGA</font>构建多普勒测量系统
基于FPGA的简易数字存储示波器设计
0 引言 高速数字化采集技术和FPGA技术的发展已经对传统测试仪器产生了深刻的影响。数字存储示波器(DS0)是模拟示波器技术、数字化测量技术、计算机技术的综合产物,他主要以微处理器、数字存储器、A/D转换器和D/A转换器为核心,输入信号首先经A/D转换器转换成数字信号,然后存储在RAM中,需要时再将RAM中的内容读出,经D/A转换器恢复为模拟信号显示在示波器上,或者通过接口与计算机相连对存储的信号作进一步处理,这样可大大改进显示特性,增强功能,便于控制和智能化。这种DSO中看到的波形是由采集到的数据经过重构后得到的波形,而不是加到输入端上信号的波形。本文采用基于FPGA的方式进行数据采集、数据处理等功能的设计。这种设计方案在高速数
[测试测量]
基于<font color='red'>FPGA</font>的简易数字存储示波器设计
FPGA:AI ASIC的必经之路?
来源:内容来自「矽说」,谢谢。 想起写这篇矽说的起源是一个月前的AI界大新闻——知名AI硬件公司深鉴被FPGA巨头Xilinx收购,传说中的交易金额在n亿美金不等,大家纷纷感概创始人的财富自由与高尚情怀(给清华大学捐了500万,简直是国内由学、研至产再回馈学的典范),一时佳话。与此同时,各种危言耸听也开始流传,如AI领域的垂直整合大幕即将开启,泡沫破灭已经不远矣的恐惧也落在雨后春笋般崛起的AI硬件公司中。 我并不想去评断那个商业行为背后的动机,只是想以此为契机从技术的角度,略略讨论下这次收购背后的关键因素——FPGA和ASIC的在AI计算中衔接关系。因为并不是专家,所以如有错误理解请指出。 从FPGA到ASIC
[嵌入式]
<font color='red'>FPGA</font>:AI ASIC的必经之路?
基于ARM+FPGA的真空冻干控制系统设计
   0 引言   冷冻干燥技术自1980年代在我国兴起以来已取得长足发展,并已广泛应用于食品、低温和真空等科学领域,基于一些食品和药品加工行业的工艺需要,真空冷冻干燥技术需要迅速应用与推广。控制系统对物料的加工过程和质量影响比较大,还决定了真空冷冻干燥装置运行的自动化程度。近年来国内外一些有实力的厂家对冻干机控制系统的研究有了较大的进展,采用了PLC、触摸屏等装置,能够绘制冻干过程的工艺曲线,较大地改善了冻干机的性能。   随着科技的发展,由于触摸屏和PLC控制系统不易实现功能扩展、升级困难、操作界面不够丰富等原因,已经不能完全满足企业的需要,市场需要开发出更加先进的冻干设备控制系统。2007年1月上海远东制药机械总厂开发完
[单片机]
台式PC无法满足胃口,Nvidia继续向移动图形处理前行
在推出新颖的处理器架构,并斥资3.57亿美元收购PortalPlayer后,Nvidia公司分别针对高低端PC图形处理领域的疆域扩展计划又前进了一步。上述行为也表明,在其核心业务——台式机图形处理器迅速走向成熟的今天,Nvidia在其它领域发现了一些新的机遇。 在高端,Nvidia的GeForce 8800是首次采用统一架构的新型图形处理器,旨在打破传统图形处理的瓶颈。GeForce 8800还以线程处理方式迈入一系列数据密集型技术的应用领域,这类应用传统上是由DSP、FPGA和向量处理器完成的。 在低端,PortalPlayer收购案是Nvidia进攻移动领域战略的一部分,该公司一直力图在快速增长的手机和MP3播放器等领域占
[焦点新闻]
小广播
最新嵌入式文章
何立民专栏 单片机及嵌入式宝典

北京航空航天大学教授,20余年来致力于单片机与嵌入式系统推广工作。

换一换 更多 相关热搜器件
电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2024 EEWORLD.com.cn, Inc. All rights reserved