金融危机对于PLD产业是机遇

发布者:心连心意最新更新时间:2009-01-09 来源: 与非网关键字:PLD 手机看文章 扫描二维码
随时随地手机看文章
我们认为2009年半导体行业的主要发展趋势有以下几个:合并、功耗管理、供应链动态变化———库存降低、在增长较慢的环境中关注运营成本等。
        
不确定性有利于FPGA的应用,不论是新兴市场的不确定性,还是新标准的不确定性以及迫使人们降低研发投入的经济不确定性。FPGA作为实现定制逻辑最灵活、开发成本最低的解决方案,能够有效地应对这些不确定性。
         
我们认为此次全球经济危机对PLD行业而言是发展机遇,而不是威胁,越来越多的公司更倾向于回避风险,不再冒险投入ASIC。我们预计他们会更广泛地使用PLD来支持原型开发和产品。同样的,我们的软件开发平台QuartusII和SOPCBuilder,以及从性能非常好的高密度Stratix系列到低功耗、低成本CycloneFPGA和CPLD系列的多种芯片组合,进一步提高了我们的效能优势。



ErhaanShaikh
         
从公开的信息中可以看出,Altera的财务状况非常健康(少量借贷,净资金相当)。我们一直保持良好的净收益水平。在越来越严重的危机中,我们处于非常有利的地位。Altera将在2009年继续推出我们的40-nm器件,并相信会在可编程器件市场赢得更多的市场份额,进一步取代传统的ASIC和ASSP市场。
         
对于面向全球市场采用了单芯片方案的新产品,在不同地区推出时需要提供各种各样的型号。从工业到消费类和军事领域,在迅速出现的某些世界市场上,例如各类应用中的显示器市场,需要针对不同的地区提供一系列的产品尺寸和配置,包括屏幕尺寸和分辨率、性能、工作环境、HDTV和广播标准等。今天,FPGA支持使用单一硬件平台,根据市场或者地区需求来重新调整设计,非常灵活,在很多这类应用中发挥了重要作用。可编程逻辑成本一直保持每年5%的下降,有助于实现更低的总拥有成本。成本的下降符合摩尔定律,创新的体系结构使人们能够面向生产进行设计,提高产量。
关键字:PLD 引用地址:金融危机对于PLD产业是机遇

上一篇:低端嵌入式系统的图像采集
下一篇:基于VHDL的Petri网系统的FPGA实现

推荐阅读最新更新时间:2024-05-02 20:44

应用PLD实现科氏质量流量计的数字部分设计
引言   科里奥利质量流量计( Corioils Mass Flowmeter,简称CMF)是一种利用流体在振动管内产生与质量流量成正比的科氏力为原理所制成的一种直接式质量流量仪表。当前,基于此原理已开发研制了多种科氏流量计并得到广泛应用。但是,它们普遍存在精度低、体积大、功耗大等问题。我们利用PLD器件开发研制了新一代U形双管式科氏质量流量计。它可以侦测流体的流速、密度、流量、温度等指标,与现在普遍使用的科氏流量计相比具有体积小、功耗低、功能强、精度高、适应性强等特点,具有较大的推广价值。   本文主要这种新型科氏质量流量计的系统工作原理,数字系统的设计、实现及关键技术,并给出了实际应用结果。 系统原理
[测试测量]
PLD开发中提高VHDL的综合质量
摘要:介绍可编程逻辑器件的开发流程,叙述EDA工具Quartus II和LeonardoSpectrum在Altera公司CPLD器件开发中的应用,给出提高VHDL综合质量的几点经验。 关键词:电子设计自动化 可编程逻辑器件 硬件描述语言 逻辑综合 引 言   随着计算机与微电子技术的发展,电子设计自动化EDA(Electronic Design Automation)和可编程逻辑器件PLD(Programmable Logic Device)的发展都非常迅速,熟练地利用EDA软件进行PLD器件开发已成为电子工程师必须掌握的基本技能。先进的EDA工具已经从传统的自下而上的设计方法改变为自顶向下的设计方法,以硬件描述语言HDL
[半导体设计/制造]
可编程逻辑PLD和CPU组构W-CDMAmodem
绪论 从用户数量和将要支持的服务种类来看,社会对先进的信息服务里,高速Internet接入被认为是理所当然的,语声和低速率数据业务不足以满足用户的要求。支持大量开支带宽的多媒体业务的需求,是用户向蜂窝系统和网络提出的新的挑战。因此,在被称IMT-2000的动议的推动下,国际电信联盟(ITU)提出了几个能够满足这些要求的标准。 很多第三代(3G)无线标准是基于宽待码分多址(W-CDMA)技术的。W-CDMA笼罩了四处散布的用户信号。这些各自具有独特序列的用户信号生成了发射波形。汇集接收到的波形又可以重构原始的数据。这些操作必须实时进行,因而,要求专用的硬件设备。另外,象多用户检测/干扰消除系统和时空适应系统这样的先进功能也要
[应用]
PLD开发中提高VHDL的综合质量
摘要:介绍可编程逻辑器件的开发流程,叙述EDA工具Quartus II和LeonardoSpectrum在Altera公司CPLD器件开发中的应用,给出提高VHDL综合质量的几点经验。 关键词:电子设计自动化 可编程逻辑器件 硬件描述语言 逻辑综合 引 言   随着计算机与微电子技术的发展,电子设计自动化EDA(Electronic Design Automation)和可编程逻辑器件PLD(Programmable Logic Device)的发展都非常迅速,熟练地利用EDA软件进行PLD器件开发已成为电子工程师必须掌握的基本技能。先进的EDA工具已经从传统的自下而上的设计方法改变为自顶向下的设计方法,以硬件描述语言HDL(Har
[半导体设计/制造]
小广播
最新嵌入式文章
何立民专栏 单片机及嵌入式宝典

北京航空航天大学教授,20余年来致力于单片机与嵌入式系统推广工作。

换一换 更多 相关热搜器件
电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2024 EEWORLD.com.cn, Inc. All rights reserved