FPGA面临的应用挑战及其发展趋势

发布者:水墨人生最新更新时间:2009-05-12 来源: 电子系统设计关键字:FPGA  DSP  ASIC 手机看文章 扫描二维码
随时随地手机看文章

      随着工艺节点的不断缩小,设计工程师不仅面临高昂的NRE费用、封装测试费用,还必须考虑更多的不确定因素,这将导致产生更多的设计反复和延长的设计周期。具有可编程优势的FPGA已在众多应用领域成为解决这些挑战的利剑,并由此不断扩张的地盘,其市场规模将从目前的36亿美元扩大到140亿美元。为加快FPGA进入更多应用、帮助设计工程师开发差异化的产品,作为可编程解决方案领域的领头羊,赛灵思(Xilinx)公司将采用哪些技术和应用策略呢?现任赛灵思公司总裁兼CEO的Moshe Gavrielov先生将为您解读未来FPGA面临的应用挑战及其发展趋势。

您如何看待FPGA的应用发展趋势?

      终端电子产品不断上升的复杂性、不断加快的上市时间、持续所进的工程预算、越来越短的产品生命周期使设计工程师们面临重大挑战。市场需求变幻无常,很难预测下一个产品应该具备什么样的功能,而用户个性化需求日益明显,这使得制造商面临两条出路――Be differentiated, or Die(要不寻求差异化,要不倒闭)。因此,可编程成为当今电子设计必不可少的特性,这为可编程器件带来了巨大的发展机遇。

      10年前,可编程器件只是用作胶合逻辑,现在已经发展成为一种系统级可编程平台,不仅能适应市场的快速变化,还能集成DSP等许多功能器件。另一方面,随着半导体工艺节点走向90nm、65nm,ASSP、ASIC的成本节节攀升,必须有很大的产品需求量才能赢利,这也把一部分市场拱手让给了FPGA。FPGA已占据很多ASIC的领域,特别是在通信、仪器、工业、军工、航天等许多具有中小批量、多品种特点的市场。毫无疑问,FPGA正在从系统的周边走向系统的中心,这是市场发展的必然。


赛灵思总裁兼CEO Moshe Gavrielov[page]

FPGA面临的最大挑战是什么?

      传统上,FPGA的发展是由性能、成本、IP来决定的。尤其是对10年前的通信行业来说,性能是FPGA的最核心的竞争力,其它竞争力还包括容量和速度。这些主要是由通信行业驱动的,典型的产品就是Vertex。FPGA集成的IP也越来越丰富,赛灵思目前有着庞大的IP群,包括软件IP、硬件IP、DSP IP等。

      不过,随着FPGA的应用范围不断扩大,功耗、成本、平台和解决方案也成为重要的挑战,其中,功耗是最大的挑战。低功耗是客户和消费者共同的需求,客户不仅要求更低的器件成本,还要求更低的运行成本,这就对功耗提出了更高的要求。对移动产品来说,功耗尤为重要。此外,平台对于复杂应用来说也更加重要,更开放的平台允许设计复用、IP复用,并最终实现更短的设计周期。

加快FPGA进入更多应用领域的关键是什么?

      为驱动FPGA获得更大的市场,我们需要在功耗、平台以及解决方案三方面进一步加强,从应用、平台、开发工具、培训等全面支持客户的产品开发。平台需要针对广阔的、不同的应用领域以及不同的客户需求。解决方案则更专注客户对某一方面的要求。目前,赛灵思有不同的系列来针对不同的高低端应用。为适应多方面应用的需求,FPGA还嵌入了处理器、乘法器、收发器等一些标准单元的硬IP Core。

      由于具有高度的灵活性、相对简单的EDA工具和设计流程,用户可以方便地将FPGA器件编程为自己所需要功能的芯片。基于技术创新,我们有机会把FPGA带给更广泛的行业和应用市场,为更多的客户提供独特的价值。

您针对中国市场的发展战略是什么?

      中国是赛灵思全球战略中的重要组成部分,传统上使用ASSP、ASIC的公司将转向FPGA,我们将在IP、开发工具、加速产品面市、资金等方面给予中国中小企业最大的支持。除了支持中国自主知识产权的TD-SCDMA等标准的实施外,赛灵思将重点培育中国本土设计创新环境。一是通过开放源码硬件网站以及和中国大学合作联合培养FPGA开发人才;二是要把赛灵思在全球通信市场成功的经验带到中国;三是帮助中国电子产业实现创新和IP建设,适应不断变化的市场需求;四是帮助中国工程师快速进行修改设计,帮助他们完成差异化设计。

      为更好地理解客户需求,我们必须从技术驱动型公司向市场驱动型公司转变,并提供不同性价比的产品系列,不同的IP和开发工具等。目前,赛灵思的组织架构已从产品为主的架构转变为以功能为主的架构,以响应客户需求,加速产品的研发。新架构带来了四点变化,一是致力于客户为主的水平解决方案,二是集中式的优先管理,三是专注行业市场开发,四是具有广泛责任的职能化驱动。这个新架构能为市场提供完整的解决方案,简化赛灵思业务流程并加快决策程序。

关键字:FPGA  DSP  ASIC 引用地址:FPGA面临的应用挑战及其发展趋势

上一篇:消费电子产品将从FPGA平台中获益匪浅
下一篇:为功耗敏感应用选择最佳的低功耗、低成本FPGA

推荐阅读最新更新时间:2024-05-02 20:48

采用DSP的大功率中频逆变电阻焊电源设计
电阻 焊是一种重要的焊接工艺,具有生产效率高、成本低、节省材料和易于自动化等特点,被广泛应用于航空、航天、 能源 、 电子 、汽车、轻工等工业。近年来,随着汽车和制罐等制造业的迅速发展,专用 电阻 焊机也得到了空前的发展,逐步趋向自动化和机器人化。焊接 控制 电源 是电阻焊机系统中的一个重要组成部分,由于 电力 电子 技术的快速进步,中频直流逆变电阻焊接 电源 作为一种新型的 控制 电源,以其显著的高质低耗的特点成为电阻焊电源的发展方向 。 逆变控制型大功率直流电源,是一种节能,高效,结构简单的电源。但是,目前功率过小,焊接技术不是很好,焊接质量得不到保证等问题 。其关键是功率 开关 管的 开关 损耗大。既浪费了电能,又影响
[电源管理]
采用<font color='red'>DSP</font>的大功率中频逆变电阻焊电源设计
美高森美提供全新成本优化PolarFire现场可编程逻辑器件产品
致力于在功耗、安全、可靠性和性能方面提供差异化半导体技术方案的领先供应商美高森美公司宣布提供全新成本优化PolarFire™ 现场可编程逻辑器件(FPGA) 产品系列,在中等密度范围FPGA器件中具备了业界最低功耗、 12.7 Gbps串化/解串 (SerDes)收发器,以及领先的安全性和可靠性。该 FPGA产品系列适合广泛的应用范围,涵盖有线 接入 网络和 蜂窝基础设施、国防 和 商用航空 市场,以及包括工业 自动化和物联网 (IoT)市场的工业 4.0应用。   “我们新的FPGA产品系列改变了市场对于传统中等规模FPGA器件的认知。”美高森美副总裁兼业务部经理Bruce Weyer表示:“非易失性FPGA器件首次具备了
[嵌入式]
基于FPGA的高速流水线浮点乘法器设计与实现
 1 引言   在数字化飞速发展的今天,人们对微处理器的性能要求也越来越高。作为衡量微处理器 性能的主要标准,主频和乘法器运行一次乘法的周期息息相关。因此,为了进一步提高微处 理器性能,开发高速高精度的乘法器势在必行。同时由于基于IEEE754 标准的浮点运算具 有动态范围大,可实现高精度,运算规律较定点运算更为简捷等特点,浮点运算单元的设计 研究已获得广泛的重视。 本文介绍了 32 位浮点乘法器的设计,采用了基4 布思算法,改进的4:2 压缩器及布思 编码算法,并结合FPGA 自身特点,使用流水线设计技术,在实现高速浮点乘法的同时,也 使是系统具有了高稳定性、规则的结构、易于FPGA 实现及ASIC 的HardCopy 等特
[嵌入式]
基于<font color='red'>FPGA</font>的高速流水线浮点乘法器设计与实现
CPU遇摩尔定律瓶颈 FPGA混合元件或成解决方案
各科技大厂莫不希望能以更少的成本、在更小的空间里嵌入更多运算电晶体,有厂商开始转向开发现场可编程闸阵列(Field Programmable Gate Array;FPGA)平行架构,整合FPGA与处理器优势打造低功耗、高效能的Saturn 1伺服器,也打造出更易于作业的Carte开发环境,可望推动未来市场主流应用。 根据The Platform报导分析,近年处理器研发遇上摩尔定律(Moore's Law)瓶颈,厂商们想破头提升产品应用效能,业界与高效能运算市场也开始热烈讨论FPGA架构应用。业界与学界已有多年运用FPGA元件的经验,譬如超级电脑大厂Cray在2004年以1.15亿美元买下OctigaBay,利用其超
[嵌入式]
基于DSP的精密半导体激光驱动电源系统
引言   目前,半导体激光(LD)已广泛应用于通信、信息检测、医疗和精密加工与军事等许多领域。激光电源是激光装置的重要组成部分,其性能的好坏直接影响到整个激光器装置的技术指标。本设计采用受DSP控制的恒流源来为半导体激光器提供电流,在电路中,利用负反馈原理,控制复合功率调整管输出电流,以达到稳定输出电流的目的。该系统采用电路设计和程序控制算法设计相结合的方法,从多方面对半导体激光器的工作状态进行实时检测和控制,使系统的性能得到很大的改善和提高,有效解决了半导体激光器工作的准确、稳定和可靠性问题,进一步提高了半导体激光器的输出指标。 系统原理   要使激光器输出稳定波长的激光,则要求流过激光器的电流非常稳定,
[电源管理]
用LatticeXP FPGA 桥接吉比特媒体独立接口
  吉比特媒体独立接口是一种以太网接口,简称GMII(Gigabit Media Independent Interface)。简化的吉比特媒体独立接口称为RGMII(Reduced Gigabit Media Independent Interface)。采用RGMII的目的是降低电路成本,使实现这种接口的器件的引脚数从22个减少到12个。本文主要介绍用莱迪思半导体公司的LatticeXP FPGA实现RGMII至GMII的双向桥接功能,能在RGMII和GMII之间双向传送数据。   LatticeXP将低成本的FPGA结构和非易失、可无限重构的ispXP(eXpanded Programmability:拓展了的可编程性)技术
[嵌入式]
基于DSP Builder的带宽自适应全数字锁相环的设计与实现
传统的数字锁相环设计在结构上希望通过采用具有低通特性的环路滤波,从而获得稳定的振荡控制数据。但是,在基于数字逻辑电路设计的数字锁相环系统中,利用逻辑算法实现低通滤波是比较困难的。于是,出现了一些脉冲序列低通滤波计数电路,其中最为常见的是“N先于M”环路滤波器。这些电路通过对鉴相模块产生的相位误差脉冲进行计数运算,获得可控振荡器模块的振荡控制参数。脉冲序列低通滤波计数方法是一个比较复杂的非线性处理过程,难以进行线性近似,所以无法采用系统传递函数分析方法确定锁相环中的设计参数,以及进一步分析锁相性能。在设计方法上多采用VHDL语言或者Verilog HDL语言编程完成系统设计,并利用EDA软件对系统进行时序仿真,以验证设计的正确性
[嵌入式]
基于<font color='red'>DSP</font> Builder的带宽自适应全数字锁相环的设计与实现
小广播
最新嵌入式文章
何立民专栏 单片机及嵌入式宝典

北京航空航天大学教授,20余年来致力于单片机与嵌入式系统推广工作。

换一换 更多 相关热搜器件
电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2024 EEWORLD.com.cn, Inc. All rights reserved