常见问答:关于ISE设计套件11.1

发布者:忠正最新更新时间:2009-07-07 来源: 电子系统设计关键字:FPGA  ISE  赛灵思 手机看文章 扫描二维码
随时随地手机看文章

1) 赛灵思今天将宣布推出何种产品?

推出业界领先的 FPGA 设计环境的最新版 ISE? 设计套件 11.1 (ISE? Design Suite 11.1),可为赛灵思 (Xilinx) 目标设计平台 (Targeted Design Platforms) 提供可编程基础的主要部分。该款 ISE 设计套件拥有完整的新一代领域专用开发平台,可支持:

·逻辑设计

·DSP 设计(适用于硬件与算法开发人员)

·嵌入式设计(适用于软、硬件编程人员)

·集成嵌入式处理与 DSP 算法的完整系统设计

2) 其与 以前的ISE 设计套件版本有何不同?

除了在运行时间、功耗降低以及设计结果质量等方面实现显著改善之外,ISE 设计套件 11.1 还可提供完整的工具链,能为赛灵思目标设计平台(基础层、领域专用以及特定市场)的各种顶级用户配置文件(领域专用群体:嵌入式设计人员、DSP 设计人员、系统设计人员以及逻辑/连接设计人员)提供设计方法支持。

新套件使嵌入式与 DSP 流程实现了更紧密的集成度,将设计方案高度集成在一起,在单个系统中包含嵌入式、DSP、IP 以及用户模块等。为充分满足用户的不同需求,ISE 设计套件 11.1 可为各种设计人员提供专门的服务,适用于按钮式用户(push-button user,这一群体的一个最基本特点是希望用最少的工作量或知识就能够完成设计)及至熟悉传统 ASIC 工具流程的经验更丰富的设计人员。

3) 与前代 ISE 相比,新版本实现了哪些性能提升?

·运行时间更快,响应更迅捷

·布局与布线速度提高 2 倍

·仿真性能提高 4 倍

·通过布局与布线优化实现 10% 的动态功耗优化。

·存储器使用率提高 28%。

·XST 合成的运行速度平均提高 1.6 倍。

4) 赛灵思为什么决定推出领域专用设计方法?

完整的专用设计方法环境不仅能优化设计进程,便于迅速启动设计工作,同时还可消除项目后续阶段的设计障碍。用户不必选择 ISE Foundation 等基本设计环境,而可以采用一系列开发选项取而代之,从而找到适合其设计需求的最佳专用方法和 IP,满足特定目标设计平台需求。

5) 新版赛灵思设计工具在许可方面有何变化?

ISE 设计套件 11.1 的相关产品及版本目前均通过 Acresso Software 公司的 FLEXnet Publisher 进行许可证管理。赛灵思所采用的这种 EDA 业界标准化许可证解决方案能为 ISE 设计套件用户提供更高的灵活性。

现在产品的许可证可通过不同的方法获得,能最好地满足用户需求。“结点锁定”许可证是指限于单个设备的许可证,可提供低成本的解决方案。与此不同的是,“流动”许可证能让多用户在多个不同位置(甚至在全球范围内)访问软件,即实现了单个许可证的流动访问使用,也可实现低成本的解决方案。此外,设计人员现在还能更好地跟踪许可证的使用情况,以确保其符合最终用户许可协议的要求。

6) 推动 ISE 设计套件 11.1 发展的主要市场因素有哪些?

在过去的 25 年中,FPGA 已从简单的粘接逻辑发展成为可编程系统的核心。随着高级 FPGA 架构的不断发展及其复杂程度的不断提高,我们需要更高级的设计技术和优化的算法来满足人们对更高工作效率、更高性能、更低功耗以及众多新标准的需求。此外,FPGA 用户快速扩展到嵌入式处理、数字信号处理 (DSP) 以及支持连接功能的高性能逻辑等多个不同领域,远远超过传统 FPGA 平台的用户数量。

7) 如何在赛灵思目标设计平台中集成 ISE 设计套件 11.1?

ISE 设计套件 11.1 是赛灵思目标设计平台发布历程中的重要里程碑,其为领域专用设计方法提供了完整的设计解决方案,能满足赛灵思目标设计平台的要求,并针对基础层和领域专用工具、技术以及 IP 进行专门的改进。针对上述各种设计方法,ISE 设计套件 11.1 推出了全新的特性以及简单易用的增强技术,不仅能加快设计完成的速度,同时还可实现最佳的设计结果。上述改进均充分吸收和借鉴了包括赛灵思客户等在内的业界反馈信息,从而确保 ISE 设计套件 11.1 能高效解决最常见的设计障碍,进而帮助设计人员集中精力创建增值应用并推出极富竞争力的差异化设计。

8) ISE 11.1 支持哪些器件系列?

ISE 设计套件 11.1版本支持Virtex-5 和 Spartan-3 FPGA系列的全面的领域专用版本现在即可提供。 对Virtex-6 和 Spartan-6 FPGA的支持通过ISE设计套件 11.1版本的早期试用计划提供,对Virtex-6 和 Spartan-6 FPGA的全面大规模支持将在ISE 设计套件11.2版本中提供。

9) 为什么赛灵思要对软件收费?

因为软件与 IP 开发不是免费的。所有企业均须承担固定开支,我们拥有 500 多名软件与 IP 开发工程师。如果我们免费提供软件,那么就必须提高芯片的价格以分摊整个开发成本。这样,我们大量的客户将不得不负担这些开发成本,这对客户来说是不公平的。我们的目的不是以软件和 IP 赢利,而是通过收费来确保所有客户的利益公平化。[page]

10) 何时可以提供软件下载?定价多少?

ISE 设计套件 11.1 结点锁定许可证的美国零售起价为:逻辑版本 2,995 美元、嵌入式版本 3,395 美元、DSP 版本 4,195 美元、系统版本 4,595 美元。灵活的流动许可证管理方式目前也可提供。 客户可从赛灵思网站免费下载 ISE 设计套件11.1 版本的全功能30天评估版本。

11) 哪些第三方工具支持赛灵思 FPGA?

赛灵思联盟计划成员为设计工具、IP 内核以及 DSP 与嵌入式开发等关键技术提供了强大的生态系统支持。设计工具支持涵盖从合成到验证的所有方面。联盟成员包括 Cadence Design Systems、Mentor Graphics 以及 Synopsys 等业界领先企业。如欲了解有关所有赛灵思联盟成员的更多信息,敬请访问:www.xilinx.com/alliance

12) ISE 设计套件中包括哪些新型 IP 内核?

ISE 设计套件 11.1 版本中提供了众多全新的 IP 内核。

·数学函数:

·Multiply Adder v2.0 —— 执行两个操作数的乘法,并采用 XtremeDSP? 解决方案切片将完全精确的乘积与第三个操作数相加(或相减)。

·Multiply Accumulator v2.0 —— 接受两个操作数,即一个乘数和一个被乘数,获得的乘积用 XtremeDSP 片加上(或减去)上一个结果。

·视频和图像处理:

·Color Correction Matrix v1.0 —— 高度优化的常量系数矩阵乘法核心,使用 XtremeDSP 切片校正视频数据流的色彩;

·Color Filter Array Interpolation v1.0 —— 高质量硬件块,插在 RAW 传感器数据和 RGB 色域之间;

·Defective Pixel Correction v1.0 —— 针对“实时”运算优化的 IP,可根据相邻像素用内插值自动检测并校正缺陷像素;

·Gamma Correction v1.0 —— 经过全面检测和优化的硬件块,可操作每个像素的值,从而实现伽玛调节;

·Image Processing Pipeline v1.0 —— 具备丰富特性的专用硬件内核,经精心优化可从 CMOS/CCD 传感器通过既定的一组参数自动生成图像;

·Video Scaler v1.0 —— 高质量扩展解决方案,可实施多相和线性插入等多种设计方案,从而实现上下缩放扩展。

此外,ISE 设计套件 11.1 还显著改进 Xilinx CORE Generator? System,其中包括:

·通过选择“仅与选定部件兼容的 IP”查看所选器件系列的 IP 内核支持;

·生成 ISE 项目文件,以协助项目浏览器( Project Navigator)中 IP 内核的集成和管理;

·选中的视频和图像处理内核可生成“EDK Pcore”,以便在 Xilinx Platform Studio 项目中集成和管理 IP 内核;

·以下 IP 内核具有自动将内核更新为最新版本的功能:Adder Subtractor、Accumulator、Binary Counter、Block Memory Generator、Complex Multiplier、CORDIC、Multiplier 以及 RAM-based Shift Register 等;

·能借助不同于最初生成内核所使用的项目设置重新生成所有 IP 内核。

13) ISE 11.1 能为嵌入式开发人员和软件设计人员带来哪些优势?

·Base System Builder 现在可支持创建双处理器设计方案;

·Platform Studio 现在能向软件开发套件 (SDK) 导出硬件设计,从而使软件与硬件设计团队能更加独立地工作;

·赛灵思现将 SDK 作为独立的配置来实现嵌入式应用软件开发。

14) 是否对 MicroBlaze 处理器做了任何更改?

MicroBlaze 处理器 7.20 版的最新特性包括:

·MicroBlaze/多端口存储器控制器交叉优化,其中包括回写式高速缓存 (write-back cache),不仅可减小占位面积,同时还可提高解决方案的性能。

·Base System Builder 现可构建双处理器系统。

15) ISE 11.1 能为 DSP 设计人员提供哪些优势?

AccelDSP 合成工具如今可在 VHDL 生成过程中充分发挥 CORE Generator 系统的 LogiCORE 作用。每个操作符均针对目标器件进行了优化。这一进程确保了至目标硬件资源的映射。这样,与 10.1 版本相比,11.1 设计套件不仅将 Fmax性能提升 1 倍,而且还可提高性能并减少面积操作符。借助 ISE 设计套件 11.1,System Generator for DSP 工具除能在 Microsoft Windows 上运行之外,还能在 Linux 上运行。

关键字:FPGA  ISE  赛灵思 引用地址:常见问答:关于ISE设计套件11.1

上一篇:学习联发科模式,FPGA厂商是IN还是OUT?
下一篇:可编程逻辑不仅已是大势所趋,而且势不可挡

推荐阅读最新更新时间:2024-05-02 20:50

基于FPGA及DDS技术的USM测试电源的设计
超声波电机(USM)具有能够直接输出低转速大力矩,瞬态响应快(可达ms量级)、定位精度高(可达nm量级),无电磁干扰等诸多优点。USM的运行需要有两路具有一定幅值,相位上正交(或可调),频率在20 kHz以上的高频交流电源。驱动信号源的幅值、频率及相位直接影响USM的性能。为便于USM的性能测试及研究,需要提供一种在幅值、频率、相位上均可调的测试电源。以往的超声波驱动器多采用分立器件构成如文献,其电路结构复杂。文献虽然改用FPGA或CPLD生成,但所生成的信号频率变化是不连续的。文献是用单片机和专用的DDS芯片,存在抗干扰性差,可靠性低的弊端。 本文介绍了基于DLL数字频率直接合成技术(DDS)用ALTERA公司的FPGA器件和VH
[测试测量]
基于<font color='red'>FPGA</font>及DDS技术的USM测试电源的设计
基于ARM和FPGA的嵌入式高速图像采集存储系统
  现代化生产和科学研究对图像采集系统要求日益提高。传统图像采集系统大都是基于PC机上,而在一些特殊的场合,尤其是在实时性要求较高时,普通的PC机显然无法满足应用要求。文中设计了一种基于ARM和FPGA的嵌入式的图像采集存储系统,可以很好地解决实时的嵌入式图像采集和存储问题。它主要包括图像采集模块、图像处理模块以及图像存储模块等。    1 系统结构及工作原理   本系统的结构模型,如图1所示。图像采集模块负责采集原始图像,并将原始图像数据送给FPGA,采用了可编程视频输入处理器SAA7113H。原始图像数据送到FPGA后,FPGA将原始图像数据暂存于两个SRAM中,系统采用了Alter公司的EPlK30TCl44—3和I
[嵌入式]
基于FPGA的AMLCD控制器的设计
飞机座舱图形显示系统已发展到第六代,即采用有源矩阵彩色液晶显示器AMLCD(ActiveMatrixLiquidCrystalDisplay)。当前高分辨率的军用AMLCD显示模块还只能依靠进口,且控制电路板须安装在该显示模块提供的机箱内。这种安装方式对AMLCD控制电路板的尺寸要求高,要求尽可能减少所设计电路板的尺寸。在笔者设计的新一代飞机座舱图形显示系统中使用了大规模现场可编程门阵列FPGA(FieldProgrammableGataArray),这种设计方式可以将以前需要多块集成芯片的电路设计到一块大模块可编程逻辑器件中,大大减少了电路板的尺寸,增强了系统的可靠性和设计的灵活性。本文详细介绍了已在实际项目中应用的基
[嵌入式]
基于<font color='red'>FPGA</font>的AMLCD控制器的设计
FPGA在平板显示器中的应用
平板电视是增长最快的一类新型消费电视。电视市场上的平板显示器有三种类型:LCD、等离子和背投(DLP)。        凭借较低的价格和完备的特性,赛灵思Spartan-3系列独特的定位使其适用于各种数字消费类系统。其中正被广泛采用的市场之一就是平板显示器 (FPD)市场。让我们来看看 FPGA 在FPD系统中的一些典型用法。    前端预处理   数字RGB信号在馈入主图像处理引擎之前一般要进行某些预处理。这种预处理可以是离散传统变换、解密或隔行扫描/解隔行扫描处理。通常,这就是 FPGA结合用户的图像处理ASIC或ASSP的一般用法。一个通常用法就是辅助ASSP进行图像缩放和解隔行扫描处理。   核心处理
[应用]
Actel扩展大中国区的销售渠道
新的分销商和增值转销商可增加以 Flash为基础FPGA 在电信、工业、消费电子及多媒体市场的渗透力度 Actel 公司宣布进一步扩展该公司在大中国区的销售网络,新增两家分销商和四家增值转销商 (Value-added reseller;VAR)。Actel 的新伙伴Acromax、Alltek (全科科技)、亚迅科技、Plexus (新加坡商宝利士)、Ipro (大志科技) 和周立功将增强该公司业务的地理覆盖范围,并同时强化其在主要电信、工业控制、消费电子和多媒体市场领域的实力。 在中国委任亚迅科技为分销商及Acromax和周立功为增值转销商,Actel全线现场可编程逻辑 (FPGA) 产品将可供应国内不同地区的设
[焦点新闻]
基于FPGA的电机智能驱动控制系统设计
 智能驱动器以及许多汽车和 ISM 厂商正面临着满足新的市场需求和不断发展的标准要求所带来的重重挑战。在现代工业和汽车应用中,电机必须具有高效、低噪声、速度范围宽、可靠性高、成本合理等特性。在当今工厂里,电机驱动型设备占总耗电量的三分之二,因此开发能效更高的系统势在必行。由于在许多情况下驱动器只是大规模工艺的一个组件,因此互操作性也是一项关键的设计要求。而影响这种要求的关键因素是工业网络协议的宽度(即现场总线)和相关器件特性,因为它们用来标准化驱动器在网络中的表达。现场总线(比如 CAN 和 Profibus)自身千差万别,虽然都属于现场总线,但是实际上并不具有互换性。为了降低成本和改善工业控制器之间的通信,现场总线提供商已经开
[嵌入式]
基于<font color='red'>FPGA</font>的电机智能驱动控制系统设计
米尔ARM+FPGA架构开发板PCIE2SCREEN示例分析与测试
米尔ARM+FPGA架构开发板PCIE2SCREEN示例分析与测试 本次测试内容为基于ARM+FPGA架构的米尔MYD-JX8MMA7开发板其ARM端的测试例程pcie2screen并介绍一下FPGA端程序的修改。 01.测试例程pcie2screen 例程pcie2screen是配合MYD-JX8MMA7开发板所带的MYIR_PCIE_5T_CMOS 工程的测试例,它的作用是显示FPGA所连接的摄像头所采集的视频。运行该程序后屏幕会显示一个标题为demo的窗口。 使用鼠标点击 ready按钮,demo 窗口会显示连续的视频,说明摄像头、DDR、PCIE接口各部分正常。如果没有接摄像头,该程序会显示杂
[嵌入式]
米尔ARM+<font color='red'>FPGA</font>架构开发板PCIE2SCREEN示例分析与测试
小广播
最新嵌入式文章
何立民专栏 单片机及嵌入式宝典

北京航空航天大学教授,20余年来致力于单片机与嵌入式系统推广工作。

换一换 更多 相关热搜器件
电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2024 EEWORLD.com.cn, Inc. All rights reserved