ISE设计套件11.1版本简介

发布者:BlissfulMoments最新更新时间:2009-07-07 来源: 电子系统设计关键字:ISE设计套件11.1  DSP  FPGA 手机看文章 扫描二维码
随时随地手机看文章

      ISE 设计套件11.1版本(ISE Design Suite 11.1)在为嵌入式、DSP和逻辑设计人员提供FPGA设计工具和IP产品方面确立了业界新标准。作为赛灵思目标设计平台战略的一个重要里程碑,最新版ISE 设计套件11.1的推出可支持更简单、更智能的设计方法。这主要是通过以下几个方面的独特组合实现的:

      基于用户群体而优化的多种配置版本 - 赛灵思设计工具和IP提供了四种不同的针对特定领域(或设计人群)优化的版本,提供基于特定领域所熟悉的设计方法,可以大大提高设计人员的生产力。

      改进了Project Navigator 和 System Generator for DSP、Platform Studio (EDK) 和 Core Generator System之间的交互通信 - ISE设计套件能够更好地处理源文件和约束文件,不需要用户的专门干预,在基础工具和领域优化的工具之间提供了更加无缝的设计流程。

      突破性的生产力、功耗和性能优势 - ISE设计套件可将基于Virtex-5 和 Spartan-3 FPGA的设计所需要的开发周期缩短多达50%,动态功耗降低10%,工具运行速度达到原来的两倍。同时还支持先期使用客户现在就可以采用新一代Virtex-6 和 Spartan-6器件基础之上的目标设计平台开始新设计。

      采用业界标准的流动或结点锁定许可证从而提供了更大的灵活性- 新采用的FLEXnet许可管理技术允许流动许可证通过网络在多个用户间方便地共享。这也就意味着多名设计人员组成的团队可以降低其项目成本。FLEXnet许可管理技术实现单个软件许可满足多个不同用户需要。

关键字:ISE设计套件11.1  DSP  FPGA 引用地址:ISE设计套件11.1版本简介

上一篇:可编程逻辑不仅已是大势所趋,而且势不可挡
下一篇:目标设计平台使基于FPGA的系统开发易如反掌

推荐阅读最新更新时间:2024-05-02 20:50

如何避免在DSP系统中出现噪声和EMI问题
在任何高速数字电路设计中,处理噪声和电磁干扰(EMI)都是一个必然的挑战。处理音视频和通信信号的数字信号处理(DSP)系统特别容易遭受这些干扰,设计时应该及早搞清楚潜在的噪声和干扰源,并及早采取措施将这些干扰降到最小。良好的规划将减少调试阶段中的大量时间和工作的反复,从而会节省总的设计时间和成本。 如今,最快的DSP的内部时钟速率高达数千兆赫,而发射和接收信号的频率高达几百兆赫。这些高速开关信号将会产生大量的噪声和干扰,将影响系统性能并产生电平很高的EMI。而DSP系统也变得更加复杂,比如具有音视频接口、LCD和无线通信功能,以太网和USB控制器、电源、振荡器、驱动控制以及其他各种电路,所有这些都将产生噪声,也都
[嵌入式]
如何避免在<font color='red'>DSP</font>系统中出现噪声和EMI问题
基于DSP的移动机器人的设计与实现
   智能交通系统(ITS)的概念是美国智能交通学会于1990年提出的,它将先进的信息技术、通信技术、自动控制技术、电子技术及计算机处理技术综合运用于整个运输管理系统中,通过对交通信息的采集、传输和处理,对交通运输进行协调和管理,建立起实时、准确、高效的综合交通运输管理体系,从而提高了交通效率和安全了,实现性交通运输服务和管理的智能化。   智能车辆的导航与定位、自动驾驶与控制和车辆的预警防碰等智能交通系统关键技术的研究,近年来受到国内外越来越广泛的关注,也取得了丰硕的成果。但真正的实验研究还是很少,基本上只进行了仿真试验。鉴于理论上的模拟和实际应用情况可能相差甚远,选择了具有智能性、易扩展性和移动性等优点的车型移动机器人作为I
[嵌入式]
FPGA构建高性能DSP
    在数据通信和图像处理这样的应用中,需要强大的处理能力。当最快的数字信号处理器(DSP)仍无法达到速度要求时,唯一的选择是增加处理器的数目,或采用客户定制的门阵列产品。现在,设计人员有了新的选择,可采用现场可编程门阵列(FPGA)来快速经济地完成设计。采用现场可编程器件不仅缩短了产品上市时间,还可满足现在和下一代便携式设计所需要的成本、性能、尺寸等方面的要求,并提供系统级支持。 FPGA的方案选择     幸运的是,需要高性能DSP功能的便携式设备设计者还有其它选择。最近FPGA开始达到了应用所要求的成本竞争力。优选的FPGA方案可用来处理计算量繁重的高端DSP算法,同时还可为设计提供可编程逻辑解决方案
[嵌入式]
宝利通采用德州仪器基于DSP 的数字媒体处理器推出高清视频通信平台
软件可升级的 TMS320DM642 处理器在提供高质量视频的同时,支持未来标准与增强性能 2006 年 11 月 28日,北京讯 日前,德州仪器( TI)宣布全球领先的一体化协作通信解决方案供应商宝利通公司 (Polycom,Inc.) 在其新推出的 Polycom HDX 9000 系列中采用了多个TI 高性能数字媒体处理器,Polycom HDX 9000系列平台具有高度灵活性及优异的性能,可支持包括高清在内的视频协作应用,此外,其通过实现具有高清语音、高清视频与高清内容共享的虚拟会议,能显著提高工作效率。(更多详情,敬请参见: www.ti.com/polycom 。)    HDX 9000
[新品]
什么是 DSP
什么是 DSP ?为什么选择 DSP ?- 数字信号处理 ( DSP ) 已成为数字革命的基础。在手机的核心部分、音频和视频播放器、数码摄像机、电话基础设施、电机控制系统、甚至生物辨识安全设备中,您都能找到数字信号处理器 (DSP)。 每种应用都以信号或数据流工作。数十年以前,开发人员发现在数字域中处理这些信号,比处理模拟信号具有显著的优势: 在不丢失数据的情况下,数字信号比模拟信号传送的距离更远 滤波和清理模拟信号要求高度匹配且昂贵的组件,而数字滤波则能在灵活的代码中实施 使用数字域中的信号能简化增强的信号处理,包括效果、调整分辨率或比特率以及在各格式间移动以提高设备的互操作性 与每次复制的质量不断下降的模
[新品]
自动售货机控制模块VHDL程序设计及FPGA实现
  近年来,随着集成电路技术的迅猛发展,特别是可编程逻辑器件的高速发展, EDA(Electronic Design Automation,电子设计自动化)技术成为电子设计工程师的新宠。EDA技术以计算机为工具完成数字系统的逻辑综合、布局布线和设计仿真等工作。电路设计者只需要完成对系统功能的描述,就可以由计算机软件进行系统处理,最后得到设计结果,并且修改设计方案如同修改软件一样方便。利用EDA工具可以极大地提高设计效率。   利用硬件描述语言编程来表示逻辑器件及系统硬件的功能和行为,是EDA设计方法的一个重要特征。VHDL(Very High Speed Integrated Circuit Hardware Descripti
[嵌入式]
自动售货机控制模块VHDL程序设计及<font color='red'>FPGA</font>实现
莱迪思Nexus技术平台:重新定义低功耗、小尺寸FPGA
物联网AI、嵌入式视觉、硬件安全、5G通信、工业和汽车自动化等新兴应用正在重新定义开发人员设计网络边缘产品的硬件要求。为了支持这些应用,网络边缘设备的硬件方案需要具备下列特征: •低功耗 •高性能 •高稳定性 •小尺寸 莱迪思的研发工程师几年前就开始着手FPGA开发工艺的创新,旨在为客户提供具备上述特性的硬件平台。最终莱迪思成为业界首个支持28nm全耗尽型绝缘体上硅(FD-SOI)工艺的低功耗FPGA供应商。该工艺由三星研发,与如今大多数半导体芯片采用的bulkCMOS工艺有些类似,但优势更为显著,能在显著降低器件尺寸和功耗的同时,大幅提升性能和稳定性。 除了支持全新的制造平台,莱迪思还依托其低功耗、小尺寸
[嵌入式]
莱迪思Nexus技术平台:重新定义低功耗、小尺寸<font color='red'>FPGA</font>
基于DSP的嵌入式通用主动视觉系统
主动视觉(Active Vision)是当今计算机视觉和机器视觉研究领域中的一个热门课题。主动视觉强调的是视觉系统与其所处环境之间的交互作用能力。具体地说,主动视觉系统应具有根据自己在当前环境中所处的状态,如几何位置、姿态、摄像机的成像光学条件等,调整自身各部分的状态参数,使其能够达到一个最佳成像状态,从而使系统能够最方便地完成特定的视觉任务,如动态地跟踪物体的运动。主动视觉系统的研制与开发具有重要意义和广泛的应用前景,如各类导弹的成像导引头、机器人、人机交互研究等。 以往的主动视觉系统大多采用以图形工作站为中心,由图形工作站完成图像的采集、处理、跟踪控制,再通过RS232等接口控制执行机构运动以完成跟踪任务。以图形工作站为中心
[嵌入式]
小广播
最新嵌入式文章
何立民专栏 单片机及嵌入式宝典

北京航空航天大学教授,20余年来致力于单片机与嵌入式系统推广工作。

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2024 EEWORLD.com.cn, Inc. All rights reserved