基于CPCI总线的通用FPGA信号处理板的设计

发布者:Enchanted2021最新更新时间:2009-12-02 来源: 西安电子科技大学关键字:CPCI总线  FPGA  信号处理板  雷达 手机看文章 扫描二维码
随时随地手机看文章

  随着雷达信号处理技术的不断发展以及现代国防对雷达技术的需求,系统对雷达信号处理的要求也越来越高,需要实时处理更加庞大的数据。先进的雷达信号处理设备不仅要求性能高、功能多样化,而且要求信号处理设备的研制、装备周期短,能保持与国际先进水平同步发展。因此有必要发展一种可重构、可扩展的通用信号处理系统,能将雷达信号处理模块化、标准化、通用化。这样,一方面可以通过硬件扩展来适应信号处理规模的变化,另一方面可以通过灵活的软件编程来实现各种信号方式和各种复杂算法。FPGA在雷达信号处理中比DSP更具有优势,主要体现在以下几点:(1)专用设计的硬件电路实现数字信号处理算法可以最大限度地利用其并行性,可以达到比采用DSP处理器串行运算高得多的运算性能,实时性更强;(2)一些新型的FPGA可以实现大量的片内RAM,可以在传统的DSP系统不能达到的高数据率下实现数据的传输和存储等操作;(3)功耗更低。文中采用Ahera公司最新、具有最佳性能、最大密度和最低功耗的高端FPGA StratixⅢ设计了基于CPCI总线的通用FPGA信号处理板,并在某雷达系统中进行了实际应用。

  1 系统实现

  系统可以同时对8路模拟信号进行处理,也可以同时对8路数字信号进行处理,两种工作模式通过外部控制信号来进行自适应选择,系统框图,如图1所示。

系统框图

  选用Altera公司65 nm工艺的高端FGPA产品StratixⅢ系列的EP3SE1 10F1 152C4,StratixⅢ在功耗、性能、易用性和成本等4大方面均有改善,其中可编程功耗技术能够在大幅降低功耗的同时达到高性能要求。与前一代90 nm工艺的Stratix II器件相比,硬件体系结构提升和Quartus II软件改进使StratixⅢ功耗降低了50%,同时性能提高25%,密度则是前者的两倍。每一片EP3SE110F1 152C4同时对两路信号进行实时处理,它内含448个18×18的定点硬件乘法器,85 200个自适应逻辑单元,以及8 MB的内嵌RAM,如此丰富的硬件资源使得利用FPGA来实现雷达信号处理成为了可能,系统硬件总体结构,如图2所示。

系统硬件总体结构

  8路模拟信号通过8路A/D送到FPGA,8路数字信号通过CPCI接口送到FPGA进行信号处理,控制信号通过CPCI接口送到FPGA。信号处理的结果通过PCI9054送到CPCI接口,直接在计算机上对数据进行分析和处理,通过CPCI接口把数据送到后端进行信号处理,同时通过两路D/A观察和分析。[page]

  2 通用FPGA信号处理板的在某雷达系统中的应用

  2.1 通用信号处理板实现数字下变频

  数字下变频是雷达信号处理中的关键技术之一,通常采用低通滤波法来实现数字下变频,低通滤波法包括正交插值、低通滤波和抽样3个部分。数字下变频的算法框图,如图3所示。模拟信号经过A/D正交采样后分别与余弦模块和正弦模块进行点乘,实现正交变换,然后I、Q两路数据各自经过低通滤波器,最后抽样输出。

数字下变频的算法框图

  图4为数字下变频算法的FPGA实现框图,主要分为3模块:数据转换模块、FIR模块和抽样模块,其中数据转换模块实现乘法运算,当外部数据进来时根据不同时刻输出不同的数据,主要包括原值、原值取反和0。

数字下变频算法的FPGA实现框图

  输入时宽带宽积为1 028的线性调频信号,系统实测I路Q路波形,如图5所示。

系统实测I路Q路波形[page]

  2.2 通用FPGA信号处理板实现大时宽带宽积数字脉冲压缩

  数字脉冲压缩(Digital Pulse Compression,DPC)处理是指对雷达接收机接收的雷达回波经过A/D采样后,对数字信号进行脉冲压缩处理。数字脉冲压缩的实现可分为两种:时域法和频域法。时域处理是指雷达回波序列x(n)与匹配滤波器的系数h(n)做卷积运算。此时匹配滤波器的输出为

公式

  参与脉冲压缩的信号和匹配参数都是复数,因而时域处理是一个复数卷积过程,卷积过程也就是乘一累加(Multiply-Accmulate,MAC)的过程。

  对于脉冲压缩系统而言,通常需要处理线性调频信号、非线性调频信号。对线性调频和非线性调频信号,其匹配滤波器系数均可设计成对称形式,通过使用对称结构的FIR滤波器结构,在数据和系数相乘之前,完成数据的相加,乘法的运算量减少N/2次,大大节省了乘法器资源。结构框图,如图6所示。

结构框图

  由于FPGA中乘法器资源非常宝贵,为了提高乘法器资源的利用率,采用时分复用的方法,考虑只用一个乘法器,对其进行时分复用。在不需要较高采样速率的系统中,这种结构可以做到实用高的性价比。在设计滤波器时,根据实际情况灵活地选择乘法器的复用次数Ⅳ和采样频率。从上次加法运算结束到这次加法运算开始的时间间隔内,乘法器应完成N次乘法运算,也就是实现了一次卷积运算,这样就只需要一个乘法器,其时序关系,如图7所示。

时序关系

  时分复用结构框图,如图8所示。

时分复用结构框图[page]

  根据FPGA的速度等级和数据的采样频率,选择乘法器的复用次数为40。利用StratixⅢ的专用增强型锁相环(Enhanced PLL)的倍频功能,生成一个40倍采样频率的时钟作为乘法器的时钟,使乘法器在一个稳定的数据周期内完成40次乘法运算。每40阶作为一个乘累加单元,分别处理,最后对各单元结果求和。每个单元使用两个40选1的选择器,一个选择参与运算的数据,另一个选择参与运算的相应匹配系数,数据和系数同时送到乘法器内,完成运算后,送到累加器中,每完成40次乘法,锁存累加结果yk(n),各级的yk(n)相加,得到最终的脉压结果y(n)。通过时分复用技术,乘法器的数量只需原来的1/40。

  输入时宽带宽积为1 028的线性调频信号,系统实测脉压实部虚部以及模值,如图9所示。

系统实测脉压实部虚部以及模值

  把实测数据导人Matlab进行分析,得到主副比为-42.38 dB,满足了系统的要求,如图10所示。

实测数据

  通用信号处理板实物图,如图11所示。

通用信号处理板实物图

  3 结束语

  文中设计的基于CPCI总线的通用FPGA信号处理板,具有庞大的数据处理能力和高实时性,在实际应用中实现了数字下变频,大时宽带宽积数字脉冲压缩等功能。不用过多考虑硬件设计问题,只要根据通用信号处理板上的资源情况,将设计任务合理地配置到板上各处理单元中,就可提高系统的可靠性,缩短设计周期。这对于数据处理要求高、实时性强、数据量大、处理算法复杂多变的雷达信号处理系统,有着重要的实际意义。

关键字:CPCI总线  FPGA  信号处理板  雷达 引用地址:基于CPCI总线的通用FPGA信号处理板的设计

上一篇:北理工和赛灵思携手打造高性能网络技术实验室
下一篇:基于NCO IP core的Chirp函数实现设计

推荐阅读最新更新时间:2024-05-02 20:56

莱迪思值得一搏吗?
编者注:本文作者nstollon,华盛学院九叔编译,主要介绍了莱迪思的收购案对公司股价的影响。 莱迪思半导体(纳斯达克股票代码:LSCC)股东2月28日投票赞成股权基金Canyon Bridge价值1.3亿美元的收购要约。Canyon Bridge已经花了接近八个月的时间,却未能成功说服美国外资审议委员会(CFIUS)批准该收购案,目前Canyon Bridge将决定是否交由特朗普审批。作为投资者,莱迪思可能以每股8.30美元的价格收购这件事值不值得一搏,我们来讨论一下。 莱迪思成立于1983年,主要从事现场可编程逻辑器件业务。在大多数时间里,公司在这个领域排名第三,落后于赛灵思(NASDAQ:XLNX)和Altera(被英特尔收
[半导体设计/制造]
联华众科——利用FPGA白手创业的公司
FPGA由于其灵活多样的特性,再加上并不昂贵的价格以及广泛的应用,越来越多的设计工程师选择将FPGA作为创业的突破口。北京联华众科科技有限公司就是这么一家公司,利用FPGA,完成了几位年轻人的梦想。 EEWORLD:请简要介绍一下联华众科的发展历程。 联华众科:联华众科完整的公司名称为“北京联华众科科技有限公司”,公司成立于2006年底,正式开始运作的时间是2008年10月初。 联华众科从创立之初就定位于开发板的研发,生产和销售,同时明确了不代理其他家公司的开发板产品的主导思路,只销售自己研发的产品,至今仍然是这个思路。之所以这样,是考虑到如果代理其他公司产品,在售出代理的产品后,在售后服务和售后保障
[嵌入式]
采用FPGA IP实现DDR的读写控制的设计与验证
前言 随着高速处理器的不断发展,嵌入式系统应用的领域越来越广泛,数字信号处理的规模也越来越大,系统中RAM规模不断增加,比如视频监控、图像数据采集等领域,图像处理的实时性对RAM带宽的要求不断增加,传统的SDRAM在带宽上已经逐渐无法满足应用要求,DDR SDRAM(双倍速率SDRAM)采用在时钟CLK信号的上升和下降沿,双沿做数据传输;比传统的SDRAM只在时钟上升沿传输的方式,传输带宽增加了一倍。DDR RAM已开始广泛应用于嵌入式系统中,正逐步取代传统的SDRAM。 DDR RAM操作速度的提高,对设计者来说,对控制时序的设计有了更高的要求;并且,DDR内存采用的是支持2.5V电压的SSTL-Ⅱ标准,不再是SDRAM使用的
[应用]
Turbo简化译码算法的FPGA设计与实现
  Turbo码自1993年提出以来 ,由于其接近香农极限的优异译码性能,一直成为编码界研究的热点。近年来,用户对通信质量的要求越来越高,学者们已将研究重点从理论分析转移到Turbo码的实用化上来。Turbo码现已成为深空通信的标准,即第三代移动通信(3G)信道编码方案 。   Turbo码虽然具有优异的译码性能,但是由于其译码复杂度高,译码延时大等问题,严重制约了Turbo码在高速通信系统中的应用。因此,如何设计一个简单有效的译码器是目前Turbo码实用化研究的重点。本文主要介绍了短帧Turbo译码器的FPGA实现,并对相关参数和译码结构进行了描述。    1 几种译码算法比较   Turbo码常见的几种译码算法中,MAP
[嵌入式]
Turbo简化译码算法的<font color='red'>FPGA</font>设计与实现
一种基于FPGA的振动信号采集处理系统
  振动现象是机械设备运行的伴随过程,结构部件处于工作状态就有振动信号产生,常见故障通过振动和由振动辐射出来的噪声反映。在飞行器的健康监控和诊断过程中,作为提取故障信息的主要手段,振动信号的采集和处理具有特殊重要的意义。   飞行器振动过程的捕捉由于采样点数密集, 传感器 数量多, 传感器 之间同步要求高,对于振动采集系统采样速率、采样精度和数据处理能力提出了更高的要求,单纯依靠CPU完成数据采样和处理越来越力不从心。   以FPGA为代表的可编程逻辑器件以其工作稳定、速度快、灵活的可编程能力等特点,获得了越来越广泛应用。本文提出了一种基于FPGA的振动信号采集处理系统;该系统具有实时性高,纠错能力强等特点,采用数据流控制的方法实
[嵌入式]
一种基于<font color='red'>FPGA</font>的振动信号采集处理系统
基于FPGA的LED大屏幕控制系统的设计实现
  相比于液晶显示、投影显示等其他大屏幕显示技术,LED显示技术有其独特的优越性:高亮度、宽可视角度、丰富的色彩以及可定制的屏幕形状。这些特点使得LED显示屏被广泛应用于工业、交通、商业广告、信息发布、体育比赛等各个领域。   LED大屏幕控制系统是一个融合计算机控制技术、视频技术、光电子技术、通信技术的综合系统。当前主流的LED大屏幕控制系统多以FPGA或FPGA结合其他芯片为主控芯片。目前LED大屏幕正朝着显示面积更大、显示亮度更高、颜色更鲜艳的方向发展。这些都给LED大屏幕控制系统提出了新的挑战。   本文基于Altera公司的低成本Cyclone II系列芯片EP2CQ208C设计了LED大屏幕控制系统,在传统的SDR
[嵌入式]
基于<font color='red'>FPGA</font>的LED大屏幕控制系统的设计实现
以Flash为基础的FPGA大幅降低功耗
  Actel面向高性能及对功耗敏感的系统设计人员推出ProASIC3L系列现场可编程门阵列 (FPGA)。相比前一代ProASIC3 FPGA,新推出的以 Flash为基础的FPGA系列可以在350MHz的工作频率下大幅降低功耗,能分别对动态和静态功耗降低达40% 和 90%。ProASIC3L系列还支持FPGA优化32位ARM Cortex-M1处理器的免费实现。   Actel 高级副总裁Fares Mubarak称:“对我们来说,功耗的重要性绝对毋庸置疑。随着工艺节点不断缩小,静态功耗成为了主要的关注焦点。但过去数年,Actel已大幅降低了静态功耗,使到我们可集中研究动态功耗,而目前动态功耗在功率预算中所占的比例越来越大
[新品]
激光雷达不同类型介绍
如今,激光雷达已被广泛应用于机器人、无人驾驶、AR/VR、3D打印等多个领域,根据应用领域的不同,激光雷达的类型也存在一定差异,机器人是目前激光雷达应用最为火热的领域之一,按照不同的技术路线,可将机器人激光雷达分为TOF激光雷达及三角测距激光雷达两大类型。 TOF激光雷达 TOF激光雷达是一种进行光飞行的时间的测量方法,顾名思义就是发射出一道激光,然后会有一种二极管来进行激光的回波检测,再使用一个很高精度的计时器去测量光波发射到目标物引起反馈再回来的时间差,而光速具有不变性,再将时间差乘以光速便可得到目标物体的距离。 对于TOF的测距原理,如果再加以细分,还可再分为脉冲式及相位式两种。 脉冲式比较简单直接,就是发出一道激光的脉
[机器人]
小广播
最新嵌入式文章
何立民专栏 单片机及嵌入式宝典

北京航空航天大学教授,20余年来致力于单片机与嵌入式系统推广工作。

换一换 更多 相关热搜器件
电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2024 EEWORLD.com.cn, Inc. All rights reserved