[中嵌教育]FPGA CPLD高级班课程8

发布者:知识智慧最新更新时间:2010-01-20 来源: 互联网关键字:FPGA  CPLD 手机看文章 扫描二维码
随时随地手机看文章
关键字:FPGA  CPLD 引用地址:[中嵌教育]FPGA CPLD高级班课程8

上一篇:[中嵌教育]FPGA CPLD高级班课程7
下一篇:变频器与PLC通讯的精简设计及控制方案

推荐阅读最新更新时间:2024-05-02 20:59

Altera推出业界带宽最大的28 nm中端FPGA
2012年10月16号,北京—— Altera公司 (NASDAQ: ALTR) 今天宣布,随着Arria® V GZ型号的推出,进一步拓展了公司的28 nm系列产品,该型号采用了公司业界领先的收发器技术,内核性能总体上提升了两个速率等级,即30%以上。Altera的这些最新型号产品设计用于满足通信和广播应用日益增长的带宽需求。Arria V GZ FPGA具有36个支持背板的收发器,其工作速率高达12.5 Gbps,并且支持各种协议。此外,该型号具有四个独立的72位宽DDR3 DIMM,工作在1600 Mbps。在中端FPGA中,Arria V GZ独有的特性是同时实现了高性能收发器和架构,并提供大量的片外存储器接口。
[嵌入式]
Altera推出业界带宽最大的28 nm中端<font color='red'>FPGA</font>
主控芯片CPU/FPGA存储及单粒子翻转科普
前言 每一次神舟载人飞船和SpaceX卫星的发射升空,都能吸引众多人关注。对于这些神秘的航天飞信器,你知道它们的信息都是怎么处理的吗?航天飞行器信息的处理依靠CPU/FPGA,而指令的执行则凭借存储器。目前市场上大多数售卖主芯片的厂商都是靠存储器起家的。Excelpoint世健公司的工程师Wolfe Yu在此对存储的分类以及它们各自的优劣进行了科普介绍。 半导体存储器功能分类 半导体存储器是一种能存储大量二进制信息的半导体器件,半导体存储器种类很多,一般按功能来分,可以分为只读存储器(ROM)和随机存储器(RAM)。 ROM结构简单,断电以后数据还保留着;重新上电,读出来的数据还能恢复成原来的样子。 图1
[嵌入式]
主控芯片CPU/<font color='red'>FPGA</font>存储及单粒子翻转科普
Xilinx:FPGA处理速度快过GPU
日经亚洲评论13日报导,NVIDIA Corporation虽凭借通用GPU(GPGPU)登上人工智能(AI)芯片一哥位置、但竞争对手早已在一旁虎视眈眈。美国低功耗现场可程序逻辑门阵列(FPGA)制造商Xilinx表示,伙伴厂商利用FPGA芯片进行基因体定序与优化语音识别所需的深度学习、察觉FPGA的耗能低于GPU且处理速度较快。 相较于GPU只能处理运算,FPGA能以更快速的速度一次处理所有与AI相关的信息。 英特尔(Intel Corp.) 在2015年底并购美国FPGA厂商Altera。 在GPU领域落后NVIDIA、超威(AMD)的英特尔打算藉由Xeon Phi进军AI芯片市场。 NVIDIA Corporati
[半导体设计/制造]
基于FPGA的电容在线测试系统设计
  0 引言   PCB在焊接完成后,需要对其元器件进行测试,传统的方法是将其焊离PCB板后测试,但该方法不仅麻烦、效率低,并且容易损伤电路板而极不实用;另一方法就是人工结合机器进行测试,但这需要测试人员有一定的经验,也给测试带来了一定的不确定性,使得测试结果的精准度无法达到现代电路板的可靠性要求。所以,本文研究了一种可行的、简单实用及高精度的电容在线测试电路。另外,随着EDA技术的快速发展,FPGA以其高集成度、高可靠性及灵活性等特点正在快速成为数字系统开发平台,在多种领域都有非常广阔的应用前景。本设计结合上述两特点,设计了一种基于向FPGA内植入Nios II嵌入式软核作为控制器的电容在线测试电路。   1.测试原理  
[测试测量]
基于<font color='red'>FPGA</font>的电容在线测试系统设计
FPGA:22年从配角到主角
任何一个从事后看来很成功的新事物从诞生到发展壮大都不可避免地经历过艰难的历程并可能成为被研究的案例,FPGA也不例外。1985年,当全球首款FPGA产品——XC2064诞生时,注定要使用大量芯片的PC机刚刚走出硅谷的实验室进入商业市场,因特网只是科学家和政府机构通信的神秘链路,无线电话笨重得像砖头,日后大红大紫的Bill Gates正在为生计而奋斗,创新的可编程产品似乎并没有什么用武之地。 事实也的确如此。最初,FPGA只是用于胶合逻辑,从胶合逻辑到算法逻辑再到数字信号处理、高速串行收发器和嵌入式处理器,FPGA真正地从配角变成了主角。在以闪电般速度发展的半导体产业里,22年足够改变一切。“在未来十年内每一个电子设备都将有一个可
[焦点新闻]
度身定制电源管理,让FPGA系统快马加鞭
  FPGA跟随工艺提升的步伐从不曾歇停,融合创新的速度也不断加快,显现出愈加明显的竞争优势,也迎来了广泛的市场空间。随着FPGA不断成为系统核心,其不但成为系统性能的主推手,也成为电源设计的主要推动力量。如今的设计者们都期望能够开发低功耗设计,而大部分FPGA功耗都与FPGA设计人员的实现选择有关,这会影响系统的开关频率、输出负载、供电电压、互联数量以及逻辑和互联模块的结构,这些选择反过来也会影响电源设计人员的选择以及系统设计的综合考虑,影响最终系统的功耗和性能。因而,在设计时就考虑满足基于FPGA的设计对电源的要求和约束,对于系统的整体性能提升日趋重要。相应的,电源管理已日益成为FPGA战略性的竞争优势。 FPGA 需量身定
[电源管理]
度身定制电源管理,让<font color='red'>FPGA</font>系统快马加鞭
FPGA在智能压力传感器系统中的应用
0 引 言 传统气体压力测量仪器的传感器部分与数据采集系统是分离的,抗干扰的能力较差,并且通常被测对象的压力变化较快。因此不仅要求系统具有较快的数据吞吐速率,而且要能够适应复杂多变的工业环境,具有较好抗干扰性能、自我检测和数据传输的功能。 在此,利用FPGA具有扩展灵活,可实现片上系统(SoC),同时具有多种IP核可供使用等优点,设计了能够控制多路模拟开关、A/D转换、快速数据处理与传输、误差校正、温度补偿的智能传感器系统;同时将传感器与数据采集处理控制系统集成在一起,使系统更加紧凑,提高了系统适应工业现场的能力。 1 系统性能及元器件 1.1 智能传感器系统性能要求 传感器压力测量范围:0~5 MPa;系统精度:±0.
[测试测量]
<font color='red'>FPGA</font>在智能压力传感器系统中的应用
FPGA之DDS信号发生器
本文主要涉及以下几个问题 1:频率控制字如何得到 2:DDS的框图 3:用MATLAB得到正弦波的数字量化 4:设计代码 5:仿真代码 6:仿真图 首先将正弦波信号离散化,离散成多少位的根据自己的设计精度要求来定,但最高位一定是符号位,负数用补码来表示;然后用rom或者ram来存储离散后的数据;再由频率控制字的累加来给出地址用于读出ROM或者ram中的数据。 1:相位累加器的位宽设为n,fc/(2^n)称作频率分辨率,这是能分辨出的最小频率,提高相位累加器位宽可以调高频率分辨率。目标频率f=M*fc/2^n ,fc是采样频率,M是频率控制字,由此可以得到频率控制字。 2:DDS框图其中输入到ra
[测试测量]
<font color='red'>FPGA</font>之DDS信号发生器
小广播
最新嵌入式文章
何立民专栏 单片机及嵌入式宝典

北京航空航天大学教授,20余年来致力于单片机与嵌入式系统推广工作。

换一换 更多 相关热搜器件
电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2024 EEWORLD.com.cn, Inc. All rights reserved