多相滤波的数字相干检波原理及FPGA实现

发布者:古宝奇缘最新更新时间:2010-11-12 来源: 电子科技关键字:FPGA  数字信号处理  多相滤波  带通采样定理  数字相干检波 手机看文章 扫描二维码
随时随地手机看文章

  介绍一种利用带通采样定理及多相滤波的方式实现数字相干检波的方法,由于采用数字信号处理的方式获取I、Q基带信号,因此具有镜频抑制能力强、线性动态范围大、系统设备简单、一致性好等优点。文章主要从理论及工程实现两个方面展开论述。

  1 基本原理

  设某一数字滤波器的脉冲响应为h(n),则其Z变换H(z)定义为

  对式(1)展开变换后,可得

  令

  式(2)即为数字滤波器H(z)多相滤波结构,显然H(z)由D个EK(z),K=0,1,2,…,D-1分支滤波器构成,并且每个滤波器的阶数为H(z)阶数的1/D,这种多相滤波的结构不仅能够提高系统实时处理能力,而且可以降低传统滤波器滤波运算后的累计误差。下面对多相滤波技术在数字相干检波中的应用进行理论分析。

  通常,对于载频为fo的带限(带宽B)中频信号,若以采样率为fs=4fo/(2m+1),m=O,1,2,…,且fs≥2B对其采样,通过符号修正及多相滤波的方式可准确获得正交的两路基带信号,如图1所示。

[page]

  设信号x(t)=a(t)cos[2πfot+φ(t)],若以采样率为fs=4fo/(2m+1),m=0,1,2,…,且fs≥2B对x(t)采样后得到的采样序列为

  式中,分别为信号的同向分量和正交分量,对x(n)进行奇偶分路和符号变换,可以得到

  显然,分别为同向分量和正交分量的2倍抽取序列,容易证明的数字谱为

 

  式(7)和式(8)描述了正交解调后同向I及正交Q支路的频谱,但二者的数字谱相差一个延迟因子,这相当于在时域上相差O.5个采样点,需要两个延迟滤波器校正,这两个滤波器需要满足,两路延迟滤波器需要具有相似的幅度或相位特性,保证、支路严格匹配。

  理论分析知,可以采用多相滤波的方式从一原型低通滤波器中取出数字谱相差的两个支路分别对I、Q两路延迟滤波,由于两个滤波器是从同一个原型滤波器中抽取出来的两个分支,因此具有相似的幅度及相位特性。

  设原型滤波器的冲击响应为h(n),由(1)式知,其多相结构第K条支路的冲击响应为

  则EK(z)频率响应为

  令D=4,则式中除i=0项不为零外,其余均为零,所以求得

  提取K=3及K=1作为式(7)及式(8)I、Q两路延迟滤波,得

  由此可见,经过滤波,两个正交得基带信号在时间上完全对齐,满足数字正交相干检波的要求。[page]

  2 仿真分析

  下面采用多相滤波的方法对带宽B=5 MHz,载频fo=60 MHz,信号频率fd的带限信号直接中频采样提取正交的基带分量,采样频率fs=80 MHz,依照多相滤波原理,设计阶数为N,截止频率为B的FIR原型低通滤波器,并从中抽取出数字谱相差两个支路分别对I、Q两路延迟滤波,测试不同频率点的镜频抑制比,仿真测试结果如表1所示。

  从数据中可以看出,原型滤波器阶数n越大,镜频抑制比IR越高,fd越大,镜频抑制比IR有下降趋势。图2和图3分别表示N=32,fd=2.3 MHz的及N=64,fd=3 MHz的带限信号相参处理后的功率谱分析。

  对于N=32,fd=2.3 MHz的带限信号镜频抑制比IR高达106.14 dB,可见结合带通采样定理及多相滤波方式实现对带限信号直接中频采样获取基带信号能够达到很高的镜频抑制比,这是传统的模拟相干检波难以实现的。[page]

  如上文所述,对宽B=5 MHz,载频fo=60 MHz的线性调频信号直接中频采样,利用多项滤波的方式实现数字下变频仿真输出波形,如图4所示。

  图4低通滤波输出的是B=5 MHz,时宽T=10μs的基带线性调频信号,从零点的输出看,I、Q两路完全正交。仿真分析表明,利用多项滤波的方式可实现对基带视频信号的提取,完成数字检波的功能。

  3 FPGA实现

  在一款脉冲压缩体制的雷达中频数字化接收机工程项目中,系统需要实现对带宽B=5 MHz,时宽T=10μs,载频fS=60 MHz的线性调频信号进行直接中频采样,依据带通采样原理,采样频率选为fS=80 MHz。硬件设计原理框,如图5所示。硬件设计中,采用AD9853对微波信号源送的80 MHz的连续波转换为TTL信号的采样时钟及FPGA的工作时钟,同时分频产生20 MHz时钟信号作为DDS芯片AD9854的外部工作时钟,DDS产生60 MHz的脉冲调制的中频信号,A/D转换器采用AD6645,信号和采样时钟同源,具有严格的相位关系,采样后的数字下变频采用Xilinx公司Virtex-Ⅱ系列的XC2V1000来完成,主要包括功能模块为数据的奇偶抽取、符号修正、正交两路延迟滤波,降速抽取、低通滤波以及时序电路设计。

[page]

  FPGA设计中,奇偶抽取电路对80 MHz的时钟分频为40 MHz,利用时钟上升及下降沿分别将采样后的I(0)、Q(1)、I(2)、Q(3)……的序列进行奇偶抽取,对抽取的正交两路数据分别进行符号修正,修正的目的主要是解决采样时符号反向的问题,符号修正电路实现可通过对采样时钟4分频,高电平时I、Q两路数据分别保持不变,低电平时,I、Q两路数据求其每一位逻辑反后加1,功能上相当于乘以-1,修正后的两路输出序列分别为I(0)、I(2)、I(4)、Q(6)……及Q(1)、Q(3)、Q(5)、Q(7)……,由上述理论分析知,两路数据在时间上相差一个采样点,对于数字频率相差个相位,需要通过延迟滤波器来实现时间上对齐,延迟滤波器采用多项滤波的方式实现,即I、Q两路的滤波器的系数由同一个原型滤波器设计而成,FPGA中滤波器设计采用Xilinx的IP核中的FIR模块,延迟滤波后的数据经4倍降速抽取,并通过低通滤波器滤除高阶分量后送外部D/A变换器,低通滤波器采用32阶的FIR数字滤波器,滤波器设计同样采用IP核实现,FPGA设计原理框,如图6所示。

  4 结束语

  文中讨论了直接中频采样下,利用多相滤波的方法实现数字检波的基本原理及实现方法,并给出FPGA实现的工程样例。计算机仿真表明,利用带通采样定理及多相滤波方式对带限信号直接中频采样能够准确可靠地将一定带宽范围内的基带信息提取出来,而且相对传统的模拟相干检波能够获得较高的镜频抑制比,利用FPGA单片资源便可实现单通道甚至多通道的数字相干检波的功能,简化了系统设计,而且在技术指标上又可有效地克服正交通道不一致的问题,具有较高的工程应用价值。

关键字:FPGA  数字信号处理  多相滤波  带通采样定理  数字相干检波 引用地址:多相滤波的数字相干检波原理及FPGA实现

上一篇:地源热泵PLC控制技术在国家体育场(“鸟巢”)中的应用
下一篇:基于FPGA的UART控制器的多模块设计与实现

推荐阅读最新更新时间:2024-05-02 21:11

FPGA帮您实现家居遥控
   引言   人们生活中的家用电器种类日益增多,遥控器的种类也随之增加,不同种类的遥控器之间一般不能相互替代,这给人们的生活带来诸多不便。   各类遥控器功能大致相同,大多都有数字键、启动停止键、前进键、快进键、后退键,复杂的也就是增加几个功能键,现实生活中,由于用户的个体差异,特殊功能键的使用频率很低,甚至部分用户自始至终就从未使用过这类键,因此,这些键完全可以简化和归类使用,对于那些不易简化和归类的少量特殊功能键,可以通过开辟自定义按键区的方法予以解决。   鉴于此,本文以单片机和大规模可编程门阵列FPGA为基础,以记录波形的思想设计了一款自学习式通用家居遥控器,又为原本无遥控功能的电灯、电扇、窗帘等设施追加了
[嵌入式]
精心总结单片机、PSOC、FPGA三者的主要区别
PSoC 相当于MCU+可编程模拟外围电路+可编程数字外围电路。 FPGA是可编程数字外围电路。 现在的 单片机 一般是mcu+有限的固定的模拟或数字外围 PSoC 的最大特点就是集成度高,设计灵活。可以看成是MCU,FPGA/CPLD,ispPAC集合。 1.它里面包含MCU(psoc1为m8c,psoc3为51,psoc5为arm Cortex-M3),这是和你讲的那几种是有区别的。它可以很方便的实现系统设计,虽然fpga可以通过设计实现软核,但增加了设计难度,性能也达不到硬核的程度。 2.PSoC还包含可编程数字模块(类似FPGA/CPLD),以及可编程模拟模块(类似ispPAC),即具有处理数字和模拟两种信号的能力,此外,
[电源管理]
一种基于FPGA的三轴伺服控制器的设计优化
  目前伺服控制器的设计多以DSP或MCU为控制核心,但DSP的灵活性不如FPGA,且在某些环境比较恶劣的条件如高温高压下DSP的应用效果会大打折扣,因此以FPGA为控制核心,对应用于机载三轴伺服控制平台的控制器进行了设计与优化。    1 总体方案   FPGA(Field-Prograromable Gate Array,现场可编程门阵列)是在PAL,GAL,CPLD等可编程器件的基础上进一步发展的产物。FPGA采用了逻辑单元阵列LCA(Logic Cell Array)这样一个概念,内部包括可配置逻辑模块CLB(Configurable Logic Block)、输出输入模块IOB(Input Output Block)
[嵌入式]
GPIB接口的FPGA实现
摘 要:GPIB接口是测试仪器中常用的接口方式。通过将接口设计分解为同步状态机设计和寄存器读写电路设计,采用Verilog语言实现了满足IEEE488.1协议的IP Core设计。将此IP Core固化到FPGA芯片中即可实现GPIB各种接口功能。 引言 在自动测试领域中,GPIB通用接口是测试仪器常用的接口方式,具有一定的优势。通过GPIB组建自动测试系统方便且费用低廉。而GPIB控制芯片是自动测试系统中的关键芯片,此类芯片只有国外少数公司能生产,不仅价格昂贵,而且购买不便。因此,GPIB 接口的FPGA实现具有很大的实用价值。 本文论述的是采用Verilog语言来设计基于IEEE488.1协议的IP Core,然后将用户逻
[模拟电子]
GPIB接口的<font color='red'>FPGA</font>实现
科技巨头收购公司就像去普通人去商店买杂货的情况类似
历时7个月,英特尔的新任CEO Bob Swan终于上任了,并且来到中国接受了国内媒体的采访。在采访中他谈到了英特尔的三大转折性技术:AI、5G和自动驾驶。关于这三大板块布局,英特尔选择了最快的方式:收购。 Bob Swan介绍,“ 5G、人工智能、自动驾驶将给我们带来巨大的机遇,推动计算、分析、存储和检索方面的需求。我们对具有转折性意义的技术领域非常关注。第一,我们非常关注计算机视觉技术,我们收购了Movidius公司,它有着独特的技术,现在也成为了英特尔非常关键的一部分。第二,我们还收购了Nervana公司,它的神经元计算技术(NPU)在业内也变得越来越重要。第三,我们认为FPGA将在未来发挥更大的作用,尤其是在数据中心的
[嵌入式]
科技巨头收购公司就像去普通人去商店买杂货的情况类似
基于DSP+FPGA的红外图像小目标检测系统设计
近年来,红外探测系统因其具有隐蔽性,抗干扰性,全天候工作等特点,在现代战争中具有重要的作用,而红外图像中小目标的检测将直接影响制导系统的有效作用距离及设备的复杂程度,在红外成像制导和预警系统中发挥着举足轻重的作用。 一般说来,由于小目标距离较远,因而在成像系统中表现为微弱特性,并且没有形状和结构特征或特征不明显。同时,由于高于绝对零度的物体均有红外辐射能力,所以自然界中的干扰源很多,很难准确地检测出真正的目标。 本文在数学形态学Top-hat算子对于目标检测的基础上,设计了一种基于DSP+FPGA的图像实时处理系统,使其能够满足高速采样数据流快速存取,快速运算的要求。 1 算法基础 1.1 形态学算法 数学形态学方法是一种非线性滤
[嵌入式]
基于DSP+<font color='red'>FPGA</font>的红外图像小目标检测系统设计
ARM-FPGA杜邦线之片间传输--高速数据串扰
片间传输--高速数据串扰 这几天调试一个东东,STM32的FSMC传输数据给Bingo自制的VGA控制器,由于没有直接打板,板间用了杜邦线连接。FMSC传输模式为最快的速度,FSMC写时序如下图所示,最快达到了72M(HCLK)的速度。但是我用了杜邦线,,没办法。。。神奇的事情不断地发生,幽灵一直在身边,以此分享给大家点滴心得,虽然我也只是知道皮毛。 下图是我项目中STM32与FPGA间,杜邦线连接的图,杜邦线20cm,FSMC 最高HCLK=72MHz。从右到左分别为D0-D15,CS,RS,WR,RD 先贴一下贵人相助时的聊天记录,众人经验总结,精华部分,值得分享:
[单片机]
ARM-<font color='red'>FPGA</font>杜邦线之片间传输--高速数据串扰
利用FPGA实现异步FIFO设计
目前数据采集系统朝着高速和高精度的方向发展。随着FPGA的集成度和运行速度的提高,可以满足高速数据采集系统的需求。FPGA内部具有丰富的存储单元,易于实现各种存储器(如FIFO、双口RAM等);另外,基于查找表的逻辑单元可用于实现各种数字信号处理(如滤波等),以辅助DSP处理器做各种预处理。 TI公司推出的高性能数字信号处理芯片TMS320C6000系列,工作频率最高可达到1GHz,具有处理速度快、灵活、精确和可靠性高等优点,作为数据采集系统中的主处理器,可以满足实时性的要求。基于以上考虑,北京合众达公司开发了采用TMS320C6416和FPGA的高速高精度双通道数据采集系统,每个通道的采样率为3Msps,最高可达10Msp
[应用]
小广播
最新嵌入式文章
何立民专栏 单片机及嵌入式宝典

北京航空航天大学教授,20余年来致力于单片机与嵌入式系统推广工作。

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2024 EEWORLD.com.cn, Inc. All rights reserved