莱迪思半导体公司宣布全面支持使用LatticeXP2TM FPGA的Aptina的高速串行像素接口(HiSPi)。LatticeXP2 HiSPi桥参考设计实现了任意带有传统CMOS并行总线的图像信号处理器(ISP)与Aptina HiSPi CMOS传感器的连接。HiSPi桥解决方案是使用更高分辨率和更高的帧速率的CMOS传感器的理想选择,如安防摄像、汽车应用、高端消费摄像和其他摄像应用等。
免费的HiSPi桥参考设计支持所有Aptina HiSPi模式的规范,并可从www.latticesemi.com/sensorbridge查阅。用户可以下载任何通用的HiSPi接口设计,或使用HiSPi配置工具来生成其所需的特定HiSPi桥。LatticeXP2 FPGA支持1至4条高达700Mpbs 的HiSPi数据通道。支持的HiSPi格式包括Packetized-SP、Streaming-SP、Streaming-S或ActiveStart-SP8。HiSPi桥也设计成用于提供线性或HDR模式下的传感器支持。并行总线接口到ISP是10到16位可配置的并且电压幅度可设为1.8至3.3v。
关于LatticeXP2 FPGA系列
LatticeXP2系列将基于查找表(LUT)的FPGA结构与闪存非易失单元相结合,提供了业界最小尺寸基于SRAM的非易失性FPGA。flexiFLASH方式提供了许多优点,诸如:瞬时上电工作、小的芯片面积、采用嵌入式存储器块的片上存储器、串行TAG存储器和最高的设计安全性。LatticeXP2器件还支持采用莱迪思独特的TransFR技术的现场更新、128位的AES设计加密以及双引导技术。该系列包括五款器件,从5K到40K LUT,并拥有各种封装。所有LatticeXP2 FPGA都已全面量产并已经批量出货了三年。
关于Aptina
Aptina公司是全球领先的CMOS成像解决方案提供商,其不断扩大的一系列产品被用于所有领先的移动电话和笔记本电脑品牌以及包括数码摄像头和摄像机、监控、医疗、汽车和工业应用、视频会议、条码扫描仪、玩具和游戏等在内的许多产品。Aptina致力于为各种应用场合提供成像支持(Imaging Everywhere),不断推动市场创新,如推出用于傻瓜混合式摄像头(MT9F001)的首款14MP CMOS图像传感器,以及业界首款1/4英寸格式的5MP SOC(MT9P111)。Aptina是一家私有公司,投资者包括Riverwood Capital、TPG Capital和Micron Technology。有关Aptina的更多信息,请访问www.aptina.com或者将Aptina RSS feed复制到您喜爱的RSS阅读器中订阅Aptina的最新新闻。
关键字:Lattice XP2TM FPGA
引用地址:
莱迪思参考设计实现ISP与APTINA HiSPi CMOS传感器的连接
推荐阅读最新更新时间:2024-05-02 21:21
基于VHDL语言的卷积码编解码器的设计
1 引言 数字信息在有噪信道中传输时,会受到噪声干扰的影响,误码总是不可避免的。为了在已知信噪比的情况下达到一定的误码率指标,在合理设计基带信号,选择调制、解调方式,并采用频域均衡或时域均衡措施的基础上,还应采用差错控制编码等信道编码技术,使误码率进一步降低。卷积码和分组码是差错控制编码的2种主要形式,在编码器复杂度相同的情况下,卷积码的性能优于分组码,因此卷积码几乎被应用在所有无线通信的标准之中,如GSM ,IS95和CDMA2000的标准中。 目前,VHDL语言已成为EDA领域首选的硬件设计语言,越来越多的数字系统设计使用 VHDL语言来完成。原因是通过VHDL描述的硬件系统“软核”便于存档,程序模
[家用电子]
Achronix再次突破FPGA网络极限!为智能网卡(SmartNIC)提供400 GbE速度和PCIe Gen 5.0功能
Achronix网络基础架构代码(ANIC)提供400 GbE连接速度 加利福尼亚州圣何塞,2023年6月——高性能FPGA芯片和嵌入式FPGA硅知识产权(eFPGA IP)领域的领导性企业Achronix半导体公司日前宣布: Achronix网络基础架构代码(ANIC)现已包括400 GbE的连接速度 。ANIC是一套灵活的FPGA IP模块,专为提升高性能网络传输速度而进行了优化,可用于Speedster®7t FPGA芯片和基于该芯片的VectorPath®加速卡。Achronix的FPGA产品和IP网络解决方案为要求最苛刻的应用提供最高的性能。 随着对高速数据处理的需求呈指数级增长,Achronix始终走在创新的前
[嵌入式]
采用MAX II器件实现FPGA设计安全解决方案
本文提供的解决方案可防止FPGA设计被拷贝,即使配置比特流被捕获,也可以保证FPGA设计的安全性。这种安全性是通过在握手令牌由MAX II器件传送给FPGA之前,禁止用户设计功能来实现的。 基于SRAM的FPGA是易失器件,需要外部存储器来存储上电时发送给它们的配置数据。在传送期间,配置比特流可能会被捕获,用于配置其他FPGA。这种知识产权盗窃损害了设计人员的利益。 本文提供的解决方案可防止FPGA设计被拷贝,即使配置比特流被捕获,也可以保证FPGA设计的安全性。通过在握手令牌由MAX II器件传送给FPGA之前,禁止用户设计功能来实现这种安全性。选用MAX II器件来产生握手令牌,这是因为该器件具有非易失性,关电
[嵌入式]
英特尔FPGA 加速人工智能发展,助力深度学习应用于微软必应
人工智能 (AI) 正在革新各行各业,改变数据的管理和解释方式,而且将帮助人们和企业更快地解决实际难题。 今天的 微软必应智能搜索(Intelligent Search)*新闻 展示了英特尔® FPGA(现场可编程门阵列)技术正如何有效支持全球最先进的一些人工智能平台。借助实时人工智能,必应 (Bing)搜索引擎不仅能够提供标准搜索结果,还能满足用户的更多需求,帮助其快速了解所需知识和信息。必应智能搜索将提供答案而非网页,支持系统理解词语和词语背后的意思,以及搜索的上下文和意图。(观看 视频 ,了解英特尔FPGA助力微软的必应*智能搜索详情。) 在这个以数据为中心的世界,用户对搜索引擎提出了比以往更高的要求。先进的英特尔技
[嵌入式]
在选择合适的 SoC FPGA 时体系结构的重要性
在大部分嵌入式系统中,处理器和现场可编程门阵列(FPGA)完成最繁重的工作。处理器和 FPGA通常单独工作,如果两种技术能够一起出色的协同工作,将形成功能更强大的嵌入式计算平台。 在这些系统中,处理器一般提供高级管理功能,而 FPGA 完成严格的实时操作,大量的数据处理,或者处理器不太容易支持的接口功能。 SoC FPGA 器件在一个器件中成功集成了处理器和 FPGA 体系结构。将两种技术合并起来具有很多优点,包括更高的集成度、更低的功耗、更小的电路板面积,以及处理器和 FPGA 之间带宽更大的通信,等等。这一同类最佳的器件发挥了处理器与 FPGA 系统融合的优势,同时还保留了独立处理器和 FPGA 的优点。 与以
[嵌入式]
立体摄像深度感知的FPGA实现
针对立体摄像的深度感知,FPGA解决方案能使处理器的时间得到缓解,减少或除去器件的成本,例如MPU、DSP、激光器和昂贵的镜头。通过提供给机器人其环境中的差异测绘,FPGA使机器人中的CPU专注于重要的高层任务,例如建图和定位。 差异测绘 加深度感知到机器人的常用技术是用两个水平放置的独立摄像机,互相之间平行分开放置。用差异测绘算法对两个摄像机进行比较,见图1。 图1 差异测绘计算 简单来说,差异是指右面和左面图像之间的差别。物体越接近摄像机,两个图像之间的差异越大。 你可以自己来做一个实验,对着你的脸水平地向上握住一支笔,不停地眨你的左眼和右眼。移动的笔越接近你的脸,你眨眼时觉得移
[嵌入式]
基于ARM和FPGA的嵌入式超声探伤系统
进行数字信号处理,利用TCP/IP协议实现C/S模式下的数据传输,实现了超声探伤的跨平台远程监控。嵌入式探伤仪通过多线程技术进行多任务处理,集超声探伤、数据存储、网络通信于一体。 1 引言
超声技术是无损检测的一种重要方法,很多数字探伤仪以单片机(MCU)为核心,单片机固有的性能瓶颈制约了仪器的性能指标和功能扩展,存在存储体积太小、实时性低等缺点。
嵌入式系统是以应用为中心,以计算机技术为基础,硬件和软件可裁剪,适应应用系统对功能、可靠性、成本、体积和功耗等严格要求的专用计算机系统。基于ARM的处理器具有良好的性能并在嵌入式系统中得到了广泛的应用 。在超高速数据采集方面, FPGA (Fie
[嵌入式]
XScale PXA270在Linux下的FPGA设备驱动
引言 Intel公司推出的XScale采用ARM V5TE结构,是Strong ARM的升级换代产品。XScale PXA270处理器最高主频可达到624M赫兹,加入了Wireless MMX、Intel SpeedStep等新技术,以其高性能、低功耗、多功能等特点在信息家电、工业控制等领域得到了广泛的应用。在嵌入式控制中,“微处理器+FPGA”是一种常用的解决方案,FPGA(现场可编程门阵列)有编程方便、集成度高、速度快等特点,电子设计人员可以通过硬件编程的方法来实现FPGA芯片各种功能的开发,在我们的一个数控平台的研究项目中,采用XScale PXA270作为主CPU,并对其进行FPGA扩展,使其具有插补、电机驱动、信号处
[应用]