2011年7月26号,北京——
活动:Altera®公司今天宣布与代理商合作,将于2011年8月至11月在亚太地区13个城市举办免费的技术研讨会。研讨会将在以下国家举行:中国、韩国、马来西亚、台湾和印度。
在这些研讨会上,出席人员将了解到Altera的28-nm器件系列,包括Stratix® V、Arria® V和Cyclone® V FPGA,将怎样优化实现解决方案,满足您在功耗、性能和成本上的要求。
我们将通过研讨向出席人员介绍Qsys——下一代SOPC Builder,了解它怎样帮助您进一步提高FPGA设计。出席人员还将了解Quartus® II软件的更新特性和功能。这包括新的Qsys系统集成工具、新的扩展器件支持,以及通过改进后的调试方案更迅速的开发电路板等。
主题包括:
•Altera的28-nm FPGA系列产品
•使用28-nm FPGA实现背板设计并进行优化
•使用28-nm FPGA实现外部存储器接口
•Qsys:从SOPC Builder转换到Qsys的5个原因
•使用Altera视频工作台实现视频系统
•28-nm FPGA中的PCI Express®技术
•优化28-nm FPGA设计的功耗和性能
•Quartus II软件11.0新增功能
•使用精度可调DSP模块和采用浮点进行设计
•使用HDL代码产生功能实现Altera FPGA基于模型的设计
此外,出席人员还可以观看Altera及其工业合作伙伴各种创新技术的现场演示,这些合作伙伴包括林Linear Technology、MathWorks、Tektronix和Terasic。
关键字:SOPC Builder Quartus
引用地址:Altera在亚洲13个城市举办2011年度技术巡展
活动:Altera®公司今天宣布与代理商合作,将于2011年8月至11月在亚太地区13个城市举办免费的技术研讨会。研讨会将在以下国家举行:中国、韩国、马来西亚、台湾和印度。
在这些研讨会上,出席人员将了解到Altera的28-nm器件系列,包括Stratix® V、Arria® V和Cyclone® V FPGA,将怎样优化实现解决方案,满足您在功耗、性能和成本上的要求。
我们将通过研讨向出席人员介绍Qsys——下一代SOPC Builder,了解它怎样帮助您进一步提高FPGA设计。出席人员还将了解Quartus® II软件的更新特性和功能。这包括新的Qsys系统集成工具、新的扩展器件支持,以及通过改进后的调试方案更迅速的开发电路板等。
主题包括:
•Altera的28-nm FPGA系列产品
•使用28-nm FPGA实现背板设计并进行优化
•使用28-nm FPGA实现外部存储器接口
•Qsys:从SOPC Builder转换到Qsys的5个原因
•使用Altera视频工作台实现视频系统
•28-nm FPGA中的PCI Express®技术
•优化28-nm FPGA设计的功耗和性能
•Quartus II软件11.0新增功能
•使用精度可调DSP模块和采用浮点进行设计
•使用HDL代码产生功能实现Altera FPGA基于模型的设计
此外,出席人员还可以观看Altera及其工业合作伙伴各种创新技术的现场演示,这些合作伙伴包括林Linear Technology、MathWorks、Tektronix和Terasic。
上一篇:基于CPLD的MIDI音乐播放器
下一篇:赛灵思推出Virtex-7 ESLAB样片 带产品实测!
推荐阅读最新更新时间:2024-05-02 21:30
基于μClinux的SoPC应用系统设计详解
嵌入式系统一般由嵌入式微处理器、外围硬件设备、嵌入式操作系统以及用户应用程序四部分组成,其发展主要体现在芯片技术的进步上,以及在芯片技术限制下的算法与软件的进步上。随着芯片制造技术的发展,嵌入式系统的结构也随之发生了重大变革,从基于微处理器的嵌入式系统到基于微控制器的嵌入式系统,继而将可编程逻辑PLD(Programmable Logic Device)技术引入到嵌入式系统设计中,进而又发展到SoC(System on Chip),最终将PLD与嵌入式处理器结合而成为SoPC(System on Programmable Chip),使得SoPC成为嵌入式系统设计的一个发展趋势。 本文采用SoPC内嵌32位的软核处理器Nios
[嵌入式]
SOPC在PCI总线高速数据传输系统中设计应用
本文针对一体化侦察通信接收机高速数据传输的需求,提出了一种基于S OPC 实现PCI总线高速传输系统的设计方案。该方案将PCI桥与用户逻辑集成到一片FPGA上,并利用片上CPU实现了DMA控制器的自动配置和总线异常处理,提高了系统数据速率。经硬件平台验证,该设计能够实现大于100M bytes/s的PCI总线传输速率。 随着战场电磁环境复杂程度越来越高,侦察与通信系统的融合成为一种必然的发展趋势。数据量大、算法复杂是数字化侦察接收系统的主要特征。使用 DSP 和FPGA进行高速信号谱分析、滤波等预处理,借助通用计算机平台实现信号的分选、显示等后处理是一种理想的系统设计方案。因此,如何构建与PC机间的高速数据通道,便成了侦察接
[嵌入式]
软核处理器助Altera SOPC Builder扩展设计
2008年6月11号,为帮助系统级设计人员在FPGA软核处理器上有更多的选择,Altera公司宣布,Freescale将为SOPC Builder工具推出32位V1 ColdFire软核。为迅速方便的使用Altera® Cyclone® III FPGA建立系统级设计,设计人员现在使用SOPC Builder工具时,可以选择Freescale®、ARM®或者Altera软核处理器以及50多种其他的知识产权(IP)模块。 SOPC Builder是独特的Altera Quartus® II设计软件工具,避免了在FPGA设计中手动完成IP模块系统级任务。设计人员可以从Altera或者第三方IP内核库中选择功能,应用在FP
[新品]
基于SOPC技术的核信息远程采集系统
当今对核环境信息的监测具有重要的社会意义。传统的方法是工作人员进行现场操作以获取核数据。但这种方法存在环境适应能力差、测量周期短等诸多弊端,使得应用场合受到很大限制。例如,在放射性样品储藏室中,需对α及γ辐射总量进行长期监测与控制。由于环境恶劣,工作人员无法长期停留在现场,因此研制一种具有远程信息采集能力的系统具有很强的现实意义。 Internet现已覆盖全球,通过Internet可以方便地传送信息,因此,本系统立足于利用Intemet实现核环境信息的远程采集。在实现上,采用了基于SOPC技术的嵌入式解决方案,通过在FPGA中嵌入NioslI软核处理器和所需外设的IP Core(硅知识产权核),然后再配备相应的网络接口,实现利用
[测试测量]
基于SoPC目标板Flash编程设计的创建及应用
1 引言 随着集成电路工艺技术的不断发展和集成度的提高,嵌入式系统由板级向芯片级过渡,形成一种新的设计方法一片上系统(System on Chip,简称SoC)。SoC从整个系统的角度出发,把处理机制、模型算法、芯片结构、各层次电路,直至器件的实际电路紧密连接起来,在单个(少数几个)芯片上实现整个系统的功能。同时随着现场可编程逻辑阵列(FPGA)技术的日益成熟,将PLD与嵌入式处理器IP软核相结合,形成基于可编程片上系统(System on Programmable Chip,简称 SoPC)的SoC解决方案,使得更加灵活的SOPC成为现代嵌入式系统设计的发展趋势。SoPC是Altera公司提出的一种灵活、高效的SoC
[嵌入式]
基于DSP Builder的VGA接口设计
随着电子技术的发展,VGA( 视频图形阵列)接口出现在很多嵌入式平台上,用于图像信息的实时显示等。在某些情况下,设计者希望通过普通的显示器或投影仪观测FPGA内部的一些矢量信号,即把带VGA接口的显示器当作示波器使用等,这就需要对数据进行处理,使之能够在显示器上实时显示。 本文基于DSP Builder 的VGA接口设计方法,对VGA接口时序和系统设计需求进行了介绍,并在硬件平台下实现一维与二维信号的显示。 VGA接口标准 VGA显像原理 显示器通过光栅扫描的方式,电子束在显示屏幕上有规律地从左到右、从上到下扫描。在扫描过程中,受行同步信号控制,逐点往右扫,完成一行扫描的时间倒数为行频;同时又在行同
[工业控制]
基于SoPC的实时说话人识别控制器
1 算法简介 说话人识别系统主要实现建模及识别两方面功能。建模功能提取语音的特征参数并存储起来形成用户模板。识别功能提取语音的特征参数,与模板参数进行匹配,计算其距离。系统框图如图1所示。本文采用改进的DTW(Dynamic Time Warping)算法和LPCC(Linear prediction cepstrum coefficients)特征参数。 1.1 LPCC算法 (1)分帧:语音信号具有短时平稳性 ,因此先将其分帧,再逐帧处理。 (2)有效音检测:有效音检测基于短时能量和短时过门限率两个参数。判决时采取两级判断法:若短时能量高于高门限则判为有声;若低于低门限则判为静音;若介于两者之间,则再判
[嵌入式]
Altera新版Quartus Prime设计软件延续了设计性能和效能优势
Quartus Prime设计软件架构有效的增强了新一代可编程器件硬件性能,提高了资源利用率 Altera公司(Nasdaq: ALTR)今天发布Quartus Prime设计软件,标志着新一代可编程逻辑器件设计效能新时代的来临。Altera新的软件环境构建在公司成熟可靠而且用户友好的Quartus II软件基础上,采用了新的高效能Spectra-Q 引擎。新的Quartus Prime设计软件经过优化,减少了设计迭代,其编译时间是业界最快的,提高了硅片性能,从而增强了FPGA和SoC FPGA设计过程。 Altera软件和IP营销资深总监Alex Grbic说: 我们的软件工具性能和效能在业界都是最好的,
[嵌入式]