Altera演示业界第一款基于模型的FPGA浮点DSP工具

发布者:EEWorld资讯最新更新时间:2011-09-15 来源: EEWORLD关键字:Altera  DSP  浮点 手机看文章 扫描二维码
随时随地手机看文章

Altera新的高效率浮点DSP设计流程经过了BDTI的验证,这是业界最可信的独立DSP技术分析来源

2011年9月14号,北京——Altera公司 (NASDAQ: ALTR) 今天演示了使用FPGA的浮点DSP新设计流程,这是业界第一款基于模型的浮点设计工具,支持在FPGA中实现复数浮点DSP算法。伯克莱设计技术公司 (Berkeley Design Technology, Inc, BDTI) 进行的独立分析验证了能够在Altera 的Stratix®和Arria® FPGA系列中简单方便的高效实现高性能浮点DSP设计。

Altera浮点DSP设计流程包括集成在DSP Builder高级模块库中的Altera浮点DSP编译器、Quartus® II RTL工具链、ModelSim仿真器,以及MathWorks MATLAB和Simulink工具,简化了FPGA的DSP算法实现过程。浮点设计流程结合并集成了算法模型和仿真、RTL产生、综合、布局布线以及设计验证级等。通过功能集成,在算法级和FPGA级实现了快速开发和设计空间管理,最终减少了在设计上的投入。

Altera产品和企业市场副总裁Vince Hu评论说:“使用Altera高级DSP基于模型的流程,与基于HDL的传统设计相比,设计人员能够更高效迅速的实现并验证复数浮点算法。在高层对算法进行建模并调试后,很容易面向所有Altera FPGA对设计进行综合。”

Altera新的设计流程适用于解决要求较高的线性代数问题,这类问题一般需要浮点提供的动态范围。BDTI测试了可参数赋值的浮点矩阵求逆设计。矩阵求逆是雷达系统、MIMO无线系统以及医疗成像和很多其他DSP应用所使用的代表性处理功能。

在评估Altera的浮点设计流程时,独立技术分析公司BDTI认为:“浮点编译器并没有构建由基本浮点算子组成的数据通路,而是产生融合数据通路,在一个函数或者数据通路中组合了基本算子。这样,避免了传统浮点FPGA设计中的重复表示。” BDTI结论:“采用融合数据通路方法,与以前相比,实现的复数浮点数据通路性能更好,效率更高。”

请访问www.altera.com.cn/floatingpoint,阅读BDTI完整的FPGA浮点DSP设计流程分析报告。

关键字:Altera  DSP  浮点 引用地址:Altera演示业界第一款基于模型的FPGA浮点DSP工具

上一篇:基于V5的3.125G串行传输系统的设计与验证
下一篇:VC5402与外部存储器的接口设计

推荐阅读最新更新时间:2024-05-02 21:34

一种基于CPLD的DSP人机接口模块设计
  CPLD(Complex programmable Logic Device,复杂可编程逻辑器件)是在传统的PAL、GAL基础上发展而来的,具有多种工作方式和高集成、高速、高可靠性等明显的特点。   在超高速领域和实时测控方面有非常广泛的应用,日前的CPLD普遍基于E2PROM和Flash电可擦除技术,可实现100次以上擦写循环。    CPLD选择及其扩展模块的设计   由于TMS320LF2407A是3.3v电平供电的,所以CPLD我们也选择3.3v电平供电的XL型号。XC95144XL是Xilinx公司XC9500系列的一种。它的性能指标为;IO口可配置为3.3v或5v操作。所有输出都提供24mA驱动能力;XC2
[嵌入式]
一种基于CPLD的<font color='red'>DSP</font>人机接口模块设计
中芯国际、灿芯和CEVA力推DSP硬核及平台
该合作协议旨在面向包括通信、连接性、图像、视觉、音频和语音一系列的应用,利用CEVA DSP核心加快客户设计进程。 国际领先的IC设计公司及一站式服务供应商 -- 灿芯半导体(上海)有限公司(以下简称“灿芯半导体”)与中国内地规模最大、技术最先进的集成电路晶圆代工企业——中芯国际集成电路制造有限公司(“中芯国际”,纽交所代号:SMI,港交所代号:981)以及CEVA公司(纳斯达克证券交易所代码:CEVA)——领先的IP平台解决方案和数位信号处理器(DSP) 核心授权商,今日联合宣布:三方将共同开发CEVA DSP硬核,为客户降低研发风险、缩短SoC项目的设计周期。根据协议,灿芯半导体取得一系列基于中芯国际工艺的CEVA D
[嵌入式]
DSP/BIOS在数字监测接收机中的应用
引言     随着通信与信息技术的不断发展及数字产品的普及,DSP被越来越多地应用于各种数字系统中。美国 德州仪器 (TI)公司于20世纪90年代开发了能在其DSP产品上运行的实时操作系统内核DSP/BIOS,并提出一系列DSP软件实施方案来加速应用开发进程。     本文将嵌入式技术应用于数字监测接收机系统设计中,采用TI公司的TMS320DM6437为核心处理器,以DSP/BIOS操作系统为软件平台,通过芯片支持库和应用程序构建成一个完整的数字监测接收机系统。监测接收机通过周期地扫描给定频段,利用频谱分析测量频谱占用度、频率发射类型、带宽和载干比等参数,并实现自动测量。 1 DSP/BIOS     针对TI公司的TMS3
[嵌入式]
定制DSP设计MPEG-4无线视频产品
MPEG-4这种视频标准对处理器的要求非常高。在整个移动通信结构中,仅MPEG-4处理器这一部分就会毫不客气地吞掉大量的资源。因而要想真正实现无线视频应用这一梦想,首先就必须解决MPEG-4信号处理问题。   工程师们已经尝试过采用固定编码逻辑和通用型DSP来完 成这一庞然大物般的MPEG-4处理,但结果均不理想。固定编码逻辑虽然能够提供较高的性能,但设计和实现所需的时间太长,而且得到的设计结果不够灵活,无法满足将来修改的需要。而通用可编程数字信号处理器(DSP)尽管很适合有限冲击响应(FIR)滤波和其他一些MAC密集的应用,但对于可变长度解码和离散余弦变换等视频编解码中固有的算法却又无法有效实现。   那么怎样才能设计出
[工业控制]
定制<font color='red'>DSP</font>设计MPEG-4无线视频产品
基于DSP的自适应滤波器的设计方案
根据自适应滤波的原理,主要论述和分析了易于实现的最小均方差算法,通过比较IIR结构和FIR结构滤波器的优缺点,采用横向FIR结构的自适应滤波器来实现。为了满足自适应滤波的实时性要求,采用TMS320F28234芯片的系统设计,并设计了其硬件最小系统和软件系统,最后用TMS320F28234实现自适应滤波器。仿真结果表明,本方案的自适应滤波器滤波效果优越,具有较强的实用性。   0 引言   滤波是信号处理领域的一种最基本而又极其重要的技术。利用滤波技术可以从复杂的信号中提取所需要的信号,同时抑制噪声或干扰信号,以便更有效地利用原始信号。滤波器在电子电路系统中应用很多,技术也较为复杂,有时滤波器的优劣直接决定产品的性能,所以滤波
[模拟电子]
基于<font color='red'>DSP</font>的自适应滤波器的设计方案
如何优化嵌入式DSP应用的功耗
采用软硬件技术可以提高电源效率,而使用内置电源管理 API 的 DSP RTOS 更容易实现上述目的。 作者:Scott Gary, 德州仪器 (TI) 无线及有线系统设计师均必须重视电源效率问题,尽管双方的出发点不尽相同。 对于移动设备而言,更长的电池使用寿命、更长的通话时间或更长的工作时间都是明显的优势。降低电源要求意味着使用体积更小的电池或选择不同的电池技术,这在一定程度上也缓解了电池发热问题。 对于有线系统而言,设计师可通过减小电源体积、减少冷却需求以及降低风扇噪声来提高电池效率。人们很少会提到这样一个事实:提高电源效率还可节省空间,用以增加能够提高系统性能的组件,尤其是设计小组希望添加一个以上处理器时,这一点非
[工业控制]
如何优化嵌入式<font color='red'>DSP</font>应用的功耗
多通道数据采集系统设计
在以往数据采集系统中,单片机、DSP常被选作主控制器,但随着FPGA性能的不断提高,具有时钟域高、内部延时小、速度快、全部逻辑南硬件完成等优点,因此在高速数据采集方面FPGA有着较大优势,但也存在难于实现复杂算法的缺点。而DSP适合于高速算法的处理,系统采用FPCA+DSP方案,弥补了系统的不足。系统数据采集的控制、缓存及外围通讯部分,用FPCA硬件实现。算法处理由DSP完成。在线采集的数据存放在DSP外挂的SRAM中。 设计采用DE2、THDB-ADA平台进行开发。DE2平台选用FPGA EP2C35F672。THDB-ADA是针对DE2开发板设计的一款子开发板,由FPGA实现对A/D的控制。在系统中只用到了模块的A/D转
[单片机]
多通道数据采集系统设计
8051、ARM和DSP指令周期的测试与分析
摘要 在实时嵌入式控制系统中,指令周期对系统的性能有至关重要的影响。介绍几种最常用的微控制器的工作机制,采用一段循环语句对这几种微控制器的指令周期进行测试,并进行分析比较。分析结论对系统控制器的选择有一定的指导作用。 关键词 指令周期测试 AT89S51 LPC2114 TMS320F2812   在实时控制系统中,选择微控制器的指标时最重要的是计算速度的问题。指令周期是反映计算速度的一个重要指标,为此本文对三种最具代表性的微控制器(AT89S51单片机、ARM7TDMI核的LPC2114型单片机和TMS320F2812)的指令周期进行了分析和测试。为了能观察到指令周期,将三种控制器的GPIO口设置为数字输出口,并采用循环不断地置
[单片机]
小广播
最新嵌入式文章
何立民专栏 单片机及嵌入式宝典

北京航空航天大学教授,20余年来致力于单片机与嵌入式系统推广工作。

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2024 EEWORLD.com.cn, Inc. All rights reserved