ISA总线实现多路同步DDS信号源设计

发布者:brian808090最新更新时间:2011-09-16 关键字:信号源  DDS  ISA  EPlK50 手机看文章 扫描二维码
随时随地手机看文章
    直接数字式频率合成器以其极高的频率分辨率、极短的频率转换时间、相位精确可调、设备结构简单、易集成、体积小及成本低等优点,在高分辨雷达系统、宽带扩频通信系统以及现代测控系统中得到广泛的应用。为了便于信息的采集、处理和操作控制,常常要求信号源基于PC机平台设计。PC机内部有两种常用的总线,即PCI总线和ISA总线。ISA总线接口关系简单.操作控制方便,能够满足系统要求,是比较理想的DDS与计算机的接口总线。随着电子系统复杂性的不断增加,单路DDS已经不能够满足系统需求,多路DDS系统的设计开始成为研究的热点。

  1 系统工作原理

  图1是某自动测试系统的工作原理框图。图中的高稳定度频率基准为整个系统提供频率为50MHz的参考时钟。系统的控制命令由计算机发出,经过ISA总线传输,送到FPGA进行缓存、译码,同步控制三路DDS产生需要的信号。其中,DDS1的输出信号为初始相位可变,脉冲宽度、脉冲周期、脉冲个数等由计算机编程设定的射频脉冲序列。脉冲的载波频率在fT=2lMHz附近可调。该射频脉冲经过功率放大、低通滤波后,在高频开关的控制下发射出去。接收到的反射回波由高频开关选通,与DDS2产生的20MHz第一本振fLO1混频,得到频率为1MHz的中频脉冲调制正弦信号。该中频信号再分成两路,分别与DDS3输出的频率为1MHz二本振fLO2的1支路和Q支路两路脉冲调制正交信号进行相位检波,得到的信号经低通滤波、模数转换,送到计算机进行数据处理。为保证收发信号有效可靠地隔离,在发射波门和接收波门之间插入等待时间。各路信号之间的关系如图2所示。为简便起见,图中只画出了DDS3输出的I、Q两路信号中的一路,这不影响对信号控制时序的理解。

自动测试系统原理框图

 

  

 

  为了便于信号处理,该系统对各路DDS输出信号的时间关系提出了严格的要求:(1)相位检波器的两路正交参考信号相位应严格控制在90°相差上,以保证正交检波器的性能。(2)其初始相位可以通过计算机控制调整。(3)DDS2的输出信号和DDS3的I支路输出信号必须同步,以保证在DDS3同相支路上的信号相位与中频信号的相位保持同步;同时Q路信号必须保持相位的正交。(4)每个射频脉冲周期,各路DDS输出信号的初始相位严格同步,保证回波信号的相参积累。

 2 多路同步设计

  图3是该自动测试系统的数据采集、多路DDS同步单元的实现框图。经过相位检波、低通滤波的I、0两路信号输入到该单元电路中,经OP-07放大、AD976采集后,再经FPGA由ISA总线送入到计算机中。OP-07具有低偏移、高开环增益的特点,适合于高增益的测试系统应用。AD976是采样速率为200ksps的高速16位低功耗模数转换器。FPGA芯片采用Ahera公司的ACEX系列芯片EPlK50,实现ISA总线与三路DDS及数据采集的接口。其灵活的可重新配置特性为实现接口电路提供了极大的方便,片上集成有4OKbit的RAM,便于缓存计算机的控制信息。DDS芯片选择美国模拟器件公司的AD9854。它的相位累加器为48位,利用片上PLL可实现4~20倍的可编程倍频,内部最高时钟可达300blHz,尤为突出的优势在于具有100MHz的高速并行配置接口,内置最大相位误差小于1°的I、Q两路的DAC输出,便于产生lMHz的正交信号。对于该自动测试系统,各路DDS之间的同步关系是电路设计的核心问题。AD9854芯片本身没有同步信号,要实现各路的精确同步,必须对电路进行优化设计。为分析方便,分别从参考时钟、刷新时钟和内部锁相倍频三部分进行讨论。

  

数据采集、多路DDS同步单元实现框图

2.1 参考时钟

 

  成功的同步设计要求各路DDS的参考时钟之间的相位差最小。参考时钟边沿的时间差会使各路DDS输出信号产生相应比例的相位差。参考时钟的边沿抖动要足够小,上升/下降时间要短,以免增加时钟信号的相位误差。数据采集与多路DDS单元电路首先把外部送来的50MHz高精度、高稳定度的正弦信号转换成方渡,送给各路DDS作参考时钟。时钟转换功能利用1:4的PECL时钟分配器SYl00EL15实现。ECL电路是现有各种实用数字逻辑集成电路中速度最快的一种,也是目前惟一能够提供亚毫微秒开关时间的实用数字逻辑电路。SYl00EL15最高可以工作在1.25GHz频率上,器件间的最大偏斜为200ps,单个器件的最大偏斜为50ps,时钟均方抖动仅为2.6ps,上升时间介于325ps和575ps之间。AD9854的参考时钟能够兼容PECL逻辑。射频信号在长线传输过程中,为了抑制由此产生的反射和串扰,SY100EL15的输出与AD9854参考时钟之问的PECL逻辑电路必须良好地匹配。图4的匹配方式是一种比较好的方案。图中:

  

 

  对于3.3V供电的LVPECL电路,R1取126Ω,R2取82.5Ω。AD9854的时钟输入电路有单端方式和差分方式两种,采用差分方式有利于抑制电路产生共模噪声。时钟分配网络布线时,要保证每一路差分时钟信号的走线等长,并且各路DDS时钟信号之间的走线也应当等长。电路板应该按照微带线设计。不同的微带线结构将导致信号传输常数有所差异。

  

 

  2.2 刷新时钟

  AD9854芯片引脚中与配置内核密切相关的信号除了数据线、地址线、写信号以外,还有刷新时钟。写信号的作用是将I/O口上的数据传送到AD9854芯片内部的缓冲区中,而刷新时钟则用于配置AD9854内核的相应寄存器。刷新时钟引脚既可以作为输入信号,工作于外部刷新模式;又可以作为输出信号,工作于内部刷新模式。鉴于多路同步原因,通常工作于外部刷新模式。刷新信号的时序如图5所示。从AD9854内部看,刷新时钟UPDATE实际上是电平有效信号。在该信号出现于AD9854引脚后的第一个系统时钟上升沿,即A时刻,系统时钟识别到刷新时钟。在第三个系统时钟的上升沿,产生AD9854芯片DDS内核的内部刷新时钟。该信号与系统刷新时钟同步,作为将I/O口上的数据配置到AD9854内部配置寄存器的时钟信号。在第四个系统时钟的上升沿,完成对内部寄存器的配置。在第五个时钟的上升沿,产生内部刷新时钟信号的下降沿,配置过程结束。以图5为例,为使该过程工作可靠,应当保证三路DDS芯片的刷新时钟必须超前于相同的系统时钟,即时钟0,否则会导致各路DDS的输出相差一个AD9854的系统时钟。

  2.3 锁相倍频

  根据数模转换的数学模型,DDS输出信号的频率通常不得超过系统时钟频率的40%。以50MHz作为参考时钟产生频率为20MHz的信号会给滤波带来困难。AD9854内部集成了锁相倍频电路,可以将50MHz的参考时钟倍频至200MHz。片上锁相倍频电路带来的问题是环路建立时间会随着AD9854及片外环路滤波器的器件不同而产生差异。这将导致在锁相环路的建立过程中,送给AD9854相位累加器的系统时钟周期数目无法准确预测。因此在环路建立过程中,相位控制字的值必须为零以避免相位累加器的值不断累加。DDS芯片内部集成锁相环路的建立时间典型值约为400μs。为了保证各路DDS的同步,在起始10ms让AD9854输出的频率控制字和相位控制字始终为零。10ms以后,才启动AD9854的输出相位累加过程。待PLL建立起来以后,再改变各路DDS芯片相应的控制字。

  计算机的主控软件用VB语言编写,系统FPGA软件用VHDL语言编写。FPGA内部设计了一个基于FIFO技术的缓冲区,将主控计算机发送过来的各类控制命令暂存。为了简化控制时序,采用的方法是利用ISA总线的数据线依次传输各路AD9854的配置数据和寄存器地址,并且暂时存放在缓冲区中;而后利用ISA总线的写信号作为各路AD9854的刷新时钟信号,完成对DDS芯片的同步配置。

关键字:信号源  DDS  ISA  EPlK50 引用地址:ISA总线实现多路同步DDS信号源设计

上一篇:基于SOPC的嵌入式高速串口设计
下一篇:微处理器的二次引导加载方案

推荐阅读最新更新时间:2024-05-02 21:34

STM32的AD9854 DDS模块调试总结
  DDS基本原理和特点   1、DDS基本原理   直接频率合成技术实际上是通过将存储的波形数据,通过特定算法,经过高速D/A转换器转换成所需要模拟信号的数字合成技术。其基本原理框图如图1所示。   由图1可见,其主要由标准参考频率源、相位累加器、波形存储器、数/模转换器等部分组成。其中,参考频率源一般是一个高稳定的晶体振荡器,其输出信号用于DDS中各部件同步工作。当频率合成器正常工作时,在标准频率参考源的控制下(频率控制字K决定了其相位增量),相位累加器则不断地对该相位增量进行线性累加,当相位累加器积满量时就会产生一次溢出,从而完成一个周期性的动作,即合成信号的一个频率周期。累加器的输出地址对波形ROM进行寻址,从而把存
[单片机]
STM32的AD9854 <font color='red'>DDS</font>模块调试总结
信号源规范使用操作注意事项
信号源属于比较通用的电子测量仪器,在使用中难免有人不懂得规范操作导致仪器出故障,下面由安泰仪器维修中心分享使用信号源仪器的使用注意事项: 1、非相关人员不得随意使用。 2、注意静电防护,尤其是裸露在外的各个接口的静电防护; 3、注意避免接口热插拔:先接好接口,再加信号;先断开信号,再断开接口连接; 4、使用前确认信号源输出处于RFOFF状态; 5、测试过程中信号源的输出功率不超过10dBm; 6、优先设置信号源的发射频率,建议值为-30dBm; 7、测试信号时一般需要在频谱仪上接一个转换头,注意将转换头的螺纹和频谱仪的螺纹对齐再用力拧,否则容易将螺纹损坏(安装和拆卸时需要注意); 8、信号源如需产生调制信号,需使用软件设置参数
[测试测量]
点频信号源
一般来说,点频信号源由三部分组成: 1. 参考源部分:决定整个信号源频率稳定度; 2. 频率合成部分:决定输出信号频率参数; 3. 输出功率控制部分:决定输出信号功率参数 图6 信号源组成框图 合成满足各项指标要求信号的技术称为频率合成技术,对信号频率进行合成的方式主要有三种: 1.直接频率合成 利用振荡器直接输出要求的频率信号,晶体振荡器因其Q值高而得到广泛应用,采用恒温晶振和稳补晶振可进一步提高其频率稳定度。主要应用于单点频率信号合成。 2. 间接频率合成 利用PLL锁相环进行频率合成,其特点是可输出宽频率范围信号,频率变化步进较小,频率跳变速度较快。但存在频率变化步进和相噪指标相矛盾的缺点。PLL间接频率合
[测试测量]
点频<font color='red'>信号源</font>
DDS+PLL高性能频率合成器的设计与实现
频率合成器是决定 电子 系统性能的关键设备,随着通信、数字电视、卫星定位、航空航天、雷达和电子对抗等技术的发展,对频率合成器提出了越来越高的要求。频率合成理论自20世纪30年代提出以来,已取得了迅速的发展,逐渐形成了直接频率合成技术、锁相频率合成技术、直接数字式频率合成技术三种基本频率合成方法。直接频率合成技术原理简单,易于实现,频率转换时间短,但是频率范围受限,且输出频谱质量差。锁相频率合成技术(PLL)具有输出频带宽、工作频率高、频谱质量好的优点,但是频率分辨率和频率转换速度却很低。直接式数字频率合成技术(DDS)的频率分辨率高、频率转换时间快、频率稳定度高、相位噪声低,但目前尚不能做到宽带,频谱纯度也不如PLL。低相位噪
[电源管理]
<font color='red'>DDS</font>+PLL高性能频率合成器的设计与实现
一种新的实现DDS的AVR信号发生器
这是一个AVR DDS信号发生器V2.0新的实施,已经在scienceprog.com出版。 很明显,对于原原理图和固件完全归功于它的原创者。这里呈现的是一个不同的PCB,结构紧凑,单只通孔,便于建筑构件片面的。函数发生器有两个BNC输出:为高速 一平方信号(BNC1)和DDS的信号(BNC2)另一个。偏移和幅度可以用两个调节电位器:在+5 V至- 5V(POT1)和0至10V(POT2)范围幅度范围偏移。向上和向下箭头按钮用于改变函数的类型(正弦,三角等),而左,右箭头按钮用于改变频率值。还有一个改变频率步进单独的菜单。当中间按钮按下时,产生的信号启动。示意图      EAGLE示意图(仅一个状态LED和开/关
[单片机]
一种新的实现<font color='red'>DDS</font>的AVR信号发生器
基于TMS320F2812的变频调压功率信号源
本文介绍应用于仪器和设备测试的高精度宽频率功率信号源的设计。传统的功率信号源一般采用线性电源或模拟控制的功率开关变换电源。随着高性能DSP控制器的出现,使采用数字化控制的功率开关变换电源作为功率信号源成为可能,这有利于提高系统的集成化水平和控制功能。本文介绍的功率信号源采用工作频率为150MHz的DSP TMS320F2812控制。并且采用DC/DC和DC/AC两级联合调节实现。 1 系统的整体结构 本文介绍的功率信号源可提供输出电压从2~100V可变,频牢从20~l000Hz可变,并且可以在50Hz基频的情况下叠加基波幅值0~30%的直流分量与2~9次的各次谐波分量。输出电压幅值最小可调步长和分辨率为O.1V,输出
[嵌入式]
基于TMS320F2812的变频调压功率<font color='red'>信号源</font>
数控电位器在频率可调信号源中的应用
压控振荡器(VCO)的应用十分广泛,若用直流电压作为控制电压,压控振荡器就成了频率调节十分方便的信号源。本言语采用数控电位器,程序控制其产生不同的直流电压,以达到信号源频率可调的要求。实验证明,该智能信号源系统线性度好,频率漂移小,动态范围宽,工作频率高,以及当控制电压为零时中心频率易于设置。 1 系统硬件结构 本系统包括四个模块:单片机、数控电位器、液晶显示模块和多输出压控振荡器。控制器采用ATMEL公司的AT89C2051,它是一种低功耗,高性能,片内含2kB EEPROM和128 RAM的8位CMOS微控制器,与MCS-51单片机兼容。 1.1 9312模块功能及特点 Xicor X9312为8 脚双列直插式封装形
[测试测量]
数控电位器在频率可调<font color='red'>信号源</font>中的应用
一种改善DDS性能的倍频方法
    摘要: 介绍了一种利用倍频的方法来改善DDS的上限频率和杂散电平。首先对DDS的原理和杂散进行分析,在此基础上提出了DDS倍频模块的原理方案。经过实验调试和测试,得到DDS的输出频率为198~220MHz,输出功率为+8.0~+10.5dBm。     关键词: 直接数字合成(DDS)技术 晶体管 倍频 近二十年来,随着数字集成电路和微电子技术的发展,出现了一种新的频率合成技术——直接数字合成(Direct Digital Synthesize)技术。DDS的出现导致了频率合成领域的第二次革命。DDS具有相对带宽很宽、频率捷变速率快、频率分辨率高、输出相位连续、可输出宽带的正交信号、可编程、全数
[应用]
小广播
最新嵌入式文章
何立民专栏 单片机及嵌入式宝典

北京航空航天大学教授,20余年来致力于单片机与嵌入式系统推广工作。

换一换 更多 相关热搜器件
电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2024 EEWORLD.com.cn, Inc. All rights reserved