Altera举行世界上第一款光FPGA技术演示

发布者:清新家园最新更新时间:2012-03-06 来源: EEWORLD关键字:Altera  FPGA 手机看文章 扫描二维码
随时随地手机看文章

2012年3月6号,北京——为创新设计和构建需要大量带宽的应用,Altera公司(NASDAQ: ALTR)今天宣布,在世界上首次演示公司的光FPGA技术。与Avago技术公司联合开发,这一演示展示了Altera的光互连可编程器件怎样大幅度提高互连带宽,同时减小系统复杂度,降低功耗和价格。这一技术演示是Altera公司最近的系列创新之一,这些创新包括,业界为FPGA开发的第一个OpenCL程序,以及28-Gbps收发器技术,实现了业界最高数据速率以及优异的信号完整性。Altera于上一季度在部分用户中进行演示,并将于2012年3月6号到8号在洛杉矶会议中心举行的光纤通信大会暨展览(OFC)的2825展位上进行首次公开演示。

随着数据速率接近100-Gbps以及更高速率,计算机和存储、通信基础设施和广播市场的下一代应用要求大幅度提高带宽。通过在一个封装中集成可编程器件和光收发器,Altera的光FPGA技术能够突破铜和传统光解决方案在传送距离、功耗、端口密度、成本和电路板复杂度上的限制。

Altera的IC工程副总裁Bradley Howe评论说:“光FPGA技术演示表明了Altera致力于开发创新技术,解决业界关键难题,最终推动创新发展。随着数据速率需求的持续快速增长,工程师需要超越铜和传统的光解决方案,才能满足下一代视频、云计算和3D游戏应用的性能、成本和功耗需求。”

这一演示在公司的Stratix® IV FPGA 100G开发套件测试电路板上展示Altera的光FPGA技术,套件集成了Avago技术公司的12通道MicroPOD光模块。通过在含有FPGA的封装中集成高速光收发器,从芯片I/O焊盘到光收发器输入的电信号通路缩短到不足一英寸。短通路减小了由信号通路中杂散因素造成的信号劣化和抖动,提高信号完整性,减小数据误码。这类集成还帮助工程师降低电路板开发总成本和工程成本。

在一个环回配置中,这一演示采用芯片的内部数据流发生器,展示了各种长度数据包100GbE数据流的发送和接收。采用FPGA收发器和光模块建立数据通路,实现了低于10^-12的误码率(BER)。短路由距离提高了信号完整性,将辐射电磁干扰保持在很低的水平。还展示模块外壳温度和激光偏置电流等数字诊断监视(DDM)功能,以探测潜在的问题,防止出现链路损耗。这对于数据中心应用非常关键,在数据中心,一旦出现链路中断,将意味着数百万美元的损失。最后,演示展示了光FPGA独特的热沉功能,这保证光信号在标准0°C到70°C温度范围内能够保持稳定。

Avago公司光纤产品部副总裁兼总经理Philip Gadd评论说:“作为数据中心光技术的世界领先公司,Avago与Altera合作,结合我们成熟的MicroPOD光模块和他们的Stratix FPGA,使嵌入式并行光技术从概念发展到集成应用。这将支持FPGA用户充分发挥数据中心目前使用的并行光接口的宽带和紧凑封装优势。”

关于Altera光技术发展的详细信息,包括即将推出的视频和白皮书,请访问www.altera.com.cn/optical 。

关键字:Altera  FPGA 引用地址:Altera举行世界上第一款光FPGA技术演示

上一篇:莱迪思宣布支持松下1080P图像传感器
下一篇:MATHWORKS 推出基于 MATLAB 生成 HDL 代码的产品

推荐阅读最新更新时间:2024-05-02 21:56

FPGA器件在嵌入式系统中的配置方式的探讨
引言 在当今商业竞争日益加强的环境中,产品是否便于现场升级和是否便于灵活运用,成为商家迅速占领市场的关键因素。在这种背景下,Alter公司开发的基于SRAM LUT结构的FPGA器件得到了广泛应用。 现场可编程门阵列FPGA(Field Programmable Gate Array)是一种高密度可编程逻辑器件,其逻辑功能是通过把设计生成的数据文件配置进芯片内部的静态配置数据存储器(SRAM)来实现的,具有可重复编程性,可以灵活实现各种逻辑功能。由于SRAM的易失性,每次系统上电时必须重新配置数据,即ICR(In-Circuit Reconfigurability)。只有在数据配置正确的情况下,系统才能
[嵌入式]
Achronix全新Speedster22i系列FPGA直接面向目标应用
美国加州圣克拉拉, 2012 年 4 月 24 日— Achronix 半导体公司今日宣布了其 Speedster22i HD和HP产品系列的细节,它们是将采用英特尔22nm技术工艺制造的首批现场可编程门阵列(FPGA)产品。Speedster22i FPGA产品是业内唯一针对应用的高端FPGA,而且仅消耗28nm高端的FPGA一半的功率,成本也仅为它的一半。 Speedster22i器件是首批包括内置端到端、硬核IP接口协议功能的FPGA,主要面向通信和测试应用。Speedster22i的硬核IP包括完整的I/O协议栈,可用于 10/40/100G、Interlaken、PCI Express gen1/2/3和用于2.
[嵌入式]
FPGA上真的结合高性能模拟器件并且马上要量产了
日前,Xilinx全球宣布,其即将推出采用 RF 级模拟技术的 全可编程 (All Programmable) RFSoC,该方案在集成方面取得了突破性的进展,其将高性能 ADC 和 DAC 完美集成到了 SoC 中。 Xilinx在官方稿件中指出:“该方案的好处通过用集成直接 RF 采样技术取代分立数据转换器,RFSoC 可削减 50-75% 的功耗和封装尺寸,这也是大规模 MIMO 5G 无线电和毫米波无线回程的关键。同时,SoC 与直接 RF 信号处理的结合为数字域中提供了全面的灵活性,将我们与适合商用、面向无线基础设施的软件无线电的距离拉得更近了。” RFSoC FPGA的优势汇总 严格意义上来讲,
[嵌入式]
<font color='red'>FPGA</font>上真的结合高性能模拟器件并且马上要量产了
用中档FPGA实现高速DDR3存储器控制器
   引言   由于系统带宽不断的增加,因此针对更高的速度和性能,设计人员对存储技术进行了优化。下一代双数据速率(DDR)SDRAM芯片是DDR3 SDRAM。 DDR3 SDRAM具有比DDR2更多的优势。这些器件的功耗更低,能以更高的速度工作,有更高的性能(2倍的带宽),并有更大的密度。与DDR2相比,DDR3器件的功耗降低了30%,主要是由于小的芯片尺寸和更低的电源电压(DDR3 1.5V而DDR2  1.8V)。 DDR3器件还提供其他的节约资源模式,如局部刷新。与DDR2相比,DDR3的另一个显著优点是更高的性能/带宽,这是由于有更宽的预取缓冲(与4位的DDR2相比,DDR3为8位宽),以及更高的工作时钟频率。然而,
[嵌入式]
用中档<font color='red'>FPGA</font>实现高速DDR3存储器控制器
FPGA进行系统设计的Xilinx软件使用方法
  Solution:在对FPGA设计进行最初步的系统规划的时候,需要进行模块划分,模块接口定义等工作。通常,我们只能在纸上进行设计。虽然在纸上我们可以很随意地书写,而用纸画的不方便就在于,如果对某一个模块进行较大改动,那么常常因为留出的空余纸张不够,而导致拿一张新的白纸重新画一遍。   Question: 我们能不能使用软件进行系统规划呢?   Solution: 答案是可以的。下面以ISE 7.1为例作说明:   1) 画一个空模块,仅定义端口 - 新建Schematic,选择Tools - Symbol   Wizard,里面可以定义Symbol名和端口属性。完成后生成sym格式的Symbol。   2) 将Sym
[嵌入式]
对<font color='red'>FPGA</font>进行系统设计的Xilinx软件使用方法
英特尔FPGA加速人工智能发展,助力深度学习应用于微软必应
人工智能 (AI) 正在革新各行各业,改变数据的管理和解释方式,而且将帮助人们和企业更快地解决实际难题。 今天的 微软必应智能搜索(Intelligent Search)*新闻展示了英特尔® FPGA(现场可编程门阵列)技术正如何有效支持全球最先进的一些人工智能平台。借助实时人工智能,必应 (Bing)搜索引擎不仅能够提供标准搜索结果,还能满足用户的更多需求,帮助其快速了解所需知识和信息。必应智能搜索将提供答案而非网页,支持系统理解词语和词语背后的意思,以及搜索的上下文和意图。(观看视频,了解英特尔FPGA助力微软的必应*智能搜索详情。) 在这个以数据为中心的世界,用户对搜索引擎提出了比以往更高的要求。先进的英特尔技术可帮
[嵌入式]
FPGA和ARM的Profibus-DP主站通信平台设计
引言     Profibus-DP是由西门子公司推出的一种开放式现场总线标准,用于现场级分布式自动化外设之间的高速数据传输。Profibus在2007年4月突破2000万节点大关。据PI(世界性的现场总线Profibus用户组织)称现在已经超过2 500万个节点,并希望在2012年突破5 000万个节点,年销售芯片450万个。     目前国内业界对于Profibus-DP的研究和相关产品的开发都是基于国外提供的专用协议芯片(主站多数采用西门子推出的ASPC2,从站多采用SPC3等智能通信芯片),而没有协议芯片样机开发的相关报道。对于主站的开发,国内一些科研院所(北航706教研室、中科院、浙大等)也曾利用可编程逻辑器件配合MCU
[单片机]
Achronix FPGA增加基于Linux的RISC-V软处理器的支持,以实现可扩展数据处理
Achronix FPGA增加对Bluespec提供的基于Linux的RISC-V软处理器的支持,以实现可扩展数据处理 Bluespec支持加速器功能的RISC-V处理器将Achronix的FPGA转化为可编程SoC 加利福尼亚州和马萨诸塞州,2024年4月—— 高性能FPGA芯片和嵌入式FPGA(eFPGA)硅知识产权(IP)领域的领先企业Achronix半导体公司,以及RISC-V工具和IP领域的行业领导者Bluespec有限公司,日前联合宣布推出一系列支持Linux的RISC-V软处理器,这些处理器都可用于Achronix FPGA产品Speedster®7t系列中 。这是业界首创,Bluespec的RISC-V处理器现
[嵌入式]
Achronix <font color='red'>FPGA</font>增加基于Linux的RISC-V软处理器的支持,以实现可扩展数据处理
小广播
最新嵌入式文章
何立民专栏 单片机及嵌入式宝典

北京航空航天大学教授,20余年来致力于单片机与嵌入式系统推广工作。

换一换 更多 相关热搜器件
电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2024 EEWORLD.com.cn, Inc. All rights reserved