Achronix全新Speedster22i系列FPGA直接面向目标应用

发布者:fnfeecjknquc最新更新时间:2012-04-24 来源: EEWORLD关键字:Achronix  Speedster22i系列  FPGA 手机看文章 扫描二维码
随时随地手机看文章

 

美国加州圣克拉拉, 2012 年 4 月 24 日— Achronix 半导体公司今日宣布了其 Speedster22i HD和HP产品系列的细节,它们是将采用英特尔22nm技术工艺制造的首批现场可编程门阵列(FPGA)产品。Speedster22i FPGA产品是业内唯一针对应用的高端FPGA,而且仅消耗28nm高端的FPGA一半的功率,成本也仅为它的一半。

Speedster22i器件是首批包括内置端到端、硬核IP接口协议功能的FPGA,主要面向通信和测试应用。Speedster22i的硬核IP包括完整的I/O协议栈,可用于 10/40/100G、Interlaken、PCI Express gen1/2/3和用于2.133Gbps DDR3的内存控制器。在其他的FPGA中,这些功能都由可编程阵列来实现,使时序收敛具有挑战性并要求占用可编程阵列中高达50万个的等效查找表(LUT)。这给传统的FPGA设计增加了大量的成本和功耗,而在Speedster FPGA产品中它们都是基本的连接。此外,嵌入式硬核IP消除了采购、集成和测试这些功能相应的软核IP成本。

“我们与通信和测试领域内的领先公司密切合作,根据他们的要求来设计我们的FPGA产品,以满足其在性能、功耗和成本方面的要求。”Achronix的总裁和首席执行官Robert Blake说:“这种将英特尔22nm工艺的领先性,与我们在内核结构及面向目标应用的嵌入式硬IP这两个方面的创新相结合,意味着我们的客户将拥有一种高端的FPGA解决方案,其功耗和成本都为具有竞争性FPGA产品的一半。”

“我们差异化战略的一部分是集成同类中最佳的、经芯片验证过的IP。” Achronix创始人兼董事长John Lofton Holt表示:“例如,除了英特尔22nm工艺所提供的巨大的功耗和性能优势之外,我们的Speedster22i器件还充分发挥了一整套业界领先的I/O接口技术、核心技术的和由英特尔开发的封装IP。这帮助我们获得以前无法达到的性能和信号完整性新高度,并同时减少我们的开发时间和开发成本。”

针对不同目标应用的两个产品系列

Speedster22i有两个产品系列,即HD和HP这两个共享相同I/O功能和硬核IP的产品系列。两个系列都充分发挥了Achronix的CAD Environment (ACE) 开发平台,它为开发工程师提供了一种方便和熟悉的工具环境。

HD系列:HD系列FPGA是一系列基于同步的FPGA产品,它们将密度最高的FPGA与最低的功耗结合在一起。在HD系列中有四个成员,其中最大的器件拥有170万个有效的查找表和144Mb嵌入式RAM。此外,还带有最多可达16个28Gbps的高速收发器(SerDes)、64个12.75Gbps的SerDes和960个通用2.133Gbps的I/O,HD系列提供了业界最高的I/O带宽,这是高端交换机和桥接应用的关键。


HP系列:HP系列FPGA产品利用了Achronix拥有专利的picoPIPE ™自定时钟体系结构,且可运行在高达1.5 GHz的主频上,比基于同步的FPGA快3到4倍。Speedster22i HP FPGA产品专为前馈数据流和DSP应用获得最大性能而设计。HP系列有两款产品,其中最大的器件拥有25万个查找表和64 Mb的嵌入式RAM 。

功耗优势

    对于目标应用,嵌入式硬核IP消耗的功率比在通用FPGA的可编程结构中执行相同功能要少90%。此外,由英特尔的22nm FinFET工艺所提供的创新可少耗达50%的功率,同时比构建在28nm平面工艺上的晶体管快接近40%。对于HD系列器件,这些因素结合在一起带来了比主流FPGA低出最高可达50%的总功率消耗。

现已可提供的、强劲的第三代ACE设计工具

HD和HP两个系列都由Achronix成熟的和易于使用的ACE设计软件4.2版本提供支持,该软件现已可供货。ACE是唯一构建在业界标准的Eclipse平台开源平台上的FPGA设计工具,使ACE对曾经使用过构建于Eclipse平台的其他任何设计工具的工程师都简单易学。

    “我们面向应用的FPGA产品提供了一种明明白白的成本和功耗优势,但我们的客户也很关注设计效率,”Achronix市场营销副总裁Steve Mensor说。“我们功能强大且可靠的ACE设计工具现已进入第四代,使时序收敛更加轻松。我们强大的设计工具、内核性能优势和嵌入式硬核IP组合在一起,在绝大多数情况下使时序收敛犹如按下按钮般容易。”

早期合作者计划

    Achronix专注于其客户的成功。为确保Speedster22i顺利达产并确保对其早期客户的全面支持,Achronix推出了一个早期合作者计划,以帮助客户很容易地从传统的FPGA转移到Speedster 22i。早期合作者计划包括评估板、 现场培训和技术支持。客户应该联系Achronix 以获取有关早期合作者计划的详细信息。

器件的供货

    HD1000 的工程样片将在2012年第三季度开始发货。HD1000是业内最大的FPGA,带有超过100万个有效LUT和84Mb的嵌入式RAM。其余的HD和HP器件将在未来12个月内推出。

关键字:Achronix  Speedster22i系列  FPGA 引用地址:Achronix全新Speedster22i系列FPGA直接面向目标应用

上一篇:赛灵思显示目标设计平台加速超高分辨率 4K2K 显示器开发
下一篇:面向未来十年 赛灵思发布Vivado设计套件

推荐阅读最新更新时间:2024-05-02 22:01

利用FPGA新特性实现高可靠性汽车系统设计
目前,汽车中使用的复杂电子系统越来越多,而汽车系统的任何故障都会置乘客于险境,这就要求设计出具有“高度可靠性”的系统。同时,由于FPGA能够集成和实现复杂的功能,因而系统设计人员往往倾向于在这些系统中采用 FPGA。不过,将FPGA用于汽车系统时需要关注两个主要问题:确保用于FPGA初始化的配置代码正确无误;防止器件工作时SRAM的内容遭到损坏。只有这些问题得到彻底解决,FPGA才能成为高度可靠汽车系统的组成部分。幸运的是,目前通过AEC-Q100认证的FPGA已加入先进的特性,能够有效解决上述问题。本文介绍的几个方案可用于解决保护初始化配置和防止潜在的SRAM内容损坏的问题。 保护FPGA的配置 随着系统上电,基于SRAM的F
[嵌入式]
一种高速帧同步和相位模糊估计的方法及其FPGA实现
0 引 言   数字通信中的消息数字流总是用若干码元组成一个“字”,又用若干“字”组成一“句”。因此,在接收这些数字流时,同样也必须知道这些“字”、“句”的起止时刻,在接收端产生与“字”、“句”起止时刻相一致的定时脉冲序列,统称为群同步或帧同步。帧同步的检出一般可用相关检测技术完成。以往数据通信中的速率不是很高,相关检测的问题容易解决,但数字通信的日益高速率化的趋势,对实时状态下的相关检测提出了新的难度挑战。实际上,很多高速数传系统比如中继卫星通信系统,要求用户星和地面站下行链路间的传输数据率越来越高,达到了数百兆甚至上千兆的水平。在这样的高速环境下对数据进行实时的处理,就更加困难。   PSK调制在通信领域得到了广泛的应
[嵌入式]
一种高速帧同步和相位模糊估计的方法及其<font color='red'>FPGA</font>实现
美乐威在其最新的HDMI视频采集卡上采用莱迪思半导体FPGA
美乐威在其最新的HDMI视频采集卡上采用莱迪思半导体FPGA 中国上海——2022年11月17日——莱迪思半导体公司, 低功耗可编程器件的领先供应商,近日宣布美乐威电子科技有限公司(下称“美乐威”)选择莱迪思CrossLink™-NX FPGA产品打造其最新的Eco Capture和视频编码传输类产品。 莱迪思CrossLink-NX FPGA基于屡获殊荣的莱迪思Nexus™平台,可提供行业领先的低功耗、小尺寸、可靠性和高性能,满足开发人员创建创新的嵌入式视觉和人工智能解决方案的需求。 美乐威总裁童涌先生 表示:“CrossLink-NX是一款出色的产品,其低功耗和可靠的PCIe性能使其成为我们视频采集设计的最佳选择。我们
[嵌入式]
推动智能和互联企业系统发展,打造强大 4K 视频体验
在如今的办公空间中,连接至关重要。随着人们从会议室转移到较小的协作和“杂乱”空间再转移到小隔间,他们希望从任何地方都能够快速访问所需信息,获得无缝体验。 为了满足这种工作环境的变化,商业音视频系统正在实现真正的统一,将 PC 等各种设备与视频会议系统和投影仪以及员工“自带”个人设备连接起来。与此同时,连接标准也在不断演变,以支持 4K、高动态范围 (HDR) 和 8K 视频,从而改进这些环境中的图像质量。这些趋势给解决方案创新者带来了挑战,需要他们创建更智能的系统,以经济的成本将各种设备无缝连接在一起。 随着人们从工作场所会议室转移到较小的协作空间再转移到小隔间,他们希望从任何地方都能够快速访问所需信息,获得无缝体验。 这种
[嵌入式]
利用Xilinx FPGA和分解器数字转换器简化角度测量
自从人类发明了转轮,我们就希望了解如何通过改变精度提高转轮转动效率。在过去几个世纪,科学家和工程师已经研发了许多方法来实现此目标,期间轮-轴系统的基本原理得到了广泛应用,从汽车、音量旋钮、各种机械形式的齿轮到简陋的手推车,几乎每种机械系统均采用了这一原理 。 经过多个时代的探索,人们发现让转轮高效运转的最重要因素并非转轮本身(为何不彻底改造它呢?),而是转轮的轴角。目前测量和优化轴角的最有效方法是采用角度传感器。现有许多种角度传感器都能够通过轮轴监控和改进促进轮周效率优化;但如果配合使用FPGA,您就能够取得非常显著的效果,同时能够提高众多应用中的轮轴/轮周效率。 在详细介绍工程师们如何最佳利用赛灵思FPGA达到上述目的之前,先
[测试测量]
利用Xilinx <font color='red'>FPGA</font>和分解器数字转换器简化角度测量
莱迪思将参加2023年上海国际嵌入式大会,带来最新的FPGA技术进展
中国上海——2023年6月7日—— 莱迪思半导体公司 ,低功耗可编程器件的领先供应商,今日宣布将参加在 中国上海举办的2023年国际嵌入式展会 ,展示其最新的技术进展。公司将举办关于网络边缘AI计算的会议,还将在展台上展示基于莱迪思器件的嵌入式视觉、AI、安全、功能安全和互连演示。这些解决方案可以帮助工程师设计面向未来的网络边缘汽车、工业和安全应用。 • 参展方:莱迪思半导体 • 内容/时间: o 莱迪思展台和方案演示:6月14日 – 16日;3号展厅#A086展台 o 大会会议日程:北京时间6月14日(13:45-14:05) • 嵌入式AI会议:通过低功耗FPGA为智能PC带来
[嵌入式]
ARM与FPGA沟通的桥梁—米尔PYNQ开发板
前言:PYNQ全称为Python Productivity for Zynq,即在Zynq全可编程ARM&FPGA融合处理架构的基础上,添加了对Python的支持。 PYNQ希望能够借助Python语言本身易用易学、扩展库多而全、社区活跃贡献度高等特性,有效降低Zynq嵌入式系统的开发门槛,并为人工智能,ADAS,机器视觉等高拓展性/高复杂度应用需求提供更好支撑。PYNQ将ARM处理器与FPGA器件的底层交互逻辑完全封装起来,顶层封装使用python,只需要import对应的模块名称即可导入对应的硬件模块,即可进行底层到上层数据的交互或者为系统提供硬件加速。 PYNQ突出优点在于:可直接调用Python库和FPGA硬
[嵌入式]
ARM与<font color='red'>FPGA</font>沟通的桥梁—米尔PYNQ开发板
中科亿海微完成3亿元B轮融资,加速打造FPGA高端芯片
近日,中科亿海微电子科技(苏州)有限公司(以下简称:中科亿海微)如期完成总规模3亿元的B轮融资,本轮融资由苏州吴中区甪盛投资领投,山东同科晟华基金、诸瑞资本、恒邦资本、中赢资产跟投。本轮募集资金将主要用于公司14nm工艺亿门级高端FPGA芯片设计项目、特种集成电路产品测试线建设项目,。 据悉,中科亿海微成立于2017年,是中国科学院空天信息创新研究院所属高新技术企业,由中国科学院“可编程芯片与系统研究室”整体转制成立。公司坚持全正向设计技术路线,研制具有高可靠性的嵌入式可编程电路IP核、可编程逻辑芯片和EDA软件,实现可编程逻辑芯片软硬件的全面自主可控。 中科亿海微目前已形成龙珠、神针、神盾三大产品家族产品,同时为面向大数据、云
[手机便携]
小广播
最新嵌入式文章
何立民专栏 单片机及嵌入式宝典

北京航空航天大学教授,20余年来致力于单片机与嵌入式系统推广工作。

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2024 EEWORLD.com.cn, Inc. All rights reserved