Altera率先在业界推出全系列28-nm FPGA产品

发布者:柳絮轻风最新更新时间:2012-09-07 来源: 21ic关键字:Altera  28-nm  FPGA 手机看文章 扫描二维码
随时随地手机看文章
    21ic讯 Altera公司日前宣布,开始成品发售28-nm FPGA系列所有三种产品,包括,Stratix® V、Arria® V和Cyclone® V 器件。Altera 最新发售低成本、低功耗产品系列中容量最大的Cyclone V FPGA, 为业界树立了新 里程碑。通过此次发布,Altera率先提供经过优化的产品级解决方案,包括全系列高端、中端和低成本FPGA,设计满足用户的各种产品设计需求,突出其产品优势,从而也保持了公司在28-nm的技术领先优势。

Altera元器件产品市场资深总监Patrick Dorsey 评论说:“当前的客户需要能够尽快加速其应用,获得收益的量产解决方案。Altera非常重视所有28-nm系列的产品支持,提供定制工艺技术、体系结构和收发器技术,帮助我们的客户以低成本、高性能和低功耗迅速实现量产。”

Cyclone V FPGA

Cyclone V系列采用了TSMC的28-nm 低功耗(28LP)工艺进行开发,满足了目前 大批量、低成本应用对最低功耗、最低成本,以及最优性能水平的要求。该系列还包括具有集成了基于双核ARM®硬核处理器系统(HPS)的型号,与前一代产品相比,总功耗降低了40%。Cyclone V的其他特性包括:

- 业界功耗最低的串行收发器,每通道功耗只有88-mW;

- 800-Mbps DDR3,含有集成硬核存储器控制器;

- PCI Express® (PCIe®) Gen2 硬核知识产权(IP)模块,提供多功能支持。

Cyclone V系列是密度范围最广的28-nm FPGA,可高效实现工业、 无线、固网、 军事和汽车等应用。

Arria V FPGA

Arria V 28-nm FPGA 功耗比前一代产品低40%, 实现了中端FPGA 业界功耗最 低的收发器,每通道在6 Gbps时功耗不到105 mW,10 Gbps时每通道功耗不到165 mW。对于远程射频单元、长期发展规划(LTE)无线通信设备、室内演播混频器、10G/40G线路卡等中端应用,Arria V FPGA以最低总功耗实现了最佳性能。

Stratix V FPGA

今年上半年,Altera发售了Stratix V 28-nm FPGA系列的多种型号, 目前已经 开始量产发售所有型号。Stratix V FPGA是唯一使用TSMC 28-nm高性能(28HP) 高K 金属栅极(HKMG)工艺进行制造并经过优化的FPGA,比竞争器件高出一个速率等级。Stratix V FPGA是业界唯一成品发售、具有28-Gbps集成收发器的单片器件。Stratix V的其他特性包括:

- 容量最大的存储器接口,支持2,133-Mbps DDR3;

- 数字信号处理功能(DSP)性能高达2.5 TMAC;

- PCIe® Gen3 x8支持

部分重新配置功能以及协议实现配置(CvP)功能优势互补,使用现有PCIe链路,进一步提高了灵活性,设计人员使用Stratix V FPGA提高了系统性能和带宽, 同时降低了功 耗。这些改进满足了高性能应用需求,包括,千兆以太网(GbE)线路卡、军用雷达、 光传送网(OTN),以及演播服务器等应用。

Altera的28-nm系列产品

Altera的28-nm FPGA系列产品通过其Cyclone V、Arria V、Stratix V FPGA 系列 以及HardCopy® V ASIC系列,为用户提供了清晰的差异化解决方案。

供货信息

现在开始发售Altera的Cyclone V 5CGTD9器件,以及Arria V和Stratix V FPGA 系列的多个型号产品。Quartus® II v12.0软件为全系列产品提供支持。

关键字:Altera  28-nm  FPGA 引用地址:Altera率先在业界推出全系列28-nm FPGA产品

上一篇:一种应用于OFDM系统中的符号精确定时算法的FPGA实现
下一篇:Altera 高性能系统开发套件加速“超高清“视频处理

推荐阅读最新更新时间:2024-05-02 22:18

Altera和中国移动在MWC 2015上展示5G的虚拟化C-RAN平台
联合开发的下一代平台支持实现集中式、协调、基于云的无线网络 在今天的2015年度移动世界大会上,Altera公司(Nasdaq: ALTR)和中国移动展示了联合开发的集中式/协调/云射频接入网(C-RAN)平台,该平台主要面向下一代虚拟化5G无线网络。这一方法将极大的提高用户在小区边沿的体验,实现更高的通道容量和频谱效率,降低了网络功耗,支持灵活而又灵巧的网络部署。C-RAN将能够为5G无线网络运营商建立非常新的业务模型,为最终用户开发很多新应用。 参观人员在移动世界大会上访问中国移动展位 (3号馆3A10展位) 能够体验到这一虚拟平台实现的移动宽带服务(语音、数据和视频呼叫),以及服务器至服务器的实时服务迁移。这演
[嵌入式]
莱迪思推出业界首款集成USB的小型嵌入式视觉FPGA
— 业界首款拥有硬核USB的人工智能&嵌入式视觉应用FPGA,拓展小型、低功耗FPGA产品系列 — 中国上海——2023年9月27日—— 莱迪思半导体公司,低功耗可编程器件的领先供应商,今日宣布推出莱迪思CrossLinkU™-NX FPGA产品系列,这是业界首款同级产品中集成USB器件功能的FPGA。 CrossLinkU-NX FPGA通过硬核USB控制器和物理层(PHY)、独特的低功耗待机模式和一整套参考设计,加速设计配备了USB的系统并简化散热管理。CrossLinkU-NX FPGA拓展了莱迪思在嵌入式视觉传感器与USB主机接口领域的领先地位,旨在满足不断增长的客户需求,简化计算、工业、汽车和消费电子市场应用中
[嵌入式]
基于FPGA的PCI总线接口原理研究与设计
  在现代数据采集及处理系统中,ISA、EISA、MCA等扩展总线已无法适应高速数据传输的要求,而PCI局部总线以其优异性价比和适应性成为大多数系统的主流总线。    PCI总线特点   PCI总线宽度32位,可升级到64位;最高工作频率33MHz,支持猝发工作方式,使传输速度更高;低随机访问延迟(对从总线上的主控寄存器到从属寄存器的写访问延迟为60ns);处理器/内存子系统能力完全一致;隐含的中央仲裁器;多路复用体系结构减少了管脚数和PCI部件;给于ISA、EISA、MAC系统的PCI扩展板,减少了用户的开发成本;对PCI扩展卡及元件能够自动配置,实现设备的即插即用;处理器独立,不依赖任何CPU,支持多种处理器及将来更高性
[嵌入式]
基于<font color='red'>FPGA</font>的PCI总线接口原理研究与设计
Achronix和MoSys携手为5G无线和宽带网络加速提供解决方案
联合解决方案可提供基于FPGA的、高速可编程的解决方案 中国深圳市,2021年11月 – 高性能现场可编程逻辑门阵列(FPGA)和嵌入式FPGA(eFPGA)半导体知识产权(IP)领域的领导性企业Achronix半导体公司,与专注于加速数据智能以实现快速、智能数据访问的半导体和IP解决方案供应商MoSys, Inc.(纳斯达克股票代码:MOSY),近日联合宣布双方达成合作,为5G无线核心和边缘网络、数据中心以及宽带有线网络提供一种全新的、基于FPGA的、高速的、可编程的基础设施解决方案。 该解决方案将Achronix的Speedster®7t系列FPGA器件与MoSys的Stellar数据包分类平台IP(Stellar Pac
[嵌入式]
打开通往30亿美元增量市场的新大门
全新低功耗中端Avant FPGA平台的面世,不但意味着莱迪思迈入了中端FPGA供应商的行列,还打开了一扇通往30亿美元增量市场的新大门。 与此前的产品相比,主要面向通信、计算、工业和汽车等领域的Avant平台在性能和硬件资源方面得到了进一步的强化,例如逻辑单元容量达到了500K,相比以往100K-150K的配置,提升了5倍;带宽提升了10倍,计算性能提升30倍。 “低功耗”、“先进的互联”和“优化的计算”是该平台的三大核心特点,其关键的架构亮点包括25G SERDES和并行I/O标准,可满足各种接口的需求,支持各类外部存储器接口,包括DDR4、DDR5和LPDDR4以及传统标准。同时,与同类竞品器件相比,封装尺寸减
[嵌入式]
打开通往30亿美元增量市场的新大门
FPGA为核心的逻辑控制模块的数据采集系统
    在图像处理系统中,首先对摄像头采集的视频信号进行A/D转换,将模拟图像信号转化为数字信号,提供给后端的处理系统进行图像处理。而视频图像采集系统是多媒体信息处理、视频监控等系统的前端子系统,是视频处理系统中不可缺少的部分。传统视频采集系统一般电路复杂、成本高,而且较难满足实时性的要求,而采用视频摄像头+视频解码器+FPGA的模式,可简化电路的复杂性,其中视频解码器对摄像头采集的信号进行AD转换,FPGA对信号的采样进行控制。FPGA的时钟频率高、时间延迟小,可以满足实时性的要求。基于以上的优点文中采用些结构来实现视频图像的采集。 1 视频解码器SAA7113H     SAA7113H是Philips公司的一种增强型视频输入处
[单片机]
以<font color='red'>FPGA</font>为核心的逻辑控制模块的数据采集系统
基于FPGA的IJF数字基带编码的实现
1 引言 20世纪80年代初,加拿大渥太华大学的费赫教授(K.Feher)领导的科研小组发明了IJF-OQPSK调制技术。IJF-OQPSK中文名称叫做无码间干扰和抖动-交错正交相移键控。他是现代数字恒包络调制技术中新型的调制技术之一。 进行这种调制时,首先要对数字基带信号进行IJF编码,将其变换成一种无码间干扰和抖动、频谱主瓣窄、具有快速滚降的基带波形,然后再用OQPSK调制。这样,调制后的基带信号就具有了以下特点:以调波的相位平滑连续,而且每个号码内的相位变化不会超过π/2,以调波的包络近于恒包络,频谱主瓣窄,高频滚降快,带外能量低。 2 IJF编码原理 在数字传输系统中,与误码率有直接关系的是接收信号在取样点上
[应用]
赛灵思宣布交付全球性能最高的DSP平台——VIRTEX-5 SXT FPGA
该平台集成了用于并行处理的增强型DSP模块、最高的存储器与逻辑资源比以及用于提供最高I/O带宽的低功耗串行收发器 2007年2月6日,北京 - 全球可编程解决方案领导厂商赛灵思公司(Xilinx, Inc. (NASDAQ:XLNX))今天宣布开始向市场交付针对高性能数字信号处理(DSP)而优化的65 nm Virtex-5 SXT现场可编程门阵列(FPGA)器件的首批产品。SXT平台创造了DSP性能的行业新纪录——550MHz下性能达352 GMAC,而且动态功率较上一代90nm器件相比降低35%。此外,SXT平台还是第一个集成了串行收发器的DSP优化的FPGA产品系列。 通过三款可满足下一代无线和视频应用对超高DSP带宽
[新品]
小广播
最新嵌入式文章
何立民专栏 单片机及嵌入式宝典

北京航空航天大学教授,20余年来致力于单片机与嵌入式系统推广工作。

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2024 EEWORLD.com.cn, Inc. All rights reserved