基于FPGA的数字三相锁相环优化设计

发布者:初入茅庐最新更新时间:2012-10-22 来源: 现代电子技术关键字:FPGA  三相锁相环  乘法复用  CORDIC 手机看文章 扫描二维码
随时随地手机看文章
   

摘要:数字三相锁相环中含有大量乘法运算和三角函数运算,占用大量的硬件逻辑资源。为此,提出一种数字三相锁相环的优化实现方案,利用乘法模块复用和CORDIC算法实现三角函数运算,并用Vetilog HDL硬件描述语言对优化前后的算法进行了编码实现。仿真和实验结果表明,优化后的数字三相锁相环大大节省了FPGA的资源,并能快速、准确地锁定相位,具有良好的性能。
关键词:FPGA;三相锁相环;乘法复用;CORDIC

0 引言
    在PWM整流器、不间断电源(UPS)、有源电力滤波器(APF)等需要并网的电力电子装置控制中,获得电网电压的相位是系统控制的前提。一般都采用锁相环PLL来获取电网电压的相位。三相电网电压可能存在三相不平衡,电压有谐波、频率、相位突变。为了全面反映电网电压的真实状况,采用三相锁相环来锁定电网电压相位角,而且三相锁相环的抗干扰能力更强。采用现场可编程门阵列(FPGA),并以硬件方式实现三相锁相环,可充分体现FPGA硬件的高速性,且不受CPU资源的制约。
    本文对数字三相锁相环的系统原理和算法实现进行了研究,并对三相锁相环在FPGA中实现的算法进行了优化设计。通过采用乘法模块复用和基于坐标旋转数字式计算机(CORDIC)的算法计算含有三角函数的坐标转换模块,节省了数字三相锁相环实现所需的硬件开销。用硬件描述语言Verilog HDL设计出了整个三相锁相环系统。该三相锁相环在以Altera公司芯片CyconeⅡEP2C15AF256C8为主芯片的实验板上进行了验证。

1 三相锁相环的基本原理
1.1 锁相环基本原理
   
锁相环一般由鉴相器(PD)、环路滤波器(LF)、压控振荡器(VCO)组成。锁相环是一个相位反馈系统。鉴相器把周期性的输入信号与VCO反馈来的相位信号进行比较,得到一个相位误差;误差经环路滤波器进行滤波,环路滤波器的输出被用作控制信号送入VCO,用来消除输入、输出信号的相位差。
1.2 三相锁相环的结构与原理
   
三相锁相环的拓扑结构如图1所示。

b.JPG


    数字三相锁相环的关键模块是矢量控制中的2个系统变换:从a-b-c三相静止坐标到α-β两相静止坐标的Clarke变换(C32)和从α-β两相静止坐标到d-q两相旋转坐标(基波同步速为ω0)的Park变换(Cdq):
         a.JPG[page]

 

    
    c.JPG
    式中:U为电压的有效值。
    锁相环未锁定时q分量为一交流分量,与已设的分量q*=0比较得到一直流分量,以此完成鉴相。直流分量再经过由PI控制器组成的低通滤波器控制压控振荡器,最终使得ω与ω0相等,q分量为0,达到锁相。

2 三相锁相环的系统仿真
   
根据图1三相锁相环的拓扑结构,在Matlab/Simulink中搭建系统仿真模型。三相电压为220 V,采样频率为fs=5 kHz,压控振荡器的中心频率为f=50 Hz,通过仿真调整,最终确定Kp=0.02,K1=0.001,使锁相环锁相的速度与精度达到最佳效果。图2(a)是三相锁相环在0.05 s内的三相电压ua,ub,uc仿真波形;图2(b)是三相锁相环在0.05 s内的两相旋转坐标下ud,uq仿真波形,d轴分量大约在0.01 s稳定为0,即0.5个周期达到锁相;图2(c)是三相锁相环在0.05 s内的三相电压a相位角θ与VCO输出相位角θ*的仿真波形,θ与θ*在0.01 s基本完全重合,达到锁相。结果表明,三相锁相环可在0.5个周期内快速、准确地锁定电网电压。

d.JPG[page]

 

    3 三相锁相环的FPGA设计
3.1 未优化的三相锁相环的FPGA结构
    根据图1三相锁相环的拓扑结构及原理,三相锁相环的基本硬件结构如图3所示。
    首先通过采样,将三相电压离散化并处理为32 b有符号数,经过Clarke变换与相应的参数相乘后相加得到两相静止坐标的分量μα,μβ。共有5个乘法运算,3个加法运算。然后是Park变换,在此三相锁相环中只需要μq分量,需要2个乘法运算,2个三角函数计算,1个加法运算。后面的PI控制器需要2个乘法运算,2个加法运算。最后是VCO需要2个加法运算。整个运算过程共需要9个乘法运算,9个加法运算,2个三角函数运算。
    从对三相锁相环的基本结构分析可知,整个过程需要9个乘法运算,2个三角函数运算。在FPGA中实现乘法运算和三角函数运算会消耗大量的资源。特别是传统的查表法三角函数运算在消耗大量资源的同时还存在精度问题。
3.2 三相锁相环的优化设计
   
由于该设计采用25 MHz的系统时钟,而采样频率为5 MHz,所以设计的时序余量非常大。依据面积和速度的平衡与互换的基本原则,针对乘法运算多的特点,采用乘法复用,系统中只保留一个乘法模块,通过合理选择,达到时分复用。
    在Park变换中存在的三角函数运算,可以通过CORDIC算法优化。CORDIC算法是通过基本的加法和移位运算来代替乘法和三角函数运算的,特别适合矢量旋转的运算。使用迭代的方法,多步完成要旋转的角度。CORDIC算法可以实现如式(6)所示的运算。
    e.JPG
    式中:x0,x1为初始坐标;θ为要旋转角度;y0,y1为最终的坐标。通过对式(6)的分析与Park变换相比较可以发现,只要把角度取负,就可以通过CORDIC算法完成整个Park变换的运算。
    优化后系统的硬件结构如图4所示。

f.JPG



4 结语
   
本文分析了三相锁相环的基本原理。针对FPGA的特点对锁相环进行了优化设计,并利用Verilog HDL硬件描述语言编码实现。该设计可直接用于PWM整流器、UPS等控制系统中。

关键字:FPGA  三相锁相环  乘法复用  CORDIC 引用地址:基于FPGA的数字三相锁相环优化设计

上一篇:单片机+CPLD结构体系在电子设计中的应用
下一篇:基于FPGA的逆变控制系统的研究

推荐阅读最新更新时间:2024-05-02 22:23

TMS320C61416 EMIF下双FPGA加载设计
  基于SRAM结构的FPGA容量大,可重复操作,应用相当广泛;但其结构类似于SRAM,掉电后数据丢失,因此每次上电时都需重新加载。   目前实现加载的方法通常有两种:一种是用专用Cable通过JTAG口进行数据加载,另一种是外挂与该FPGA厂商配套的PROM芯片。前者需要在PC机上运行专用的加载软件,直接下载到FPGA片内,所以掉电数据仍然会丢失,只适用于FPGA调试阶段而不能应用于工业现场的数据加载。   后者虽然可以解决数据丢失问题,但这种专用芯片成本较高,供货周期也较长(一般大于2个月),使FPGA产品的开发时间受到很大约束。因此希望找到一种更简便实用的FPGA芯片数据加载方法。根据FPGA芯片加载时序分析,本文提出了
[工业控制]
TES、Altera强强联手,共谋FPGA型PCI图形控制器IP
TES Electronic Solutions和Altera Corporation公司日前宣布,双方即将推出适用于汽车和工业显示器应用的FPGA型高质量PCI图形IP内核。该显示控制器/加速矢量引擎(D/AVE)PCI IP内核让系统设计者可以快速将高质量TFT象素等图形功能集成到Altera公司所有的低成本Cyclone型和高端Stratix系列FPGA中。 D/AVE通过亚象素处理和扩展的反锯齿功能产生高质量的矢量图形。它采用了通用的PCI接口,提供了一种创新型着色引擎,在硬件上成为灵活性系统集成的主要部件。可应用于导航、汽车仪表板和OSD显示器、飞行以及工业等领域。 TES公司高级销售和营销副总裁Nick Walke
[焦点新闻]
基于ARM+FPGA的1394总线在TFT-LCD检测系统中的应用
IEEE1394是最初由Apple公司提出的高速串行总线,1995年IEEE(电气和电子工程师协会)将其认可为IEEE1394-1995规范 。但是在IEEE1394-1995中存在一些模糊定义 ,为了解决这些问题,又提出了IEEE1394a规范和IEEE1394b规范。1394作为一种成熟的总线,具有传输速率高(传输速率可达1.6 Gb/s,采用塑料光纤时可达3.2 Gb/s)、支持热插热拔、即插即用、拓扑方便等优点。被广泛应用于军事和航空业,更被美国航天局NASA确定为未来航天器的高速数据总线 。随着1394技术的推广和应用,将其应用到工业控制系统中更是一种趋势,而国内对1394总线在工业系统中的应用研究还不深入。本文主要介绍1
[单片机]
据说有了这款SoC,高速实时的数据采集/处理就不需要FPGA
在航空电子设备、 测试测量 设备和医疗影像设备当中,高速、实时的数据采集与处理处于核心地位。过去,在模拟前端(AFE)和处理器之间,我们需要一块FPGA或ASIC 来实现数字转换和数字滤波功能。最近, 德州仪器 (TI)嵌入式处理器业务拓展经理庞金鹏先生向我们介绍了该公司新近推出的一款SoC,据称它不仅可以取代这类系统中的FPGA,而且系统开发时间更短、价格更低、功耗更小。 这款SoC的型号是66AK2L06。其中66代表C66x DSP,A代表ARM核,K代表keystone架构,2代表第二代。最后的数字06说明它有6个核(两个ARM核和4个DSP内核)。而字母L则是为了纪念Hedy Lamarr,一个奥地利犹太
[嵌入式]
据说有了这款SoC,高速实时的数据采集/处理就不需要<font color='red'>FPGA</font>了
基于AVR和FPGA高精度数字式移相发生器的设计
1引 言   语音编码算法利用语音信号的冗余信息及某些人耳不敏感的信息,可以在低比特率上获得较高质量的重建语音,压缩编码一直是通信中的关键技术。语音信号研究者们一直在寻求一种在保持语音质量不显著下降的情况下使语音信号的编码比特率最小的方法,特别地,低比特率语音编码体制(比特率在4.8 kb/s以下)因其广泛的需求而得到研究者的重视。   语音编码器的性能常常用比特率、延时、复杂度和质量4个属性来进行衡量,因此,在分析语音编码器的性能时,主要应该考虑这些属性。值得注意的是,这些属性之间不是孤立的,而是相互紧密联系的,例如,低比特率的编码器一般比高比特率的编码器有更大的延时、更高的算法复杂度和较低的语音质量。因此在对各种编码算法进
[单片机]
基于AVR和<font color='red'>FPGA</font>高精度数字式移相发生器的设计
嵌入式闪存成就MAX 10 FPGA的系统价值
30年的低成本创新 中国有句俗话叫“30年河东,30年河西”,Altera在1984年发布了第一款非易失PLD EP300器件,30年间,可编程器件在性能上不断发展甚至挑战摩尔定律,工艺技术也有了长足的进步,电子设计领域出现了很多替代品,而终端应用领域更是发生了翻天覆地的变化,这一定是PLD的发明者不曾想到的。最近一年,终端需求也使得芯片领域加速创新。就Altera来说,在过去6个月,其相继发布了3款足够“有料”的FPGA及SoC系列:Arria 10、Stratix 10以及MAX 10,它们都是Altera在创新大潮中重磅推出的“第10代”(Generation 10)产品,也为Altera第4个十年打下了坚实的基础。
[嵌入式]
嵌入式闪存成就MAX 10 <font color='red'>FPGA</font>的系统价值
一种基于FPGA的立体视频转换系统研究设计
  自由立体显示器是一种无需佩戴辅助装置就能观看三维立体效果的显示器。由于立体显示器能够真实还原三维信息,因此在军事、商业、医疗等领域有着广阔的发展前景 。   随着立体显示器研究的不断发展,自由立体显示技术日趋成熟,不断涌现出各种新型的立体显示技术 。其中基于视差的立体图像显示技术以实现方便和技术成熟的优点被广泛应用 。传统的立体图像源通常不能直接用于新型立体显示器显示,为立体显示器提供合适的图像源成为立体显示研究的一个重要环节。本文介绍一种基于视差原理的立体显示器的视频转换系统,它能够将已有的立体视频格式转换成所需的视频格式。   基于视差的立体显示器需要在屏幕上同时显示一对立体图像,因此显示器所需的图像格式也不同于平面显
[嵌入式]
一种基于<font color='red'>FPGA</font>的立体视频转换系统研究设计
小广播
最新嵌入式文章
何立民专栏 单片机及嵌入式宝典

北京航空航天大学教授,20余年来致力于单片机与嵌入式系统推广工作。

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2024 EEWORLD.com.cn, Inc. All rights reserved