Xilinx投片首个ASIC级可编程架构UltraScale之行业首款20nm器件

发布者:创新火箭最新更新时间:2013-07-10 来源: EEWORLD 手机看文章 扫描二维码
随时随地手机看文章

    2013 年 7 月 10 日,All Programmable FPGA、SoC 和 3D IC 的全球领先企业赛灵思公司 (Xilinx, Inc. (NASDAQ:XLNX) )今天宣布,延续 28nm 工艺一系列行业创新,在 20nm 工艺节点再次推出两大行业第一:投片半导体行业首款 20nm 器件,也是可编程逻辑器件(PLD)行业首款 20nm All Programmable 器件;发布行业第一个 ASIC级可编程架构 UltraScale™。这些具有里程碑意义的行业第一发布,延续了赛灵思在 28nm领域投片第一款器件以及在 All Programmable SoC、All Programmable 3D IC 和 SoC 增强型设计套件上所实现的一系列行业第一的优势。

 

    赛灵思公司可编程平台产品部高级副总裁 Victor Peng 指出:“我们制定了业界最激进的 20nm 投产计划,我相信,和最接近的竞争产品相比,赛灵思在在高端器件上远远领先至少一年的时间,而在中端器件上则领先至少半年左右。当你结合采用台积(TSMC)技术和我们的 UltraScale 架构,并通过我们的 Vivado® 设计套件进行协同优化,我们相信将比竞争对手提前一年实现 1.5 至 2 倍的系统级性能和可编程系统集成 ——相当于领先竞争产品整整一代。”

            赛灵思公司全球高级副总裁,亚太区执行总裁,汤立人 (Vincent Tong)   

 

 

    赛灵思同台积合作,就像 28HPL(高性能低功耗)开发过程一样,把高端 FPGA 的要求注入 20SoC 开发工艺之中。赛灵思和台积公司在 28nm 工艺节点上的通力协作,让赛灵思成为行业第一个 28nm All Programmable FPGA、SoC 和 3D IC 器件的推出者,把赛灵思推上了性价比和功耗、可编程系统集成以及降低材料清单(BOM)成本方面领先一代的地位。现在,赛灵思已经将这种行之有效的行业领先合作模式从 28nm 扩展到 20nm,推出了行业首个 ASIC 级可编程架构 — UltraScale。

    最新开发的 UltraScale 架构包括 20nm 平面晶体管结构 (planar)工艺和 16nm 乃至FinFET 晶体管技术扩展,包括单芯片(monolithic)和 3D IC。它不仅能解决整体系统吞吐量扩展限制的问题和时延问题,还能直接应对先进节点芯片性能方面的最大瓶颈问题— 互联。

    现在,人们需要采用一种创新型的架构来管理数百 Gbps 的系统性能,以实现全线速下的智能处理能力,并扩展至 Tb 级性能和每秒 10 亿次浮点运算水平。我们需要的不光是增加每个晶体管或系统模块的性能,或者扩展系统中模块的数量,而是要从根本上提升通信、关键路径和互联,以满足海量数据流和实时包、DSP 和/或图形处理的要求。

[page]

     UltraScale 架构通过在全面可编程的架构中采用尖端 ASIC 技术,可解决如下挑战:

 

针对海量数据流而优化的宽总线支持多兆位(multi-terabit)吞吐量

多区域类似 ASIC 的时钟、电源管理和下一代安全性

高度优化的关键路径和内置的高速存储器串联,消除 DSP 和包处理的瓶颈

二代 3D IC 系统集成芯片间带宽的步进功能

高 I/O 和存储器带宽,提供动态时延缩短和 3D IC 宽存储器优化接口

Vivado 工具消除布线拥堵和协同优化,器件利用率超过 90%,且不会影响性能

 

    首批 UltraScale 器件不仅将进一步扩展赛灵思目前市场领先的 28nm Virtex®和

Kintex® FPGA 以及 3D IC 产品系列,而且还将成为未来 Zynq® UltraScale All

Programmable SoC 的基础。此外,UltraScale 器件还将通过新的高性能架构需求实现下一代更智能系统,其中包括:

 

提供智能包处理和流量管理功能的 400G OTN

支持智能波束形成的 4X4 混合模式 LTE 和 WCDMA Radio

支持智能图形增强和识别的 4K2K 和 8K 显示器

面向智能监视与侦察(ISR)的最高性能系统

面向数据中心的高性能计算应用

 

    赛灵思公司 CEO Moshe Gavrielov 表示:“随着赛灵思行业首款 20nm 产品的投片、首个 ASIC 级 UltraScale 架构、第一个 SoC 增强型 Vivado 设计套件, 以及支持 Smarter系统设计的不断扩展的 IP、C 和 ARM®处理器解决方案的发布,赛灵思再一次扩大了 PLD产业的价值和市场覆盖面。同时,我们也提前竞争产品一年为客户带来了领先一代的价值优势。”

 

供货情况

支持 UltraScale 架构 FPGA 的 Vivado 设计套件早期试用版现已开始供货。首批

UltraScale 器件将于 2013 年第四季度开始发货。如需了解更多信息,敬请访问以下网址:

china.xilinx.com/ultrascale

 

关于赛灵思

 

    赛灵思是 All Programmable FPGA、SoC 和 3D IC 的全球领先企业。赛灵思公司行业领的产品与新一代设计环境以及 IP 核完美地整合在一起,可满足客户对可编程逻辑乃至可系统集成的广泛需求。如需了解更多信息,敬请访问赛灵思中文网站:

http://china.xilinx.com 

 

追随赛灵思:

赛灵思-优酷:http://i.youku.com/xilinx

赛灵思新浪微博:http://weibo.com/xilinxchina

赛灵思中文用户社区论坛:http://forums.xilinx.com/cn

引用地址:Xilinx投片首个ASIC级可编程架构UltraScale之行业首款20nm器件

上一篇:ASICME出品:南瓜张 Avalon3#矿机拆解
下一篇:USB读数装置及上位机的设计

小广播
最新嵌入式文章
何立民专栏 单片机及嵌入式宝典

北京航空航天大学教授,20余年来致力于单片机与嵌入式系统推广工作。

换一换 更多 相关热搜器件
电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2024 EEWORLD.com.cn, Inc. All rights reserved