Efinix®宣布: 扩大执行领导团队与董事会

发布者:自由梦想最新更新时间:2018-07-26 关键字:Efinix  FPGA  领导团队 手机看文章 扫描二维码
随时随地手机看文章

可编程产品平台和技术创新企业Efinix® 今天宣布扩大其执行领导团队和董事会。吴兆明(Ming Ng)授任为Efinix的营运和应用资深副总裁,而行业领袖施伟(Richard Sevcik)和罗里斯(Christopher Norris)则被任命为董事会成员。

 

Efinix联合创办人、总裁兼首席执行官张少逸(Sammy Cheung)表示:“我们的Trion™ FPGA平台推出和Quantum™ eFPGA授权的响应是一个巨大的成功,建立了客户和授权交易的堅强有力通道。我们期待着业务、投资股权和公司资源方面的特破式增长。吴兆明的加入是一个绝佳时刻,对我们的执行领导团队来说,他是营运和客户支持方面一个久经考验的领导者。施伟和罗里斯也在适当的时候加入了我们的董事会,在这快速增长时期,我们在董事会层面将面临重要的商业决策。”


blob.png


关于吴兆明(Ming Ng)

吴兆明为Efinix带来了超过25年的半导体行业营运和客户支持经验。


他对半导体制造过程,从晶圆制造到组装、测试和物流都有深入的了解。吴兆明也从基层开始建立了多项多功能业务。

 

在其职业生涯中,他担任过产品工程、质量、测试和整体营运等各种领导职务。最近,吴兆明在Microsemi Corporation担任了近十年的董事总经理。此前,他是PMC-Sierra的亚洲制造部总监和Supertex的总经理。

 

吴兆明从事半导体行业始于Telecom Semiconductor、Mitel Semiconductors和LSI Logic,曾担任营运和工程角色。

 

Efinix投资者香港X科技基金其中一个联合创始人、香港大学陈冠华(Guan Hua Chen)教授补充说:“吴兆明是Efinix在香港公司的领导,他会配合中国大湾区的政策,來发展中国市场。与此同时, FPGA、eFPGA在中国市场蓬勃发展,尤其是人工智能(AI)和数据中心领域相继崛起, Trion FPGA和Quantum eFPGA会在中国市场相辅相成,为系统设计和ASIC/SoC开发的客户提供了差异化解决方案


blob.png


关于施伟(Richard Sevcik)

施伟曾担任Efinix的顾问,在Xilinx担任差不多十年的执行副总裁兼董事会成员当中,他在季度营收从1.35亿美元提升到4.5亿美元的过程中是主力将。

 

在Xilinx之后,他创办了Sevcik Consulting,为半导体公司提供咨询服务。他曾在SiliconBlue Technologies董事会任职,直到2011年其被Lattice Semiconductor收购。目前,施伟服务于AnDapt董事会和DSP Concepts战略委员会。


blob.png


关于罗里斯(Christopher Norris)

罗里斯一位在建立公司和领导机构方面久的企家。

他曾是Alta Devices裁兼首席行官,带领公司完成了多,筹1亿美元,最完成了公司2014年的成功收


在Alta Devices之前,罗里斯是Blue Run Ventures的风险投资合伙人。他也是MicroDisplay Corporation的总裁兼首席执行官,并曾在Cypress Semiconductor担任了17年的副总裁兼总经理。如今,他是行政咨询公司Aurinko Group的创办人,在这公司,他通过完善商业计划和筹集资金的过程来获取交易、管理尽职调查和指导企业家。

 

关于Efinix

Efinix是可编程产品平台和技术的创新者。该公司的Quantum可编程技术促成在ASIC、ASSP和FPGA集成的先进可编程硅产品。凭借Quantum的功率-性能-面积优势,Efinix的产品对大容量、低功耗和小尺寸产品需求的定制逻辑、计算加速和深度学习等应用的需求提出答案。Efinix的联合开发业务重奌是基础架构、数据中心和先进硅工艺,进一步提升该公司在可编程行业的领先地位。


关键字:Efinix  FPGA  领导团队 引用地址:Efinix®宣布: 扩大执行领导团队与董事会

上一篇:车载集成电路市场“高烧不退”,赛灵思将如何携 FPGA 突围
下一篇:高云半导体、京微齐力论中国FPGA的发展之路

推荐阅读最新更新时间:2024-05-03 03:08

基于FPGA的数字视频转换接口的设计与实现
  引言   本文从实际应用的角度出发,采用FPGA作为主控芯片,设计了一款数字视频接口转换设备,该设备针对于MT9M111这款数字图像传感器产生的ITU-R BT.656格式数据进行采集、色彩空间变换、分辨率转换等操作,完成了从ITU-R BT.656格式数据到DVI格式数据的转换,使得MT9M111数字图像传感器的BT656数据格式图像能够以1280×960(60Hz)和1280×1024(60Hz)两种显示格式在DVI-I接口的显示器上显示,并且还具有图像静止功能,在系统空闲时的待机状态实现了整机的低功耗,适用于使用移动设备的工业现场。   整体方案设计   现实景物的采集与显示过程如图1所示。图像传感器MT9M
[嵌入式]
基于FPGA的PXA270外设时序转换接口设计
   1 引言   ARCNET协议应用于高速动车组列车通信网络时,产生中央控制单元处理器PXA270与专用协议控制器件COM20020相连的时序不匹配问题,若用通用数字电路模块进行时序转换,PXA270需占用PXA270专门的资源(CPU时间片)对 COM20020的寄存器、数据包缓冲区进行低速读写访问(对COM20020的相邻两次读操作相隔至少300 ns),这样将增加处理器的负担。基于这种现状,提出一种基于FPGA的PXA270外设时序转换接口设计方案,以FPGA为桥梁进行时序转换,并增加存储器直接访问DMA(Direct Memory Aeeess)功能,即FPGA自动完成数据包的收发工作,PXA270则只需高速读写访问
[嵌入式]
基于<font color='red'>FPGA</font>的PXA270外设时序转换接口设计
256级灰度LED点阵屏显示原理及基于FPGA的电路设计
引言 256级灰度LED点阵屏在很多领域越来越显示出其广阔的应用前景,本文提出一种新的控制方式,即逐位分时控制方式。随着大规模可编程逻辑器件的出现,由纯硬件完成的高速、复杂控制成为可能。 逐位分时点亮工作原理 所谓逐位分时点亮,即从一个字节数据中依次提取出一位数据,分8次点亮对应的像素,每一位对应的每一次点亮时间与关断时间的占空比不同。如果点亮时间从低位到高位依次递增,则合成的点亮时间将会有256种组合。定义点亮时间加上关断时间为一个时间单位,设为T 。表1列出了每一位的点亮与关断的时间分配。 如果定义数据位“1”有效(点亮),“0”无效(熄灭),则表2列出了数据从00H到FFH时的不同点亮时间。由表2可知:数据每增1,点亮时间
[电源管理]
基于FPGA的高级数据加密AES中的字节替换设计
摘要:介绍AES中的字节替换算法原理并阐述基于FPGA的设计和实现。为了提高系统工作速度,在设计中应用了流水线技术。最后利用MAXPLUS-II开发工具给出仿真结果,并分析了系统工作速度。 关键词:AES;FPGA;字节替换;流水线技术 1 引言 随着网络技术和无线通信技术的飞速发展,人们对数据传输过程中的安全问题提出了迫切的要求,对于数据加密算述和技术研究也有越来越多的技术人员参与。目前,加密算法按照加密特点分为对称密文和不对密文二大类。AES (Advanced Encryption Standard)是NIST(National Institute of Suandard and T echnologies)继2000
[应用]
AI+FPGA,低功耗智能探测系统将不再是难题
从家庭控制中智能门铃和安全摄像头的存在检测,到零售应用中用于库存的对象计数,再到工业应用中物体和存在检测,越来越多的网络边缘应用正在不断推动新型AI解决方案面市。根据IHS Markit(现Omida)的预测,2018-2025年物联网设备数量将达到400亿,截至2022年,所有企业产生的数据中近50%会在传统数据中心或云端以外的地方进行处理。 但与此同时,市场一方面要求设计人员开发出性能比以往更高的解决方案;另一方面,延迟、带宽、隐私、功耗和成本问题又限制了他们依赖云的计算资源来执行分析。如何解决系统对于日益严格的功耗(毫瓦级)和小尺寸(5mm2到100mm2)要求?如何能够快速获得相应的硬件和软件工具、参考设计、演示示例和
[嵌入式]
AI+<font color='red'>FPGA</font>,低功耗智能探测系统将不再是难题
基于ARM/FPGA的高速同步数据采集方案
  大多数的勘探、观测工作都是在严苛的环境中进行的,对数据的准确性、实时性都有着较高的要求,并且大多情况下要求多参数同步测量。北京恒颐针对勘探、测控等行业的特点,推出了基于ARM+FPGA的低功耗、高速率、高精度、多通道同步数据采集方案,可以通过监测者的要求完成多通道数据的同步采集并实现实时的网络传输。   ◆应用场合   物探分析领域   天然气、石油等地下勘探领域   观测技术领域(地震波、频谱分析)   电力调度系统   ◆系统架构   恒颐高速同步数据采集方案,功能特点如下:   1)通过系统接口直接与采集终端通讯,完成工业现场的多通道模拟量、开关量的数据采集与A/D转换,实现对数据采集终端的控制;   2)
[单片机]
基于ARM/<font color='red'>FPGA</font>的高速同步数据采集方案
基于DSP+FPGA协处理架构的无线子系统设计
您可以显著提高无线系统中信号处理功能的性能。怎样提高呢?有效方法是利用FPGA结构的灵活性和目前受益于并行处理的FPGA架构中的嵌入式DSP模块。 常见于无线应用中这类处理包括有限冲激响应(FIR)滤波、快速傅里叶变换(FFT)、数字上下变频和前向误差校正(FEC)。Xilinx? Virtex-4和Virtex-5架构提供多达512个并行嵌入式DSP乘法器,这些乘法器的工作频率高于500MHz,最高可提供256 GMAC的DSP性能。 将需要高速并行处理的工作卸载给FPGA,而将需要高速串行处理的工作留给处理器,这样即可在降低系统要求的同时优化整体系统的性价比。 子系统划分选择方案 FPGA可与DSP处理器一起使用,作为独立的预
[嵌入式]
基于DSP+<font color='red'>FPGA</font>协处理架构的无线子系统设计
Actel CEO预言FPGA市场将在2008年强劲增长
Actel公司预计,FPGA市场在年底将转强。 “我们过去几季的销售表现平平,但好于其他一些竞争对手。”Actel的总裁兼首席执行官John East表示,“多数机构预测该市场将在年底时加快增长。因此,我认为2008年的增长会很强劲。” 市场调研公司Gartner预测,由于FPGA技术被新的领域所采用,2010年PLD/FPGA市场将增长到68亿美元。 随着制程向65和45纳米前进,Actel将努力提高集成度并降低功耗。而其竞争对手则似乎在致力于提高速度,以满足电信应用的要求,尤其是在中国和印度。 凭借在宇航和军用市场的强大地位,Actel公司2006年在印度市场的销售额增长一倍以上,达到800万美元。 East表示,通过
[焦点新闻]
小广播
最新嵌入式文章
何立民专栏 单片机及嵌入式宝典

北京航空航天大学教授,20余年来致力于单片机与嵌入式系统推广工作。

换一换 更多 相关热搜器件
电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2024 EEWORLD.com.cn, Inc. All rights reserved