“Vitis 统一软件平台是针对AI界的软件开发人员。长久以来我们的开发工具主要是面向硬件开发人员,因此对于软件人员来说,赛灵思并不很知名。随着今天正式全面推出Vitis 和Vitis AI,标志着公司整体战略的转型,我们想要改变人们对于赛灵思的认识。”
赛灵思软件与 AI 产品市场营销副总裁Ramine Roane(罗明)先生
近日,在2019赛灵思开发者大会( XDF )亚洲站上,赛灵思软件与 AI 产品市场营销副总裁Ramine Roane(罗明)先生,就赛灵思在人工智能和软件领域的一些进展,还有他对这个行业的看法,接受了EEWorld记者的采访。
自适应才能赶上创新速度
罗明先生首先介绍了赛灵思AI业务战略,并发表了对计算界未来的看法:“我们认为所有的电子系统都应该是自适应的,这样才能赶上创新的速度。我们也认为这种需求,得到越来越多行业的认可。赛灵思打造的就是自适应平台,非常灵活多变,而且我们的芯片也能针对不同应用进行硬件优化。所以开发者不用等待新的芯片出来,就可以建立一些特定架构的应用。”
Vitis统一软件平台发布
XDF2019上的一个重磅环节,就是赛灵思宣布其最新人工智能AI 推断开发平台Vitis的重要组件Vitis AI 即日起开放下载。Virtis AI 将作为软件代码的一部分,支持人工智能科学家和其他软件开发人员大幅提升深度学习加速能力。
Vitis 统一软件平台将使得软件工程师、人工智能科学家等更广泛的开发人员都能够受益于赛灵思灵活应变硬件加速的优势。这是赛灵思首次推出一个软件和硬件设计“大一统”的开发工具平台,也是公司从器件向平台企业战略转型的里程碑式产品之一。Vitis 可以根据软件或算法代码自动适配和使用赛灵思硬件架构,将用户从繁杂的硬件专业知识中解放出来。借助 Vitis 平台,无论是软件工程师还是 AI 科学家,都将受益于赛灵思灵活应变的硬件优势。而对于硬件开发者来说, Vitis 则可以通过软硬件工程师在同一工具平台上的协作,显著提升工作效率。
Vitis将FPGA开发难度大大降低
针对软件开发人员远远大于硬件开发人员这一现状。Vitis统一软件平台,它统一了所有应用平台的开发,以及云到边缘所有的开发。软件开发人员可以针对性锁定一个目标,进行特定目标应用程序的编写。
此外,Vitis统一软件平台还把软件和AI完全统一起来,软件开发人员可以进行加速、特定领域的程序编写,AI科学家可以把应用程序值入到神经网络当中,然后反馈给软件开发人员。这样传统的软件开发人员就此和AI统一起来。
Vitis统一软件平台支持很多库,这对于软件开发人员来说是非常关键的一部分。赛灵思在从传统硬件公司转型成为软件的平台公司过程中,拥抱开源,将工具和库免费开源对外开放,而且Vitis和Vitis AI也是免费下载供大家使用。
此外,赛灵思还推出Developer.xilinx.com网站,主要将Vitis专家和开发人员建立起联系。当前的 内容来自于包括汽车行业,还有智慧城市等不同领域的开发专家,在编写应用程序当中所提供的一些经验。
罗明先生最后强调,Vivado针对硬件开发人员,Vitis和Vitis AI针对软件开发者以及AI科学家。现在全球硬件开发者只有大概10-20万人,而软件开发人员是数以几百万计的。Vitis统一软件平台首先把AI和传统的软件开发统一起来,然后把云和边缘也统一起来,包括终端计算以及边缘和云计算,不同的架构全都统一起来。另外,它们还可以使用统一的语言进行异构加速。
Vitis统一软件平台的发布,无疑向外界传达出赛灵思战略转型的强烈信号。以往面对硬件工程师的FPGA巨头,开始向软件开发者们张开双臂,即将开启一段跑马圈地的故事。
关键字:赛灵思 Vitis FPGA
引用地址:
向软件开发者伸出橄榄枝 赛灵思发布Vitis统一软件平台
推荐阅读最新更新时间:2024-10-13 17:21
基于FPGA的多路视频通道控制
视频监控以其直观、方便、信息内容丰富而广泛应用于很多场合。视频监控成为人们生活中不可缺少的技术。在一些危险场所,用视频监控代替人工监视,可以保证人们的生命安全。鉴于一路视频的视野范围有限,要充分收集目标的信息,就需要有多路视频来对同一个物体在不同方位进行监控。因此需要有一个良好的控制手段,确保多路视频控制稳定,可靠。针对织布机告警系统的需求,提出一种基于FPGA的多路视频通道控制系统,本系统设计利用FPGA间接控制2块MAX4312选通所需要的视频通道,实现各个视频通道间相互切换。根据开关控制信号的设计思想在FPGA中对拨动开关输进信号做往抖动处理,然后对不同的开关操纵进行编码,最后将信号送给DSP进行处理。 l 系统总体结构 系
[嵌入式]
FPGA的并行多通道激励信号产生拈
引 言 并行测试的实现途径分为软件方式和硬件方式。用软件方式实现并行测试,关键是对测试任务的分解和调度,但可能会产生竞争或者死锁现象。因此,在测试资源有限并且任务分解和调度算法不成熟的情况下,用软件实现并行测试会很困难。用硬件方式实现并行测试时,需要通过提供充足的测试资源来满足并行测试的需求,而并行测试过程中激励资源不足同样会造成任务分解和调度难度增加,甚至导致竞争和死锁,影响并行测试实现。因此,对多通道并行激励信号的需求也是影响并行测试的关键因素。 1 并行测试技术 并行测试技术是把并行技术引入测试领域中,可以较好地完成同时对多个被测对象(UUT)任务进行测试的一种先进的测试方法和技术,属于下一代测试技术范畴,是支撑NxTest
[测试测量]
基于FPGA的新型谐波分析仪设计
摘要:给出一种基于FPGA的新型谐波分析仪的设计方案。在该方案中,采用FPGA实现快速的FFT运算,使用实时操作系统结合Ethernet芯片实现TCP/IP协议直接接入局域网,并给出实现的设计实现。
关键词:FPGA Verilog HDL Nios 谐波分析仪 实时操作系统
引言
随着节能技术和自动化技术的推广,电力电子装置如变频设备、变流设备等,容量日益扩大,数量日益增多,使电网中的谐波污染日益严重,给电力系统和各类用电设备带来危害,轻则增加能耗,缩短寿命,重则造成用电事故,影响安全生产。因此,消除谐波污染,把谐波含量控制在允许范围内,已成为主管部门和用电单位的共同奋斗目标。
目前,电力系统中的谐波源,不但类型多,而且
[半导体设计/制造]
Xilinx于SC16展示针对云应用的可重配置加速方案
2016年11月8日,北京 All Programmable技术和器件的全球领先企业赛灵思公司(Xilinx, Inc. (NASDAQ:XLNX))宣布,将在 2016全球超算大会(SC16) 上发布并展示其专门针对云应用的可重配置加速方案。通过一系列的演示与说明,赛灵思及其生态系统将展示赛灵思All Programmable技术如何理想适用于计算密集型数据中心工作负载,包括机器学习、数据分析、视频转码、存储和网络等,从而协助全球最大的云端服务提供商在云级环境着手开发和部署可重配置加速平台。 会议议程 11 月 14 日(星期一) 第二届异构高性能可重配置计算专题工作组国际研讨会 由赛灵思共同赞助 时间:上午 9:
[嵌入式]
一种采用PCI软核的轴角数据采集系统
0引言
在工业控制伺服设备中,实现角度位置量的高精度实时测量和控制是关键性的技术。轴角转换模块是一种角度量/数字转换器,其功能是将旋转变压器及自整角机的模拟信号转换为数字信号,与普通的A/D编码相比,轴角编码采用正、余信号进行编码,抗干扰能力强及转换速度快。随着FPGA技术的发展,在FPGA上能够实现PCI接口。存贮器及逻辑控制功能。由于FPGA具有灵活的可编程性的优点,PCI接口可以依据插卡功能进行最优化,而不必实现所有的PCI功能,这样可以节约系统的逻辑资源,实现紧凑的系统设计。本文介绍采用轴角转换器及Altera公司的FPGA器件实现角度量高速采集的PCI接口板的方法。
1系统硬件设计
轴角数据
[嵌入式]
基于FPGA的RFID板级标签设计与实现
引 言 射频识别(Radio Frequency Identification,RFID)技术是一种新兴的非接触式自动识别技术,在工业自动化、商业自动化、交通运输控制管理、防伪及军事等众多领域都有广泛的应用前景。它利用无线射频方式进行非接触双向数据通信,以达到目标识别并交换数据的目的,可用来跟踪并管理几乎所有的物理对象。RFID电子标签已经成为21世纪全球自动识别技术发展的主要方向。目前,RFID已经得到了广泛应用,且有国际标准ISO10536,ISO14443,ISO15693,ISO18000,EPC Global等几种。其中,ISO18000-6C属于超高频射频识别技术标准,它融合了EPC C1G2标准。该标准的特点是
[安防电子]
基于FPGA和DSP的机载高清视频图像系统
引言 无人机广泛应用于军事侦察以及民用测绘等领域,其中的机载视频图像系统是机载电子系统中的重要环节之一。无人机在高空飞行中对地面景物摄像,所得图像帧内目标像素小且目标数量大,这要求增大图像分辨率以提高目标物体的辨识度。此时数据量随之显着增加,与有限的无线带宽资源成为矛盾,故要求应用高效的视频编解码技术。在侦察等特殊应用领域要求视频传输的实时性,此时需要保证实时的视频编解码以及较小的图像延迟。在需多路视频传输且总数据率固定的情况下,可通过降低单路视频分辨率或提高单路压缩比来实现,故系统应可动态切换分辨率和压缩比,具备较大的灵活性。无人机与地面的通信中,除了要回传视频数据以外,还要向地面传输飞行器本身的下行遥测数据,若采用两个独立信道
[电源管理]
利用强大的软件设计工具为FPGA开发者赋能
许多嵌入式系统的开发者都对使用基于FPGA的SoC系统感兴趣,但是基于传统HDL硬件描述语言的FPGA开发工具和复杂流程往往会令他们望而却步。为了解决这一问题, 莱迪思的Propel工具套件提供了基于图形化设计方法的设计环境,用于创建,分析,编译和调试基于FPGA的嵌入式系统,从而完成系统软硬件设计。 莱迪思的Propel工具套件由两部分组成: Propel Builder提供图形化的SoC系统和硬件设计,通过拖放方式,选择处理器和相关的外设与IP,通过图形化的方式进行配置和连接,从而完成系统层面的硬件设计; Propel SDK通过图形化的集成开发环境(IDE)和工具链,基于Builder提供的硬件信息,完成相对应的软件开
[嵌入式]