针对先进智能互联设备的全球领先信号处理IP授权许可厂商CEVA公司和业界主要的融合通信(converged communications)无线芯片组解决方案供应商DSP GROUP宣布,CEVA音频/语音/传感DSP助力DSP GROUP下一代超低功耗 always-on语音和音频处理器产品DBMD4。
包括智能助手、语音指令和语音搜索在内的语音支持应用在移动设备、智能手表和IoT设备中大行其道,CEVA助力的 DBMD4使得电池供电器件在超低功耗模式中同时能够主动地聆听和感知语音活动和指令,以缓减电池应变,改善设备可用性并延长电池使用寿命。
DSP GROUP首席执行官Ofer Elyakim表示:“在大众通过更智能的方式与个人设备进行交互方面,语音和音频正在发挥越来越重要的作用。CEVA音频/语音/传感DSP是我们DBMD4 always-on语音处理器的重要基础,它除了提供实现先进的噪声消除算法所需的性能之外,还具备了理想的功率和处理效率,以推动业界最低功耗的“always-on”解决方案。”
CEVA市场营销副总裁Eran Briman表示:“我们很高兴扩大与DSP GROUP的合作伙伴关系,助力他们通过全新功能和更好性能来提升其always-on语音激活产品线。DBMD4提供了极具吸引力的解决方案,能够为任何可穿戴产品、移动设备或消费电子设备增添即使在高噪声环境中仍然非常准确的语音功能接口。”
关键字:CEVA DSP GROUP
引用地址:
CEVA 助力DSP GROUP下一代超低功耗always-on语音处理器
推荐阅读最新更新时间:2024-03-30 23:47
一种DSP芯片外围电路典型设计
引 言 DSP(数字信号处理器)芯片是一种能够实时快速地实现各种数字信号处理算法控制的微处理器,已经在通信与信息系统、信号与处理、自动控制、雷达、航空航天、医疗等许多领域得到了广泛的应用。 目前生产DSP芯片的厂家主要有TI公司、AD公司、Motorola公司等。其中TI公司推出的TMS320C2XX系列是继TMS320C2X和 TMA320C5X之后的一种低价格、高性能16位定点运算DSP。TMS320F206是2XX系列的代表之一,性价比高,应用广泛,目前已成为高档单片机的理想替代。TMS320F206的性能特点如下:指令周期达25 ns;可寻址64 k程序空间、64 k数据空间、64 k I/O空间以及32
[嵌入式]
基于DSP的DTMF信令的产生分析与检测
双音多频DTMF(Dual Tone Multi-Frequency)信令,逐渐在全世界范围内使用在按键式电话机上,因其提供更高的拨号速率,迅速取代了传统转盘式电话机使用的拨号脉冲信令。近年来DTMF也应用在交互式控制中,诸如语言菜单、语言邮件、电话银行和ATM终端等。将DTMF信令的产生与检测集成到任一含有数字信号处理器(DSP)的系统中,是一项较有价值的工程应用。 DTMF编解码器在编码时将击键或数字信息转换成双音信号并发送,解码时在收到的DTMF信号中检测击键或数字信息的存在性。电话机键盘上每一个键通过由图1所示的行频与列频唯一确定。DTMF的编解码方案无需过多的计算量,可以很容易的在DSP系统里与其他任务并发执行。
[嵌入式]
利用优化的DSP加快无线基础设施的设计
为基站定制的数字信号处理器以及为针对无线通信设施(CI)设计的其它类型系统定制的数字信号处理器通常是市场中速度最快且功能最强大的处理器。但是如果CI系统开发工程师只考虑raw兆赫,那么他可能会遗漏针对CI优化的DSP的一些最关键的特征,这些特征会降低总系统成本、简化软硬件设计、使设计未来几年都不过时,并提高其它重要的性能测量标准。最终,对于设备制造商及其用户以及服务提供商而言,通过通用DSP选择针对CI应用优化的DSP会产生相当大的回报。 多样化要求灵活性 在实践层面上,CI市场的多样化和流动性特点要求设备制造商在其基本架构中进行高灵活度的设计。例如,全球基站制造商必须提供能够支持GSM、CDMA、UMTS、EDGE、中国的
[应用]
基于FPGA和DSP的CCD图像采集系统硬件设计
当CCD产生的视频信号为模拟信号对,对其直接传输、存储和处理比较困难,须要将模拟视频信号转换为数字视频信号,以便对其进行处理,并进行高效可靠的传输和存储。当前,数字图像采集和处理系统不仅要面临高速宽带、高精度的挑战,而且对采样时机、采样点数、采样速率的可控性也提出了较高的要求,本文提出了一种实时图像采集和处理系统的设计方法,该系统以TMS320DM642 为核心,结合视频解码芯片SAA7115H和OSD FPGA构成实时图像采集和处理系统电路。 1 系统总体设计 1.1 系统结构 本系统以TMS320DM642为核心,采用模块化设计思想,整个系统主要由视频解码芯片(A/D转换芯片)、可编程逻辑门阵列(OS
[嵌入式]
DSP控制器接口电路设计
DSP28l2采用1.8V和3.3V电源供电,而输人电源电压最低为5V,因此必须考虑DSP电源和输人电源的接口问题,需要选择合适的电源芯片,满足系统要求,本设计中通过一片TPS73HD318芯片实现,如图所示。
该芯片有28个引脚,最大输出电流为750mA,最大脉动电压为80mV,输人为5V,输出分别为3.3V和1.8V,同时将TPS73HD318的RESET引脚接到DSP2812的RESET引脚上,当TPS73HD318上电或欠电压复位时,使DSP芯片也随之复位。
[嵌入式]
基于DSP+FPGA多视频通道的切换控制
随着计算机和数字图像处理技术的飞速发展,视频监控技术应用广泛。传统的视频监控系统都是用单一摄像头对某一固定场景进行监控,不仅视频的视野范围有限,而且不能对同一个物体的不同方位进行监控。这里提出了一种多通道视频监控系统,通过对不同视频通道稳定、可靠地切换控制,实现监控不同场景。该系统不仅弥补了传统监控视频范围有限的不足,而且提高了监控资源的利用率,降低了监控成本。 1 系统硬件结构 采用DSP+FPGA的硬件结构方案,利用DSP和FPGA控制MAX4312选通所需要的视频通道,从而达到在多路视频通道间进行切换的目的。系统结构框图如图1所示。 1.1 控制器件的选型 根据实际需要,DSP采用ADI公司推出的Blackfin
[单片机]
多DSP局部总线与VME总线的接口设计
1 引 言
1987年,VME总线被批准为国际标准IEEE1014-1987。VME总线系统采用主控/目标结构、异步非复用传输模式,支持16位、24位、32位寻址及8位、16位、24位、32位数据传输,最大总线速度是40 MB/s。1996年的新标准VME64(ANSI/VI-TA1-1994)将总线数据宽度提升到64位,最大数据传输速度为80 MB/s。
而由FORCE COMPUTERS制定的VME64x总线规范将总线速度提高到了320 MB/s。历史上,VME总线由于其众多的功能、强大的兼容性、并行性和高可靠性一直是实时嵌入式系统的首选机型,主要应用于图像处理
[嵌入式]
飞思卡尔推出多核 MSC8154 DSP
飞思卡尔半导体推出4核 MSC8154 处理器,这是飞思卡尔屡获殊荣的高性能 MSC8156 数字信号处理器(DSP)的一款低功耗版本。新设备旨在为基于 StarCore™ 技术的飞思卡尔的高性能 DSP 系列新增大量价格、功率和吞吐量选项。 MSC8154 采用 45 纳米处理技术制造,引脚和代码与 MSC8156 器件兼容。这允许设计人员使用同一板卡设计完成更低带宽的宏观或微观基站设计。 飞思卡尔还推出帮助OEM 加快 3G-LTE 基站软件开发的支持软件、高密度的参考板设计,以及帮助客户和第三方加快下一代无线基础架构设备开发的 DSP 支持平台。MSC8154AMC (先进的 Mezzanine 卡)集成3个
[嵌入式]