FPGA电路设计: 如何应对电源相关问题的挑战

发布者:Jinghua6666最新更新时间:2010-06-17 来源: 安捷伦科技有限公司关键字:FPGA  电路设计  电源 手机看文章 扫描二维码
随时随地手机看文章

  引言

  在设计可编程门阵列(FPGA)电路时,必须极端重视电源问题,从而使最终产品能在所有可能的条件下无缺陷工作并处于最优状态。FPGA 电路电源有两项需考虑的问题: FPGA 电路上电要求和电路功耗分析。这篇文章针对这两方面的要求,讨论您可能遇到的问题,以及解决方案。

  目前FPGA电路设计所面临的问题

  FPGA电路通常需要多路电源输入。为优化开机时的电流拖曳,防止锁死和永久性的电路损坏,同时也为了防止开机接通时的毛刺干扰和降低开机接通的功耗,这些电源输入必须具有精确的上电序列以及正确的电压变化率。如何实现复杂多路供电的精确控制是FPGA电路设计验证过程中的难点。此外,随着项目的发展,FPGA电路设计指标通常会发生变化,灵活简单的上电参数调整方式也是工程师在进行前期电路设计时所需要的。

  在产品设计过程中,还需要测试各种工作条件下的FPGA电路功耗,捕获大电流尖峰的精确轮廓,并带有时戳,以确定尖峰出现的时间,从而确定设计必须提供的最大电源功耗。可能还需要为电源资源有限的产品(如电池供电设备)进行进一步功耗优化设计。

  实例: 为 Xilinx Spartan-3 FPGA 设置上电规则并进行功耗分析

  以Spartan-3系列FPGA为例,该FPGA电路需要四路供电,包括VCCINT(内核电源),VCCAUX(辅助电源),VCCO(I/O电源)和VINTF(接口电源)。其中VINTF用于为配置器件如NOR Flash PROM 或微控器供电的供电。为正确配置 FPGA,要在FPGA上电前 1毫秒开启,这一上电间隔保证了配置器件已完成上电,并准备好向FPGA发送来自存储器的配置。其他三路供电时序没有严格要求,但如果VCCINT 在 VCCAUX 之前,或与其同时上电,FPGA将消耗过多的内核电流。这一过度的电流拖曳将更快降低电池寿命,并导致负责功率分配的设计人员选择更大功率的调整器。

  为验证不同上电时序对FPGA电路消耗电流的影响,使用安捷伦 N6705A直流功耗分析仪按图1所示与FPGA电路进行连接。

使用多路电源为FPGA电路供电时的连接和设置


  图1 使用多路电源为FPGA电路供电时的连接和设置[page]

  首先按照 图2 所示,为FPGA电路设置上电时序,VINTF 最早打开输出,VCCINT 在VCCO 之前1毫秒打开供电:

N6705A上电序列设置屏


  图2 N6705A上电序列设置屏

  在此供电情况下,可以看到内核电源消耗的电流 ICCINT 在上电过程中产生一个明显的脉冲尖峰,如图3 所示:

内核电源VCCINT在上电过程中所消耗的电流波形ICCINT


  图3 内核电源VCCINT在上电过程中所消耗的电流波形ICCINT

  按图4 所示重新改变上电时序,使VCCINT上电输出滞后于VCCAUX 1毫秒,此时可以看到ICCINT 电流波形中脉冲尖峰已经消失。

调整上电时序后,ICCINT 的电流波形


  图4 调整上电时序后,ICCINT 的电流波形[page]

  同样,为实现VCCINT 和VCCO 的上电斜率要求,并验证在规定的上电斜率范围内FPGA电路的工作情况,可以使用N6705A按照 图5 所示分别设置各路供电的上电斜率。

供电电路电压斜率的设置


  图5 供电电路电压斜率的设置

  为保证成功上电,FPGA电路的电源电压必须通过各自的电压阈值范围,并且不能有电压跌落。图6 显示电源接通时具有正确上电序列和上升斜率的各路供电输出。每一路电压都平稳上升,并且没有跌落和其它不稳定行为。这说明在当前的供电条件下,FPGA电路可以正常工作。

按照设定的上电序列和斜率进行供电的电压波形


  图6 按照设定的上电序列和斜率进行供电的电压波形[page]

  对FPGA电路的连续功耗分析,可以通过高速采集各路供电的电流值来完成。连续高速采集可以保证捕捉到的所有的电流脉冲细节,但数据量也会急剧增大。为保证采集速度同时减小数据量,可以通过设定采样周期的办法,在每个周期内,对高速采样到的电流结果计算平均值和最大/最小值。整个过程必须保证连续采集,不会有电流数据丢失。同时还需要保留每个数据点所对应的时间信息,以便事后对大电流脉冲产生原因进行分析。这里同样可以使用N6705A对多达四路供电进行长时间数据采集。其采样结果如 图7 所示:

N6705A对ICCINT


  图7 N6705A对ICCINT、ICCAUX和ICCO电流连续采集30秒的结果

  结论

  在应对FPGA电路电源设计部分的相关问题时,供电验证和耗电分析往往是工程师所面临的最大挑战。设计师需要在FPGA允许范围内通过精调上电序列和变化斜率优化开机功耗,并验证消耗电流的变化。为能够快速精确调整供电设置,并实时测量消耗电流值,使用带有多路供电测量功能的高性能电源是最理想的选择。安捷伦N6705A直流功耗分析仪可以帮助工程师解决FPGA电路设计验证过程中所遇到的供电相关问题,帮助节省时间,人力和资金成本,快速达到设计目的。

关键字:FPGA  电路设计  电源 引用地址:FPGA电路设计: 如何应对电源相关问题的挑战

上一篇:安捷伦推出系列电子工程教学方案
下一篇:应对机器人设计开发中的三大挑战

推荐阅读最新更新时间:2024-03-30 22:11

高性能电源半导体公司MPS势头正猛,纳入标准普尔 500 指数
公司介绍 芯源系统股份有限公司(Monolithic Power Systems ,简称“MPS”) 是一家全球领先的高性能电源解决方案半导体公司,由现任 CEO Michael Hsing 创立于 1997 年。MPS,拥有深厚的系统级及应用知识背景、强大的模拟设计专业知识和创新的专有工艺技术,专注于高性能模拟集成电路和混合信号集成电路的设计、研发、制造和销售。 这些综合优势使MPS能够提供高度集成的单片产品,可为计算和存储、汽车、工业、通信和消费类应用中的系统提供节能、经济、易于使用的解决方案。 2004 年 11 月,MPS通过 IPO 上市,至此MPS共有 6 条产品线和 1000 多种产品。2021 年 2
[半导体设计/制造]
电源低压满摆幅运算放大器的设计
单电源 运算放大器 的设计考虑通常,单电源工作与低压工作相同,将电源由±15V或±5V变为单5V或3V,缩小了可用信号范围。因此,其共模输入范围、输出电压摆幅、CMRR、噪声及其它运算放大器的限制变得非常重要。在所有工程设计中,常常需要牺牲系统在某方面的性能,以改善另一方面的性能。下面关于单电源运算放大器指标的折中讨论也说明了这些低压放大器与传统高压产品的不同。
[模拟电子]
单<font color='red'>电源</font>低压满摆幅运算放大器的设计
基于LT1083的大功率工业电子线路电源系统的设计
     工业用大功率的电源设备要具备高的可靠性,优良的电压稳定性,低的功率损耗,超强的抗干扰能力以及低的电磁辐射干扰。特别是对于仪器仪表电路,传感器输入电路,小信号的线性放大系统,这些特性尤为重要,为此常采用线性稳压电源。但应对工业环境中电网的大范围波动和需要降低功耗所形成的矛盾常常成为设计的难点。为此,我们基于LT1083大功率低压差三端稳压电源的特点,设计了适合于工业用的大功率电源系统。 三端稳压集成电路电源的组成和特点     图1是采用LM350(I0=3A)或LM338(I0=5A)三端集成稳压电路所组成的大功率电源系统。它具有输出电流大,输出阻抗低,稳压特性好,电路简单等优点;并可根据负载需要在1.25~36
[电源管理]
反激式变换开关直流稳压电源电路
反激式变换开关直流稳压电源电路
[电源管理]
反激式变换开关直流稳压<font color='red'>电源</font>电路
UPS电源的测评方法介绍
UPS电源的测试一般包括稳态测试和动态测试两类。稳态测试是在空载、50%额定负载以及100%额定负载条件下,测试输入、输出端的各相电压、线电压、空载损耗、功率因数、效率、输出电压波形、失真度及输出电压的频率等。动态测试一般是在负载突变(一般选择负载由0-100%和由100%-0)时,测试UPS输出电压波形的变化,以检验UPS的动态特性和能量反馈通路。 1 波形 一般是在空载和满载状态时,观测波形是否正常,用失真度测量仪,测量输出电压波形的失真度。在正常工作条件下,接电阻负载,用失真度测量仪测量输出电压总谐波相对含量,应符合产品规定的要求,一般小于5%。 2 稳态测试 所谓稳态测试是指设备进入“系统正常”状态时的测试,一般可测波形、
[测试测量]
基于NE555开关电源插座电子设计图
  多用途延迟开关电源插座   家用电器、照明灯等电源的开或关,常常需要在不同的时间延迟后进行,本电源插座即可满足这种不同的需要。   工作原理:   电路如图所示,它由降压、整流、滤波及延时控制电路等部分组成。 按下AN,12V工作电压加至延迟器上,这时NE555的②脚和⑥脚为高电平,则NE555的③脚输出为低电平,因此继电器K得电工作,触点K1-1向上吸合,这时“延关”插座得电,而“延开”插座无电。 这时电源通过电容器C3 、电位器RP、电阻器R3至“地”,对C3进行充电,随着C3上的电压升高,NE555的②、⑥脚的电压越来越往下降,当此电压下降至2/3Vcc 时,NE555的③脚输出由低电平跳变为高电平,这时继电器将失电而不
[电源管理]
基于NE555开关<font color='red'>电源</font>插座电子设计图
大功率超声波电源的研究
内容摘要:针对大功率超声波 电源 高精度、高功率输出的特点.对超声波电源控制策略进行了改进。提出一种基于56F803型DSP的频率跟踪与功率调节相结合的周期分段移相控制策略.研究了基于此控制方法的超声波电源。    1 引言 随着科学的发展和技术的进步.超声波在超声焊接、超声清洗、干燥、雾化、导航、测距、育种等领域的应用日趋广泛。现在的大功率超声波电源大都采用频率跟踪控制或功率控制。这种单一控制方法不仅会降低超声波电源效率,而且会影响输出精度和强度。如何使超声波电源根据实际负载实时,动态调节输出谐振频率和功率,从而保证超声波加工等操作的要求具有重要的理论研究和实际应用价值。 2 超声波电源系统的组
[电源管理]
大功率超声波<font color='red'>电源</font>的研究
MathWorks HDL Verifier 已通过UVM支持, FPGA、ASIC验证将提速
MathWorks 宣布,HDL Verifier 从现已上市的 Release 2019b 开始提供对 Universal Verification Methodology (UVM) 的支持。HDL Verifier 能够让开发 FPGA 和 ASIC 设计的设计验证工程师直接从 Simulink 模型生成 UVM 组件和测试平台,并在支持 UVM 的仿真器(比如来自 Synopsys、Cadence 和 Mentor 的仿真器)中使用这些组件和测试平台。 Wilson Research Group 的一项最近研究发现,48% 的 FPGA 设计项目和 71% 的 ASIC 设计项目依赖 UVM 进行设计验证。通常,算法开
[嵌入式]
MathWorks HDL Verifier 已通过UVM支持, <font color='red'>FPGA</font>、ASIC验证将提速
小广播
添点儿料...
无论热点新闻、行业分析、技术干货……
最新测试测量文章
换一换 更多 相关热搜器件
电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2024 EEWORLD.com.cn, Inc. All rights reserved