差分输出、电流模式DAC的参数和测量方法

发布者:自由梦想最新更新时间:2011-07-12 关键字:差分输出  DAC 手机看文章 扫描二维码
随时随地手机看文章

本文中,将以MAX5891 作为测量和规格说明的特例。但所介绍的参数和测量方法可以用于其他的差分输出、电流模式DAC。

线性参数说明

定义数据转换器线性精度主要有两个参数:积分(INL)和差分(DNL)非线性。INL是输出传输函数和理想直线之间的偏差;DNL是转换器输出步长相对于理想步长的误差。

可以采用两种方法之一对INL进行定义:(1)端点INL或(2)最佳拟合INL。端点INL是采用DAC传输函数端点测得的实际值计算转换器的线性度;最佳拟合INL则是计算传输函数的斜率获得INL的峰值。



图1a. 端点积分非线性误差



图1b. 最佳拟合积分非线性误差

图1a和图1b以图形的形式显示了两种测试方法与给定传输函数之间的关系。注意,两种情况中,DAC传输函数曲线的数值和形状都一样。还要注意,图1a的端点线性度有较大的正INL,而没有负误差。

采用图1b所示的最佳拟合方法,将部分正误差转移到直线的负侧,以降低报告的最大INL。注意,线性度误差总量和直线计算结果相同。

DNL定义理解起来要难一些,确定最低有效位(LSB)的权值会影响DNL。DAC中需要考虑DNL没有小于-1 LSB的编码。小于这一电平的DNL误差表明器件是非单调的。当输出不随输入码增大而减小时,或者输出不随输入码减小而增大时,DAC是单调的。图2解释了正、负DNL误差,澄清了单调的概念。

测量线性度所采用的方法需要考虑待*估DAC的体系结构。优先选择将电流模式DAC输出转换为电压,因为这样可以使用电压表而不是电流表。普通的万用表在测量电压时分辨率要高于电流测量。电流源的配置决定了需要测量多少位编码才能对器件性能进行精确的*估。



图2. DNL误差实例

有很多方法可以将电流(I)转换为电压(V),主要取决于几种因素。首先考虑使用万用表进行测量,能够得到的最高分辨率决定了精确测量的最小LSB权重。推荐LSB权重与仪表分辨率的比是100比1;仪表应能够测量LSB的1/100。

待测DAC的输出额定容限也影响了如何进行I至V的转换。电流模式DAC输出容限是指器件在输出上能够承受多大的电压而不会对性能有影响。增大负载电阻会提高电压摆幅和LSB的大小,但是容限限制了最大负载。

替代简单的电阻转换的方法是使用虚拟地配置的运算放大器,如图3所示。由于DAC输出电压保持为零,这种配置的优势是能够提高LSB的大小,明显高于容限限制。然而,放大器容限和线性度以及热梯度会影响测量。同样的,需要两个匹配放大器来测量差分输出器件。



图3. 虚拟地的I至V转换

测量线性度时需要考虑的另一因素是待*估DAC的分辨率。器件分辨率越高,LSB越小。考虑MAX5891 (16位)、MAX5890 (14位)、MAX5889  (12位)器件。每一器件的满量程输出为20mA。使用50Ω负载时,相应的LSB大小为15.25?V、61.04?V和244.2?V。LSB越小,万用表需要的精度和分辨率就越高。

考虑到DAC的分辨率,还应该确定需要多少位编码才能精确地测量器件性能。16位器件有65,536个可能的输入编码,12位器件有4,096个。由于不可能人工测量所有这些编码,因此,常用的方法是测量编码子集。少量的编码减少了采集数据所需要的时间,并且能够提供非常精确的结果。掌握器件的体系结构有助于选择某一器件的最佳编码。

测量电流输出器件的线性度时,温度效应比较明显。输出负载电阻的功耗导致发热,从而改变了电阻值(除非采用的电阻具有0ppm温度系数)。解决这一问题的方法是转换输入编码,有效地对负载功耗进行平均。

这里采用的方法非常适合自动测量,因为它能够减小所有编码的延迟时间。测量每一编码及其补码,例如0x4800,然后是0xB7FF。通过测量每一编码及其补码,负载平均功率保持固定,这是因为采用了从零到满量程递增的方式来测量最高有效位(MSB)输入。由于在量程中部测量LSB,该方法不太适合,因为功率的变化相当小。

测量说明

以下是Maxim开发的几种器件所采用的线性度测量方法。MAX5873 、MAX5875 、MAX5885、MAX5888 MAX5891、MAX5895 和MAX5898 /都采用了该方法进行测量。在最初设计*估和产品测试时进行了实验室测量。虽然下面实例针对MAX5891,该方法也可以用于其他器件。

MAX5891采用了5-4-3-4分段结构。分段是指将一个16位器件有效地分成四个单独的DAC,一个5位、一个4位、一个3位和第二个4位器件。5个MSB含有31个(25 - 1)等权重电流源,对于5位分辨率,每个输入编码采用一个等权重电流源。下一个4位使用15个源,再下一个3位使用7个。4个LSB是二进制权重电流源,每个低位比特等于前一比特值的一半。

电流源的总数57 (31 + 15 + 7 + 4)加上满幅值和零值,确定了测量MAX5891线性度所需的最少编码数。59次测量支持重新构建完整的DAC输出传输函数。一旦确定了传输函数,即可计算线性度。该方法虽然缩短了测试时间,但降低了测量精度。表1列出了推荐的MAX5891编码组。

表1. 5-4-3-4体系结构16位编码组

[page]

MAX5890和其他Maxim 14位器件使用5-4-3-2分段体系结构,14位体系结构的编码组如表2所示。MAX5889和其他Maxim 12位器件使用5-4-3体系结构,12位体系结构的编码组如表3所示。

表2. 5-4-3-2体系结构的14位编码组



表3. 5-4-3体系结构的12位编码组



定义了编码组后,必须解决采集测量点的问题。适合这类测量的万用表是Agilent? 3458,分辨率高达8.5位。该表连接在MAX5891的OUTP和OUTN端之间,输出端以50Ω负载接地。当DAC设置为20mA满量程电流时,万用表输入得到的电压摆幅是±1V。

万用表量程设置为固定的1.2V,使用最大分辨率,得到10nV最小测量结果。切换表的量程会增大测量值的增益误差;因此,使用单电压量程可以避免其他的误差源。由于需要锁存数字输入,MAX5891还需要时钟信号。一旦连接好了万用表、时钟源、电源和数字输入控制,就可以采集线性度测量点。

采集所有测量点后,需要画出重建后的DAC输出传输函数。由于对每一电流源都进行了测量,很容易产生对应于所有编码的传输函数。例如,考虑器件的4个LSB。我们测量编码0x8000、0x8001、0x8002、0x8004和0x8008。对于编码0x8000,LSB计算的基准是DAC量程中部。LSB权重是在0x8001测得的电压值减去在0x8000测得的电压值。

在0x8001和0x8780之间测量的所有编码采用相同的公式。0x0800到0xF800的其他点是MSB电流源,以编码0x0000为基准进行计算。考虑编码0x4F31作为各种电流相加的例子。

首先,我们需要确定哪一测量点什么时候相加能够等于实例编码。0x4800是小于目标编码的最大MSB。从0x4F31中减去0x4800后的余数为0x0331。编码0x0300是可以减掉的次最大编码(0x8300 - 0x8000),随后是0x0030 (0x8030 - 0x8000),最后是0x0001 (0x8001 - 0x8000)。

因此,可以采用下面的等式来表示编码0x4F31的电压值:

[V(0x4800) - V(0x0000)] + [V(0x8300) - V(0x8000)] + [V(0x8030) - V(0x8000)] + [V(0x8001) - V(0x8000)](公式1)

使用相似的等式,可以计算任意给定输入编码的电压值。利用MATLAB?或Excel?软件等工具可以很容易地计算所有编码的电压,重建全部的DAC传输。

一旦建立了传输函数,就可以计算线性度。第一步是根据传输函数的端点计算LSB的电压值(端点法)。

VLSB = [V(0xFFFF) - V(0x0000)]/[2N - 1](公式2)

其中

N是器件分辨率 (16、14或者12位)

V(0x0000)是测得的DAC零标输出电压。

V(0xFFFF)是测得的DAC满幅输出电压。

采用下面的等式来计算任意给定编码的INL:

INLCODE(LSB) = [VCODE - (CODE × VLSB)]/VLSB(公式3)

其中

CODE是要计算的数字编码。

VLSB是公式2中计算的电压值。[page] VCODE是计算的DAC输出电压值。

下面的等式用于计算任意给定编码的DNL:

DNLCODE(LSBs) = [VCODE - VCode-1 - VLSB]/VLSB(公式4)

其中

CODE是要计算的数字编码。

VCODE是针对CODE计算的DAC输出电压值。

VCODE-1是针对CODE - 1计算的DAC输出电压值。

VLSB是公式2中计算的电压值。

以下举例说明利用MATLAB脚本计算MAX5889、MAX5890和MAX5891的线性度。每次计算都得到最小和最大DNL和INL误差编码和误差值。实例还为所有编码画出了传输函数,得到INL和DNL。要求用户输入前面表格中所列出编码的电压测量值。必须按照所列顺序输入数值。

计算16位线性度的MATLAB脚本

function Lin16(Measurements)
%Calculate INL and DNL of a 16-bit device with a 5-4-3-4 segmentation architecture
% DacCodes is the range of possible input data to the 16-bit DAC
DacCodes=[0:65535]’;
%VOUT for each code is calculated from the measured points
%create a VOUT variable and fill it with zeros
VOUT=zeros(size(DacCodes));
%The first measurement is the zero-scale point, or code (0x0000)
ZS=Measurements(1);
VOUT(1)=ZS;
%The last measurement is the full-scale point, or code (0xFFFF)
FS=Measurements(length(Measurements));
VOUT(65536)=FS;
%Midscale is stored at position 43 of the input data array
MS=Measurements(43);
%The device has four segmentation levels
Segments=4;
%The decimal values for the LSB codes are 1, 2, 4 and 8
Seg1Codes=[1;2;4;8];
%The voltages for the LSBs are in positions 2-5 of the input array
for i=1:4
Seg1V(i)=Measurements(i+1)-MS;
end
%The second level of segmentation is controlled with input codes 16 through
%112 in steps of 16. Create the code array and fill the measurements for
%this segmentation level
Seg2Codes=[16:16:16*7]’;
for i=1:7
Seg2V(i)=Measurements(i+5)-MS;
end
%Segmentation level 3 uses input codes 128 through 1920 in steps of 128.
%Create the code array and fill the measurements array.
Seg3Codes=[128:128:128*(2^4-1)]’;
for i=1:15
Seg3V(i)=Measurements(i+12)-MS;
end
%Segmentation level 3 uses input codes 2048 through 63,488 in steps of 2048.
%Create the code array and fill the measurements array.
Seg4Codes=[2048:2048:2048*(2^5-1)]’;
for i=1:31
Seg4V(i)=Measurements(i+27)-ZS;
end
%The endpoints have been defined, now fill in the voltages for the
%remaining points of the DAC transfer function.
for i = 2:65535
targetcode=i-1;
VOUT(i)=ZS;
for s=31:-1:1
if Seg4Codes(s)<=targetcode
targetcode=targetcode-Seg4Codes(s);
VOUT(i)=VOUT(i)+Seg4V(s);
s=0;
end
end
for s=15:-1:1
if Seg3Codes(s)<=targetcode
targetcode=targetcode-Seg3Codes(s);
VOUT(i)=VOUT(i)+Seg3V(s);
s=0;
end
if targetcode==0
s=0;
end
end
for s=7:-1:1
if Seg2Codes(s)<=targetcode
targetcode=targetcode-Seg2Codes(s);
VOUT(i)=VOUT(i)+Seg2V(s);
s=0;
end
if targetcode==0
s=0;
end
end
if targetcode==0
s=0;
end
for s=4:-1:1
if Seg1Codes(s)<=targetcode
targetcode=targetcode-Seg1Codes(s);
VOUT(i)=VOUT(i)+Seg1V(s);
end
end
end
%Plot the transfer function
figure(1)
plot(DacCodes, VOUT);
xlabel(‘DAC Input Code’);
ylabel(‘Measured Voltage’);
axis([0 65536 -1.1 1.1]);
title(‘DAC Transfer Function’);
set(gca,’XTick’,0:16384:65536)
%Calculate the linearity
LSB=(max(VOUT)-min(VOUT))/65535;
INL(1)=0;
DNL(1)=0;
for i=2:65536
INL(i)=(VOUT(i)-(VOUT(1)+(i-1)*LSB))/LSB;
DNL(i)=(VOUT(i)-VOUT(i-1)-LSB)/LSB;
end
%Plot INL
figure(2)
plot(DacCodes, INL);
title(‘DAC Integral Linearity’);
xlabel(‘DAC Input Code’);
ylabel(‘INL (LSBs)’);
axis([0 65536 min(INL)*1.1 max(INL)*1.1]);
set(gca,’XTick’,0:16384:65536)
%Plot DNL
figure(3)
plot(DacCodes, DNL);
title(‘DAC Differential Linearity’);
xlabel(‘DAC Input Code’);
ylabel(‘DNL (LSBs)’);
axis([0 65536 min(DNL)*1.1 max(DNL)*1.1]);
set(gca,’XTick’,0:16384:65536)
txtstr=sprintf(‘INL MAX = %f’, max(INL));
disp (txtstr);
txtstr=sprintf(‘INL MIN = %f’, min(INL));
disp (txtstr);
txtstr=sprintf(‘DNL MAX = %f’, max(DNL));
disp (txtstr);
txtstr=sprintf(‘DNL MIN = %f’, min(DNL));
disp (txtstr);






16位脚本产生的曲线

 

 

关键字:差分输出  DAC 引用地址:差分输出、电流模式DAC的参数和测量方法

上一篇:基于CS5463的高速功率计算
下一篇:适合超声波热量表的解决方案

推荐阅读最新更新时间:2024-03-30 22:16

芯和半导体在DAC 2022大会上发布EDA 2022版本软件集
2022年7月13日,中国上海讯——国产EDA行业的领军企业芯和半导体,在近日举行的DAC 2022大会上正式发布了EDA 2022版本软件集。设计自动化大会DAC是全球EDA领域最富盛名的顶级盛会。本届大会在美国旧金山举办,从7月10日到7月14日,为期四天。 芯和半导体此次发布的Xpeedic EDA 2022版本软件集,在先进封装、高速设计和射频系统电磁场仿真领域增添了众多的重要功能和升级,以系统分析为驱动,芯片-封装-系统全覆盖,全面支持先进工艺和先进封装。 亮点包括: 2.5D/3D 先进封装 • Metis 2022:针对2.5D/3DIC先进封装的电磁仿真平台 内嵌的矩量法求解器得到了进一步的
[半导体设计/制造]
芯和半导体在<font color='red'>DAC</font> 2022大会上发布EDA 2022版本软件集
ADC和DAC有什么区别?
     不,这不是一个“愚弄人的”问题或脑筋急转弯,并且我认为我们的读者都非常清楚模数转换器(ADC)及数模转换器(DAC)的基本功能。     但在如何使用这些转换器以及人们的认知度上也存在着哲理性区别。用最简单的话讲,ADC是用来捕获大量未知的信号,并把它转换成已知的描述。相反,DAC是接受完全已知的、深刻理解的描述,然后“简单地”产生等效的模拟数值。     简而言之,DAC工作在确定的领域,而ADC则工作在随机输入信号和未知性领域,只要输入在规定的范围内。在传统的信号处理理论中,比如在Harry L.Van Trees的经典著作Detection, Estimation, and Modulation Theory中介绍
[模拟电子]
无需精密电阻的DAC输出转换为单端信号的电路
     电路功能与优势      将宽带DAC互补电流输出转换为单端信号的传统方法是使用中心抽头变压器,或者在差分转单端配置中使用一个单通道运算放大器。然而,变压器的低频非线性可能会限制其在DC附近使用;运算放大器方法则要求电阻严格匹配,以提供直流共模抑制、负载阻抗和互补DAC输出之间的增益匹配。如果匹配有误差,则最终输出也会产生误差。本电路利用差分接收放大器AD8130实现简单的差分转单端功能,无需使用昂贵的精密电阻,从而以更少的元件提供更高的精度。      AD8130还有一个优势,即具有业界领先的交流共模抑制性能(10 MHz时为70 dB)。可以利用这一特性抑制DAC数字地层与接收器模拟地层之间的噪声,这是
[模拟电子]
51单片机+DAC0832+LM358放大的单电源函数信号发生器
这是之前大二51单片机中的实践项目,分享一下资料 1.本设计基于STC89C51/52(与AT89S51/52、AT89C51/52通用,可任选)单片机 2.LCD1602液晶显示波形种类和频率值(10-100HZ)。 3.按键设置波形种类和设定频率步进值 4.电位器器改变振幅(2.5V-3.5V稳定)。 5.本设计可产生正弦波、锯齿波、三角波、矩形波。 6.有四个指示灯分别指示发出的是哪种波形,方便明了。 按键说明: 1 2 3 4 1键:设置步进值按键 2键:加按键 3键:减按键 4键:波形切换按键 开机液晶显示正弦波,频率是10Hz,如果要改变波形,按下4键可以选择波形,波形符号会显示在液晶上,同时4个LED也会指示不同的波
[单片机]
51单片机+<font color='red'>DAC</font>0832+LM358放大的单电源函数信号发生器
微电子所在超高速ADC/DAC芯片研制方面取得突破性进展
近日,中科院微电子研究所微波器件与集成电路研究室(四室)超高速电路课题组在超高速ADC/DAC芯片研制上取得突破性进展,成功研制出8GS/s 4bit ADC和10GS/s 8bit DAC芯片。   ADC芯片采用带插值平均的Flash结构,集成约1250只晶体管。测试结果表明,芯片可以在8GHz时钟频率下稳定工作,最高采样频率可达9GHz。超高速DAC芯片采用基于R-2R的电流开关结构,同时集成了10Gbps自测试码流发生电路,共包含1045只晶体管。测试结果表明,该芯片可以在10GHz时钟频率下正常工作。   超高速ADC/DAC芯片在光通讯及无线宽带通信领域有广阔的应用前景。这两款芯片的研制成功,大大提升了国内单片高速AD
[模拟电子]
微电子所在超高速ADC/<font color='red'>DAC</font>芯片研制方面取得突破性进展
STM32 —— 多路DAC输出电压和正弦波)
//========================================DAC========================================= #define DA_OUT1_CHANNEL DAC_Channel_1 #define DA_OUT1_GRP GPIOA #define DA_OUT1_INDEX GPIO_Pin_4 #define DA_OUT1_HIGH() GPIO_SetBits(DA_OUT1_GRP, DA_OUT1_INDEX) #define DA_OUT1_CONFIG() GPIOConfig(DA_OUT1_GRP, DA_OUT1_INDEX
[单片机]
20位单片音频数模转换器PCM63P的应用
1 概述 PCM63P是BB公司采用独特双DAC共线结构生产的超低失真20位精密DAC芯片。该结构可消除有害的数模感应干扰误差和其它双极性零点附近的非线性,因此,PCM63P的噪声非常低最大SNR为116dB同时具有16倍的过采样率和快速建立时间电流输出2mA阶跃时为200ns。下面是PCM63P的主要特点: ●是一种共线的20位音频DAC; ●可近于理想地在低电平工作; ●输出无数模感应干扰; ●可快速(200ns)电流输出(±2ms); ●带有工业标准的串行输入接口; ●超低失真,最大-96dB(无外部调整); ●带有基准源; ●最小SNR为116dB(按加权方式计算); ●具有16倍过采样能力。
[模拟电子]
基于双12位DAC的高精度直流电压/电流源设计
摘 要:本文论述了一种通过使用双通道DAC实现高精度直流电压源与电流源的方法,不仅兼顾了动态范围和分辨率,还节约了成本。除了理论分析外,给出了硬件设计电路图,并进行了测试,验证了该设计的可行性。 关键词:高精度;高分辨率;电压源;电流源 引言 在仪表校准中,希望直流电压源或电流源的精度与分辨率足够高,因为这是仪表能否校准好的关键所在。然而,单纯使用单个DAC的方法不仅成本高,而且各项性能并不能得到保证,因此,本文提出了一种使用一个双通道DAC来实现高精度直流电压/电流源的方法,即一个通道实现高精度要求,另一个通道实现动态范围要求。这样不仅节约了成本,精度也达到了要求。 系统设计实现 设计的思路是先产生一个分辨率为0.
[应用]
小广播
添点儿料...
无论热点新闻、行业分析、技术干货……
最新测试测量文章
换一换 更多 相关热搜器件
电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2024 EEWORLD.com.cn, Inc. All rights reserved