l 引言
随着科学技术和国民经济的发展,电能需求量日益增加,对电能质量的要求也越来越高。这对电能质量的监测提出了挑战。电能质量的监测往往需要多通道数据采集,但因其覆盖面积大,周期性强,采集数据量大,因此对数据采集系统的采集、传输速度和精度提出了较高的要求。常用的数据采集方案往往采用单片机或数字信号处理器(DSP)作为控制器。以控制模数转换器(ADC)、存储器和其他外围电路的工作。但因单片机自身指令周期及处理速度的影响,很难达到多通道高速数据采集系统的要求,虽然DSP可以实现较高速的数据采集,但在提高其速度的同时,也增加了系统成本。现场可编程门阵列(FPGA)以其时钟频率高,内部延时小,速度快,效率高,组成形式灵活等特点在高速数据采集方面有着单片机和DSP无法比拟的优势。
2 多路信号采集原理
图1示出多路高速数据采集系统的硬件结构。160路信号经过低通滤波器和输出跟随器到多通道模拟开关,并由FPGA控制逻辑选通模拟开关.每次只选通一路,经A/D转换后存入存储器。
3 开关与FPGA控制逻辑的连接
图2a中ADG506是一个能选通16路信号的开关。系统中使用了10片ADG506。通过FPGA控制ADG506的使能端实现开关的选通。ADG506的18引脚是使能端,高电平有效。利用图2b中的ENl~ENl0控制可实现10片ADG506的选通;利用A0~A3编码可实现信号的选通。A0~A3的值是在0000时选通S1信号,依次类推,在1111时选通S16信号。该系统的时钟是40 MHz,采样率为500 kHz,每一路信号采集10个点,共采集160路。A0~A3取决于f_channel的低4位;ENl~ENl0取决于f_channel的其他位数。图3给出程序流程图。
4 时间计算
用于该采集系统中的电子开关,其导通时的触点电阻约为400Ω,关断电阻大于1 kΩ;引脚集成电容为30 pF;运放采用AD824,其输入阻抗大于1013Ω。由此电容的充电过程为:
电容的漏电过程为:
由于共有192组跟随电路,故条件t2≥192t1成立。其中式(2)和式(4)为开关导通与关断时的约束条件。在纹波系数为1‰时,有exp(一t1/1.2×10-8)≤0.001、exp(一t2/300)≥0.999,因此tl≥82.9 ns和t2≤300 ms。显然£l和t2不满足约束条件t2≥192t1,所以一轮开关切换不能同时满足式(2)和式(4)。为了提高精度,首先令t2<300 ms,以满足式(4)条件。此时t1=1.56 ms。为了满足式(2),必需使Ui一Uo’足够小,经过计算,经1.56 ms时间电容可充到100%。
总之,要求如下:①开关切换最慢不低于192/t2≈640 Hz;②无论切换快慢,开关时间都要求大于192x82.9 ns="15".92μs,纹波才会小于1‰;③该采集系统的采样速率为500 Ks/s。
5 结语
由于整个系统的控制采用FPGA实现,具有组织方式灵活的特点,可以依据现场的具体情况,对FPGA的内部配置进行修改并调试。这种数据采集系统适用于多种数据采集的应用场合,是一种比较理想的实时数据采集方案。该设计已用于某装置信号的采集系统中。实际应用证明,该采集系统完全满足其多通道数据采集的要求。通过对典型单通道A/D采集系统的改进,在模拟开关级联的数据采集系统中。A/D转换器的输入端电容为多路开关的集成电容,其电容值较小。该改进方案提高了数据采集的速度和精度。
关键字:FPGA 数据采集系统
引用地址:
基于FPGA的160路数据采集系统设计
推荐阅读最新更新时间:2024-03-30 22:23
基于USB2.0总线的高速数据采集系统设计
1 引言 现代工业生产和科学研究对数据采集的要求日益提高,在瞬态信号测量、图像处理等一些高速、高精度的测量中,需要进行高速数据采集。现在通用的高速数据采集卡一般多是PCI卡或ISA卡,存在以下缺点:安装麻烦、价格昂贵;受计算机插槽数量、地址、中断资源限制,可扩展性差;在一些电磁干扰性强的测试现场,无法专门对其做电磁屏蔽,导致采集的数据失真。 通用串行总线USB是1995年康柏、微软、IBM、DEC等公司为解决传统总线不足而推广的一种新型的通信标准。该总线接口具有安装方便、高带宽、易于扩展等优点,已逐渐成为现代数据传输的发展趋势。基于USB的高速数据采集卡充分利用USB总线的上述优点,有效解决了传统高速数据采集卡的缺陷。 2
[单片机]
基于FPGA+DSP的频谱监测仪设计及实现
随着微波技术的广泛发展,空间和地面电磁环境越来越复杂,无线电频谱资源作为公共资源的一种,需要频谱管理部门进行有效的分配和监控。特别是在频带日益拥挤、自然和人为干扰日益增大的情况下,频谱监测系统有必要进行监测,检测存在的干扰,以便采取措施将影响降至最低,确保频谱资源得到合理的利用。 电磁频谱监测分析仪是应对当前电磁信号频谱检测挑战,兼备高分辨率和高搜索速度的检测设备。频率分辨率的提高意味着幅度检测灵敏度和频率分辨能力双提升、因此其高分辨率、高速扫描的特点意味着在电磁信号检测领域拥有强大的检测效率。本系统采取了基于 FPGA ,DDR2内存卡和多 DSP 的信号高速存储及处理,多模式多窗口信号检测,多域信号分析的技术路线,是一台性能
[嵌入式]
FPGA性能超越DSP数十倍!
多年以来,在ASSP、ASIC、DSP、FPGA等芯片的选择问题上,高端通信系统设计师总面临诸多棘手而复杂的难题。 虽然这些芯片技术在价格与性能方面各有优劣,但是FPGA供应商一直宣称:与复杂且昂贵的ASIC相比,它们提供的产品在多个方面都更胜一筹,例如具有更快的产品上市速度,以及更多的设计灵活性。然而截至目前,在与DSP的竞争中,人们却普遍认为,FPGA在性价比方面的表现远不如DSP。 不过,技术咨询公司Berkeley Design Technology(BDTI)一项最新但是具有争议性的基准测试研究结果显示,在多个意义重大的DSP应用中,FPGA的性价比优势可能超越了独立DSP。 “特别地,在诸如高端通
[嵌入式]
基于FPGA的短波发射机自动调谐系统的设计
1.前言 短波发射主要用于各广播电台之间,各核潜艇之间的相互通信。发射机主要由电控逻辑装置、过荷保护装置、频率预置和自动调谐装置等组成。为了保证发射机能工作在所需的频率值,必须对高频回路进行精密调谐;原来的调谐控制单元是由大量电位器、继电器构成,采用继电器逻辑控制方式,用继电器的接点组合成逻辑功能,硬件电路多而复杂,可靠性低。 本设计采用现场可编程门阵列来完成电子系统集成化,以使整个系统达到高可靠性、高集成度、优品质、低成本、微功耗、小体积的目的,以便实现对电台的远程监控和管理。 2。系统设计 一般短波发射机具有“手动”、“预置”、“半自动”、“自动”四种调谐方式,本论文主要讨论自动调谐方式的设计
[嵌入式]
IGLOO的FPGA构成的马达控制方案
本文介绍了IGLOO系列主要特性和优势,IGLOO系列架构框图以及采用AGL125的马达控制子板主要特性,步进马达控制逻辑方框图,BLDC马达控制逻辑方框图以及马达控制子板电路图和材料清单。 Actel公司的IGLOO系列FPGA是采用Flash Freeze技术的低功耗闪存FPGA,它基于130nm闪存工艺,具有最低功耗,单片解决方案和小占位面积的封装,可重新编程以及丰富的其它特性,核电压1.2 V -1.5 V,支持低功耗和单电压系统工作,Flash Freeze模式的功耗为5uW,系统门从15K到100万,多达144kb的双端口SRAM和多达300个用户I/O,可满足消费品,工业,医疗,汽车电子,计算,通信和军用
[嵌入式]
无线数据采集系统中应变片直流电桥设计
论文针对复杂系统 无线 数据采集 电路 中 电阻 应变片直流电桥测量 电路 存在的问题进行了详细的分析,根据实际系统对灵敏度、功率等要求,合理地对增益 电阻 和滤波 电容 进行了选择,提出了一种行之有效的电阻应变片直流电桥 无线 数据采集测量电路的设计方案。经过测试证明该方案在数据采集系统中稳定、可靠。 0 引言 在复杂的 机械 系统中,研究其功耗和性能,设计它们的结构以及研究各模块组间的润滑状态,测量各 器件间的摩擦力等重要参数,多年来,一直被人们所重视。由于 机械 内部运动复杂,环境恶劣,摩擦力相 对很小,给测量带来了很大困难,如何精确地测量出这些数据就显得格外重要。 采用无线收发方式,利用 传感器 信号通过无线收发电路
[模拟电子]
基于FPGA的红外遥控信号接收模块的设计
摘要: 文中分析了红外线遥控器系统的数据编码和传输机制,并用VerilogHDL语言设计了基于FPGA的红外接收模块硬件电路,在VCS和VirSim仿真工具中进行了仿真测试;用Xilinx ISE 10.1软件进行了综合、适配和FPGA器件下栽测试,结果表明该电路实现了数据接收和显示的目的,符合红外遥控数据传输协议。 关键词:红外通信协议;Verilog;FPGA 红外遥控技术已经在日常家用电器中得到了广泛应用,其使用方便、功耗低、抗干扰能力强的优点也越来越在智能仪器系统中受到重视。市场上的各种家电红外遥控系统技术成熟、成本低廉,但都是针对各自的遥控对象(彩电、冰箱、空调等),不能直接用于智能仪器。本文探讨了如何借鉴家
[嵌入式]
AMD 扩展市场领先的 FPGA 产品组合,推出专为成本敏感型边缘应用打造的AMD Spartan UltraScale+
2024 年 3 月 5 日,加利福尼亚 州 圣克拉拉 —— AMD(超威,纳斯达克股票代码:AMD)今日宣布推出 AMD Spartan™ UltraScale+™ FPGA 系列 ,这是广泛的 AMD 成本优化型 FPGA 和自适应 SoC 产品组合的最新成员。Spartan UltraScale+ 器件能为边缘端各种 I/O 密集型应用提供成本效益与高能效性能,在基于 28 纳米及以下制程技术的 FPGA 领域带来业界极高的 I/O 逻辑单元比,较之前代产品可带来高达 30% 的总功耗下降 1 ,同时还涵盖 AMD 成本优化型产品组合 中最为强大的安全功能集 2 。 AMD 自适应和嵌入式 计算事
[嵌入式]