基于DDS的寄生电感测量仪设计

发布者:WanderlustGaze最新更新时间:2012-02-07 来源: eefocus关键字:DDS  寄生电感  标称电容 手机看文章 扫描二维码
随时随地手机看文章

  精确的测量寄生电感,对于电容的合理应用具有十分重要的意义。本文介绍了一种利用LC 谐振原理测量电容自身寄生电感的方法。利用直接数字合成器产生可编程的扫频信号激励含有寄生电感的电容,同时采用对数检波器对经过待测网络后的信号进行检波,在利用AD 转换器采集检波器输出的直流信号。利用特定的程序算法比较连续的频率点的输出电平,最终找出谐振点频率,求出电容的自身寄生电感。该方案由于采用了不同于常规LCR 电桥的原理,非常适合微小电感的测量,即使对于射频领域使用的微小电感也可以精确测量。其测试结果与采用网络分析仪测试的结果十分接近,基本可以满足大多数应用场合。

  0 引言

  实际的电容元件存在着分布参数,其中对电容本身特性影响最大的是寄生电感,这些寄生电感与电容本身构成谐振回路,使电容在使用时有了一定的局限性,因此,能够测量出电容本身寄生电感的大小,可以在使用时更合理的选择电容元件。由于寄生电感的电感量很小,多为nH 级别,导致绝大部分LCR 电桥无法测量电容本身的寄生电感。为了准确的测量寄生电感,文中描述了一种利用自谐振原理的测量方法,结合DDS 扫频技术可以快速完成寄生电感的测量,其测量方法简单精确,将能够满足大多数场合的应用。

  1 测量原理

  实际电容由于制造的工艺导致本身存在寄生电感和寄生电阻, 其等效电路模型如图1 所示。

图1 实际电容等效电路模型

  其中C 为实际电容本身的标称电容, L 是其寄生电感, Rp是其并联等效电阻, Rs 是其串联等效电阻。寄生电阻会对经过电容的信号造成衰减, 但不会影响电容本身的频率特性。寄生电感会与电容构成串联谐振回路,会使实际的电容在某个频率上发生谐振, 这种现象称为电容的自谐振 。实际电容的阻抗和频率特性曲线如图2 所示。

图2 实际电容频率特性曲线

  图2 中的f 0 是电容与其寄生电感构成的谐振回路的谐振频率, 称之为自谐振频率, 实线部分为实际的电容频率特性曲线,虚线为理想无寄生电感的电容特性曲线。可见, 在低于自谐振频率时, 电容呈现容性, 阻抗随频率增高而减小; 然而当频率超过自谐振频率时,电容表现出阻抗随频率增高而上升的趋势, 这恰好是电感的特性。该曲线表明实际的电容仅能工作于自谐振频率以下, 高于自谐振频率时,电容则表现为感性, 无法再继续作为电容使用了。可见, 准确的测得电容的自谐振频率, 求出其寄生电感,对于电容的正确使用有着非常重要的意义。然而该电感往往非常小, 通常为nH 级别, 一般的LCR 电桥无法测量这种微小的电感。因此就需要一种不同于电桥法的测量这种微小电感的方法。

  由电感和电容构成的LC 串联回路的谐振频率为:

  同时谐振发生时整个LC 回路表现出的阻抗为纯阻性, 即感抗和容抗之和为零。利用这个原理, 使用一个扫频信号激励待测电容,测量出谐振频率, 再结合式(1) 即可测出寄生电感的大小 。根据该原理, 设计1 个扫频发生器产生扫频信号激励待测电容,然后找出谐振点, 读出谐振频率即可求出电容的寄生电感。其结构如图3 所示。

  其中最核心的部分就是扫频发生器和谐振点检测电路。

 

 

图3 寄生电感测试装置功能[page]

2 扫频发生器

  扫频发生器在本系统中产生宽频带扫频信号以激励待测电容, 当电容较大时,以常见的电解电容为例,假设电容为1 000 F, 其寄生电感为100 nH, 则按照式(1)可计算出其自谐振频率为15. 9 kHz, 谐振频率较低;另以瓷片电容为例,假设其电容值为10 pF, 寄生电感约为10 nH, 则其自谐振频率为500 MHz 这两个信号频率相差了4 个数量级, 这就需要1 个宽带的信号发生器, 这也是本部分的设计难点所在。若采用传统的模拟信号发生的方法, 为了实现信号频率的可调,一般会采用变容二极管构成的LC 振荡器, 然而在信号频率较低时,所需要的变容二极管的电容量会很大,而传统的变容二极管电容值一般只是几个pF 至几百pF ,很难满足低频振荡要求。为了简化扫频电路,以及实现数字化控制, 这里采用DDS 技术产生宽带信号。DDS 采用的是DA 转换器的原理, 通过计数器累加实现的连续波形输出 , 而DDS 芯片外围电路简单, 通过写它的寄存器便可实现信号频率的调节, 同时产生的信号频率分辨率高,一般可以达到0. 01 Hz 级别, 信号频率的跨度大, 可以实现从几Hz 到几百MHz 的连续信号, 非常适合做扫频发生器。这里采用了AD9854 这款DDS 芯片, 它在300 MHz 时钟驱动下, 按照乃奎斯特采样定律可以产生最高150 MHz 的信号,为了得到信号较好的频率则一般只得到最高100 MHz 的信号。若要得到高于100 MHz 的信号,则可采用其高次谐波得到。基于AD9854 的信号发生电路如图4 所示。限于篇幅,仅画出了关键的输出部分和电流设置部分。AD9854 内置4~ 12 倍频的时钟倍频器, 因此可以外加1 个较低频率的时钟,通过倍频器倍频至300 MHz, 这样可以极大的降低高速片外时钟对系统造成的电磁兼容性问题。AD9854 内部有1个频率控制字寄存器,通过写该寄存器的值便可以改变输出信号的频率,非常适合数字控制。同时由于时钟采用的时晶体振荡器,因此输出频率的稳定度和分辨率都非常高, 一般为10- 6数量级。

图4 AD9854 信号发生电路

  3 谐振点检测电路

  谐振点检测电路主要由检波器和AD 转换器组成,其中常用的检波器有峰值检波器、有效值检波器和对数检波器。由于这里的检波只是为了检测出谐振点, 因此对检波器的种类没有特殊要求,这里采用AD8307 这款宽带对数检波器。A D8307 可以实现DC 500 MH z 频率范围内的对数检波器, 其输出为直流电压,输出与输入功率( 以dBm为单位) 呈线性关系。

  由于该检测电路只是检测出谐振点,即图2 中的最低点, 只是一个比较关系, 并未对检测到的最低点的电平精度有很高要求,因此对采样电路的精度要求不高,又因为对数检波器的输出是直流信号, 所以常见的大多数低速AD 转换器都可以满足要求。这里采用串行8 位的AD 转换器TLC549。TL549 采用三线制串行控制方法, 很方便与单片机控制器接口。该检测电路的原理图如图5 所示。

图5 谐振点检测电路[page]

  4 主要软件流程设计

  单片机采用Atmeg16, 分别控制DDS 和AD 转换器,同时负责对计算结果进行分析。单片机每次控制DDS输出1 个信号,同时采集这个信号经过待测电路后的响应结果,这样的动作每重复3 次就进行一次比较,因为谐振点的电平是最低的,因此如果采集的3 次数据中的中间一次数值最小,则该数值就是谐振点处的电平值,记下此时的频率f , 利用式(1) 可知:

  从而由式(2) 求出L 值。主要程序的流程图如图6所示。

图6 主要程序流程

  5 实验数据分析

  采用网络分析仪来检验所设计的测试仪的测试结果。

  使用网络分析仪测量寄生电感的方法为: 测量待测电容并联情况下的正向传输曲线, 得到如图1 所示的曲线, 读出陷波点频率,并根据式(1) 计算出寄生电感值。表1 显示了使用文中描述的测试仪测量的3 种数量级的电容器寄生电感的结果与采用网络分析仪测量结果的对比情况, 表1中所示结果为多次测量取平均值之后的最终结果。


表1 寄生测试结果

  由表1 可见, 对于这3 种数量级的电容, 其测试结果误差均在9%以内, 基本可以满足大多数场合的应用要求。

  由表1 还可看出测量误差会随电容值的减小而增大, 这种现象是由于扫频信号的分辨率低造成的,提高扫频信号的分辨率可以进一步降低该误差。另外, 该仪器对于小于100 pF 的电容无法测量其寄生电感,因为所需的激励信号频率已经超出A D9854 的工作范围, 采用更高频率的DDS可以消除这个问题。

  6 结论

  上述方案实现了电容自身寄生电感的测量, 由于采用的DDS 信号发生技术, 因此频率分辨率极高, 这就大大提高了电感的测量精度,该方法对于nH 级的电感都能准确的测量, 弥补了大多数LCR 电桥无法精确测量微小电感的缺点。该方法若结合LCR 电桥一起使用,基本可以满足大多数情况下的电感测量要求。

关键字:DDS  寄生电感  标称电容 引用地址:基于DDS的寄生电感测量仪设计

上一篇:三坐标测量仪介绍
下一篇:判别端子晶体管测试仪

推荐阅读最新更新时间:2024-03-30 22:23

使用AD9852实现的10~12.2MHz跳频源
  DDS是一种直接对参考时钟进行抽样、数字化,然后用数字计算技术产生频率的频率合成方法。它的工作原理是在采样频率一定的条件下,通过控制两次连续采样之间的相位增量(不得大于π)来改变所得的离散序列的频率,然后经保持和滤波,唯一地恢复出该频率的模拟信号。DDS的工作原理框图如图1所示。 AD9852是AD公司的DDS芯片可广泛用于军事通信、雷达等各个领域。文中用AD9852实现的跳频源可在外部拨码开关的控制下对输出频率进行调整,以完全达到预期的设计指标。 1 AD9852简介 AD9852的功能框图由图2所示。由图可见,AD9852内部包括一个具有48位相位累加器的NCO、一个可编程时钟倍频器、一个反SINC滤波器、两个12
[模拟电子]
石英晶体测试系统中DDS信号源设计
产生正弦激励信号一般可以通过振荡电路或直接数字频率合成器(Direct Digital Frequency Synthesis,DDS),DDS较振荡电路具有相位噪声小、杂散抑制好、可产生连续波信号、扫频信号和频率捷变信号等优点。石英晶体电参数测试中激励信号的指标如幅度、频率的稳定性对后续的测量精度至关重要。所以系统采用AD9852型DDS作为信号源。石英晶体电参数测试系统中,DDS可以同时产生多路正弦信号,并可对信号的频率、幅度、相位精确控制,用以测量石英晶体电参数,随着对石英晶体频率精度的要求越来越高,DDS的信号源设计及控制具有重要现实意义。 1 π网络法测试原理 在串联谐振状态下,石英晶体等效电路模型如图1所示,C
[单片机]
石英晶体测试系统中<font color='red'>DDS</font>信号源设计
基于CORDIC改进算法的DDS设计
传统DDS是由美国学者Tierney 等提出,采用查找表结构实现,很难满足数字信号处理领域中高精度、高分辨率、实时运算的要求。而采用基于CORDIC算法的DDS结构可以很容易地满足这些要求,且易于采用流水线技术,因此这一技术越来越多的用于雷达等电子系统中 。本文提出了一种基于CORDIC算法的16位流水线并行结构的DDS,取代传统ROM查找表,实现了高速度和资源占用率低的要求。利用Matlab工具进行仿真分析,不仅能直观地看出输出波形,而且加快了设计进程。 1 DDS的基本结构 DDS的基本结构如图1所示,主要包括:参考频率源、相位累加器、ROM正弦查找表、D/A转换器及低通滤波器。频率控制字K决定了相位累加器的步进大小。每一
[工业控制]
基于CORDIC改进算法的<font color='red'>DDS</font>设计
基于FPGA的DDS调频信号的研究与实现
1 引言 直接数字频率合成器(DDS)技术,具有频率切换速度快,很容易提高频率分辨率、对硬件要求低、可编程全数字化便于单片集成、有利于降低成本、提高可靠性并便于生产等优点。目前各大芯片制造厂商都相继推出采用先进CMOS工艺生产的高性能和多功能的DDS芯片,专用DDS芯片采用了特定工艺,内部数字信号抖动很小,输出信号的质量高。然而在某些场合,由于专用的DDS芯片的控制方式是固定的,故在工作方式、频率控制等方面与系统的要求差距很大,这时如果用高性能的FPGA器件设计符合自己需要的DDS电路就是一个很好的解决方法,它的可重配置性结构能方便的实现各种复杂的调制功能,具有很好的实用性和灵活性。 2DDS调频信号发生器框图设计
[半导体设计/制造]
用单片机控制DDS实现短波跳频系统的调制
    频率合成器是利用一个(或多个)标准信号产生多种频率信号的设备。它不仅要求输出频率的精确度和稳定度高,而且要求频带尽可能宽。直接数字频率合成(DDS)是继直接频率合成和间接频率合成之后发展起来的第三代频率合成技术。由于它具有相对带宽很宽、频率转换时间短、频率分辨率很高、便于集成以及频率、相位和幅度均可控制等优点,因此被广泛应用于雷达、电子对抗等军事通信系统和移动通信中。特别是在短波跳频通信中,信号在较宽的频带上不断变化,并且要求在很小的频率间隔内快速地变换频率和相位。采用DDS技术用于跳频信号调制的理想选择。跳频系统不仅需要一个高精度迅速变化频率的频率合成器,还要求一个能产生数百或数千条跳频序列发生和
[单片机]
用单片机控制<font color='red'>DDS</font>实现短波跳频系统的调制
DDS技术在高频石英晶体测试系统中的应用
0 引言 石英晶体谐振器(以下简称石英晶体)广泛用作时间频率基准和为时序逻辑电路提供同步脉冲。石英晶体的测试方法主要有阻抗计法、π网络最大传输法、π网络零相位法,其中π网络零相位法是国际电工委员会(IEC)推荐的标准方法。π网络零相位法石英晶体测试设备在发达国家已广泛使用。典型仪器是美国S&A公司生产的250B零相位测试系统,其测试频率范围为0.5~200 MHz,串联谐振频率测试精度±2 ppm。阻抗计型石英晶体测试设备在中国仍然占主导地位。阻抗计型石英晶体测试设备具有制造成本较低,操作简单的特点。但其串联谐振频率测量范围较小,测量精度较低。因此,研制宽范围、高精度的石英晶体频率测试系统,具有服务生产的实际意义。 π网络零相位法
[单片机]
<font color='red'>DDS</font>技术在高频石英晶体测试系统中的应用
直接数字频率合成器DDS的优化设计
新一代的直接数字频率合成器DDS,采用全数字的方式实现频率合成。与传统的频率合成技术相比DDS具有以下特点:(1)频率转换快。直接数字频率合成是一个开环系统,无任何反馈环节,其频率转换时间主要由频率控制字状态改变所需的时间及各电路的延时时间所决定,转换时间很短。(2)频率分辨率高、频点数多。DDS输出频率的分辨率和频点数随相位累加器位数的增长而呈指数增长,分辨率高达μHz。(3)相位连续。DDS在改变频率时只需改变频率控制字(即累加器累加步长),而不需改变原有的累加值,故改变频率时相位是连续的。(4)相位噪声小。DDS的相位噪声主要取决于参考源的相位噪声。(5)控制容易、稳定可靠。高集成度、高速和高可靠是FPGA/CPL
[模拟电子]
直接数字频率合成器<font color='red'>DDS</font>的优化设计
基于DDS的快速跳频频率合成器的设计
摘要:介绍了直接数字频率合成(DDS)技术的工作原理及特点,并给出了基于DDS设计快速跳频频率合成器的方案。 关键词:跳频 DDS AD9952 SPI 跳频通信是扩频通信的一种主要形式。由于其具有抗干扰、抗截获的能力,并能做到频谱资源共享,在当前军事抗干扰通信系统中被广泛应用。跳频通信系统的一项重要参数是频率的跳变速度。它在很多程度上决定了跳频通信系统抗跟踪式干扰的能力,这一点在电子对抗中尤为重要。因此,快速跳频频率合成器的设计就成为跳频通信的关键之一。目前频率合成主有三种方法:直接模拟合成法、锁相环合成法和直接数字合成法。直接模拟合成法利用倍频(乘法)、分频(除法)、混频(加法与减法)及滤波,从单一或几个参数频率中产生多
[应用]
小广播
添点儿料...
无论热点新闻、行业分析、技术干货……
最新测试测量文章
电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2024 EEWORLD.com.cn, Inc. All rights reserved