待测器件
晶振、压控振荡器和石英谐振器。频率范围从32kHz ~ 6GHz。多数器件采用表面贴装型封装,最常见尺寸为 7mmx5 mm。这些器件有多个输出选择,包括低压差分信令(LVDS)、CMOS、正射极耦合逻辑(PECL)以及限幅正弦波。
挑战
在工程实验室中对量产前的新振荡器作评估。测量内容包括频率、抖动、相位噪声、上升时间、下降时间、输入电流、输出功率和稳定性。在-40℃ ~ +85℃ 的温度范围内作温度稳定性测试。
工具
* Agilent 科技:数字万用表、频率计数器、相位噪声测试仪、三端口电源。www.tm.agilent.com。
* Tektronix:示波器。 www.tektronix.com。
项目说明
Crystek (www.crystek.com) 位于佛罗里达州的 Ft. Myers,它制造晶振、压控振荡器和石英谐振器。这些器件为嵌入式系统中使用的微处理器、电信路由器以及其它应用提供时序信号。在每款新产品发布以前,工程总监 Ramon Cerda 和一个工程师小组都要对部件作评估。
工程师要做的最关键测量是输出频率、抖动
和相位噪声。他们使用的评估板带有 SMA 连接器,上面有测试点并与测试设备相连。评估板亦带有一个塑料夹具,用于固定振荡器。
工程师们用一台 10 位 RF 频率计数器测量频率,并且使用一台 1 GHz、10 M 采样/秒的示波器测量抖动、上升时间和下降时间。频率计数器使用一个基于 GPS 的自制基准时钟。他们还要用一台相位噪声测试仪测量相位噪声。
这些测量的困难来自于振荡器的高输出阻抗,对于正弦波和 CMOS 输出的器件,这个值可高达 10kΩ。将测试时钟的两台仪器连接到一个振荡器的输出端,器件上加的负载会过重。Cerda 警告说:“你不能用 T 型接头将信号送给两台仪器。”Crystek 工程师没有采用缓冲电路方法,而是使用示波器的缓冲模拟输出,它是示波器输入信号的复制品。
Crystek 的工程师用一个有源探头来尽量减小电路的负载。有源探头在振荡器上的负载小于 1 pF。电路板上的一只 15 pF 电容可提供一个已知稳定的负载。电源通过一只数字万用表(DMM)连接到评估板,万用表测出振荡器的输入电流。
对于正弦波输出的器件,工程师测量振幅的峰/峰dBm值。对这些输出达6GHz的器件,工程师们用一台频谱分析仪可以确定这些器件在频域下的特性。对于方波输出(输出频率达 200 MHz)的器件,工程师要测量上升时间、下降时间和占空比(45% ~ 55%)。示波器的抖动测量软件用于测量循环之间的抖动以及周期抖动。
工程师在超出器件设定的温度范围下完成这些和其它测试。温度循环范围从-40℃ ~ +85℃。工程师在各种温度下测量频率、振幅和相位噪声。另外,他们还要对变化的输入电压作测量,输入电压的变化范围为标称电压(5 V、3.3V 或 2.5V)的±10%。
收获
Cerda 说:“当测试有高输出阻抗的晶振和其它器件时,测试设备可以加载待测器件。示波器必须有缓冲输出。” Cerda 再次对使用“T”型接头提出警告,因为示波器和计数器都会成为振荡器输出的负载,因此会改变输出信号。他补充说:“还有一点也很重要,你的示波器要有足够的带宽,能精确地测量一个方波振荡器的三次谐波。”
关键字:时钟振荡器 谐振器 相位噪声
引用地址:
测试时钟振荡器
推荐阅读最新更新时间:2024-03-30 22:29
谐振器和振荡器的差异分析
时常会把谐振器和振荡器搞混。经历了一些时间的对比,大概整理一下。我们习惯称晶振,这个讲法其实很模糊。这里把有源的称为振荡器,无源的称为谐振器。 谐振器【RESONATOR】
产生谐振频率的电子元件,它是典型的无源器件,需要外围电路驱动其工作,产生时钟输出。
振荡器【OSCILLATOR】
是一种能量转换装置——将直流电能转换为具有一定频率的交流电能,其构成的电路叫振荡电路, 振荡器是有源器件,振荡器比谐振器多了一个控制电路。
图中从左到右依次为:晶体谐振器,陶瓷谐振器,晶体振荡器,硅振荡器。
晶体谐振器【QUARTZ CRYSTAL UNITS】【CRYSTAL】
[模拟电子]
频谱分析仪的相位噪声和本底噪声
一、相位噪声 虽然我们看不到频谱分析仪本振系统的实际频率抖动,但仍能观察到本振频率或相位不稳定性的明显表征,这就是相位噪声 (有时也叫噪声边带)。没有一种振荡器是绝对稳定的,它们都在某种程度上受到随机噪声的频率或相位调制的影响。如前所述,本振的任何不稳定性都会传递给由本振和输入信号所形成的混频分量,因此本振相位噪声的调制边带会出现在幅度远大于系统底噪的那些频谱分量周围 (图 1-1)。显示的频谱分量和相位噪声之间的幅度差随本振稳定度而变化,本振越稳定,相位噪声越小。它也随分辨率带宽而变,若将分辨率带宽缩小 10 倍,显示相位噪声电平将减小10dB。 图 1-1 只有当信号电平远大于系统底噪时, 才会显示出相位噪声 图1-2
[测试测量]
相位噪声测量电路
测量可变频率振荡器或合成器的相位噪声是用昂贵的频谱分析仪。对于455kHz固定频率的特定测量,可用便宜的方法实现。
本文的电路是用相位误差控制电流调制器,将低噪声基准振荡器锁定到被测信号以此实现了一个PLL,电抗调制器用1.4V左右低夹断电压结型FET。
Clapp配置中的双极晶体管构成基准振荡器。晶体管对振荡电路的耦合非常弱,所以加在它上面的负载非常小。
跟随的缓冲器振荡电路抑制可有的谐波并提供90°相移。正交解调器的输出dc耦合到示波器(用在X/Y模式)的输入。
相位噪声偏差直接显示在示波器上,一个完整的圆表示±180°峰值相位噪声。相位偏
[应用]
使用内部的MSI振荡器给STM32L476RG单片机提供80MHz的时钟
#include stdio.h #include stm32l4xx.h // 1 =nus =13107 void delay_us(uint16_t nus) { if ((RCC- APB1ENR2 & RCC_APB1ENR2_LPTIM2EN) == 0) { RCC- APB1ENR2 |= RCC_APB1ENR2_LPTIM2EN; LPTIM2- CFGR = 4 LPTIM_CFGR_PRESC_Pos; // 80MHz/16=5MHz LPTIM2- CR = LPTIM_CR_ENABLE; } LPTIM2- ARR = nus * 5 - 1; LPTIM2- CR |= L
[单片机]
相位噪声和抖动对系统性能的影响
时钟频率的不断提高使相位噪声和抖动在系统时序上占据日益重要的位置。本文介其概念及其对系统性能的影响,并在电路板级、芯片级和单元模块级分别提供了减小相位噪声和抖动的有效方法。 随着通信系统中的时钟速度迈入GHz级,相位噪声和抖动这两个在模拟设计中十分关键的因素,也开始在数字芯片和电路板的性能中占据日益重要的位置。在高速系统中,时钟或振荡器波形的时序误差会限制一个数字I/O接口的最大速率,不仅如此,它还会增大通信链路的误码率,甚至限制A/D转换器的动态范围。 在此趋势下,高速数字设备的设计师们也开始更多地关注时序因素。本文向数字设计师们介绍了相位噪声和抖动的基本概念,分析了它们对系统性能的影响,并给出了能够将相位抖动和噪声降至最低
[模拟电子]
一种低噪声快速转换频率合成器的设计与实现
近年来,随着超短波通信电台向宽频段、高跳速、多业务、多功能的方向发展,作为电台重要组成部分的频率合成器,承担着为电台提供所需本振信号和各种时钟的关键作用,其带宽、相位噪声、转换时间等指标直接影响电台的通信性能。 超短波电台跳速的提高,要求频率合成器转换时间缩短,以减小信道转换过程的开销,有利于提高数传速率。而目前超短波电台应用趋势是:多部超短波电台和短波电台装于同一辆车中。为减小电台之间的相互干扰,频率合成器的相位噪声指标要求也越来越高,因为通过降低合成器相位噪声,比使用大功率共址滤波器成本低得多。因此,超短波电台频率合成器的发展趋势是提高相位噪声和锁定时间指标。 1 总体设计方案 在
[嵌入式]
MEMS谐振器有何优势?
几乎所有的电子设备都需要频率控制,而传统的石英晶体谐振器主导应用市场几十年,由于市场规模巨大,石英晶体的制造已经达到精湛水准——不乏更小、更薄、频率更高的解决方案。 那么, 近几年打入频率控制市场的MEMS谐振器,市场驱动力来自哪里?靠什么取胜呢?来听听村田工程师的建议! 村田MEMS谐振器在0906封装尺寸下,还能达到非常小的ESR。 可穿戴市场的发展,对产品的尺寸和功耗有了更高的要求,晶体谐振器已经很难满足“超小尺寸”下仍然保持低ESR特性(低功耗),这为MEMS谐振器应用预留了发展空间. 村田的MEMS谐振器是利用了压电现象,通过机械的共振产生一定频率的元件。新推出的这款32.768kHz MEMS谐振器,封装尺
[嵌入式]
谐振器振动幅度的分析
谐振器振动幅度的分析 基模圆形AT 切谐振器频率扫描中被激励的各种模式的X 射线光谱形貌图(2I. 0 面)。 3.2MHz 处的第1 个峰值是主模,所有其他模均为寄生模。黑色面积相当于位移大小。 在理想的谐振器中,振动幅度在电极表面呈指数衰减。在经过适当设计的谐振器中,振 动能量可以忽略不计,不再受装架和焊接结构的影响,即边缘必须固定不动,以便谐振器能 够具有高Q 值。谐振器表面点的位移是与激励电流成正比的。在厚度剪切谐振器中(10MHz) 所使用的典型激励电流,最大位移只有几个原子的间距。
[模拟电子]