逻辑分析仪的使用

发布者:VelvetDreamer最新更新时间:2012-10-20 来源: 21ic 关键字:逻辑探头  异步定时捕获  同步状态捕获  触发方式 手机看文章 扫描二维码
随时随地手机看文章
一、何时需要使用逻辑分析仪

逻辑分析仪是数字设计验证与调试过程中公认最出色的工具,它能够检验数字电路是否正常工作,并帮助用户查找并排除故障。它每次可捕获并显示多个信号,分析这些信号的时间关系和逻辑关系;对于调试难以捕获的、间断性故障,某些逻辑分析仪可以检测低频瞬态干扰,以及是否违反建立、保持时间。在软硬件系统集成中,逻辑分析仪可以跟踪嵌入软件的执行情况,并分析程序执行的效率,便于系统最后的优化。另外,某些逻辑分析仪可将源代码与设计中的特定硬件活动相互关联。逻辑分析仪可将源代码与设计中的特定硬件活动相互关联。

当您需要完成下列工作时,请使用逻辑分析仪:

·调试并检验数字系统的运行;
·同时跟踪并使多个数字信号相关联;
·检验并分析总线中违反时限的操作以及瞬变状态;
·跟踪嵌入软件的执行情况。

二、逻辑分析仪的使用步骤

使用逻辑分析仪与数字信号相连、捕获数字信号并进行分析,一般有以下4个步骤:

①用逻辑探头与被测系统(DUT)相连;
②设置时钟模式和触发条件;
③捕获被测信号;
④分析与显示捕获的数据。

以下,我们逐步介绍逻辑分析仪使用的每个步骤:

三、 逻辑探头

在使用逻辑分析仪测试中,首先选择合适的逻辑探头与被测系统(DUT)相连,探头利用内部比较器将输入电压与门限电压相比较,确定信号的逻辑状态(1或0)。门限值由用户设定,范围由逻辑分析仪本身决定,常用的逻辑电平为TTL电平、CMOS电平、ECL电平等等。

逻辑分析仪的探头有各种各样的形状、大小,用户可以根据自己的需要,选择合适的探头夹具。常用的探头有用于点到点故障查找的“夹子状”,有用在电路板上专用的连接器高密度、多通道型探头。逻辑探头应能够捕获高质量的信号,并且对被测系统的影响最小。另外,逻辑分析仪的探头应能提供高质量信号并传递给逻辑分析仪,并且对被测系统造成的负载最小,而且要适合与电路板及设备以多种方式连接。

四、设置时钟模式和触发条件

在逻辑分析仪与被测系统连接好之后,需要设置时钟模式与触发条件。逻辑分析仪的数据捕获方式不同于示波器,它有两种捕获方式,分别是异步捕获,获取信号的时间信息和同步捕获,用于获取被测系统的状态信息。其中异步分析更类似于示波器的数据捕获方式,其中采样率、波形捕获率等概念都与示波器的相关概念类似。

1、异步捕获模式

在这个模式中,逻辑分析仪用内部时钟进行数据采样,采样速度越快,测试分辨率越高。采样速率对于异步定时分析非常重要,例如,当采样间隔为2ns时,即每隔2ns捕获新的数据存入存储器中,在采样时钟到来之后改变的数据不会被捕获,直到下一个采样时钟到来,由于无法确定2ns中不会被捕获的数据,直到下一个采样时钟到来,由于无法确定2ns中数据是否发生变化,所以最终分辨率是2ns。这种异步捕获模式常用在目标设备与分析仪捕获的数据之间没有固定的时间关系,而且被测系统的信号间的时间关系为主要考虑因素时,通常使用这种捕获模式。

2、同步捕获模式

同步捕获模式是用一个源自被测系统的信号做采样时钟信号,这种模式中用于为捕获确定时间的信号,可以是系统时钟、总线控制信号或一个引发被测系统改变状态的信号。逻辑分析仪在外部时钟信号的边缘采样,采到的数据代表逻辑信号稳定时被测电路所处的状态。对于引入的时钟信号是有限制的,一般要小于某一固定频率,这一频率被称为逻辑分析仪的最大状态速率,有的厂家称之为逻辑分析仪的带宽。在这种模式下,不考虑两个时钟事件之间的状态。

3、设置触发方式

触发方式的区别是逻辑分析仪与示波器的另一项重要区别。示波器同样配有触发器,但对于多通道的二进制信号而言,示波器的触发功能受限。相反,逻辑分析仪中可以对各种逻辑条件进行触发。触发的目的在于为逻辑分析仪设定什么时候开始捕获数据、捕获哪些数据,使逻辑分析仪跟踪被测电路的逻辑状态,并在被测系统中用户定义的事件处触发。

不同厂家的逻辑分析仪有着各种的不同的触发条件的设定,可以分为两大类:对单一通道的触发条件的设定;通道间触发条件的设计。单一通道的触发类似于示波器的触发。例如,高/低电平触发,上升沿/下降沿触发,脉冲宽度触发器等触发方式;而通道间的逻辑触发对于逻辑分析仪而言更为重要,因为逻辑分析仪主要用来观察通道间的逻辑关系以及逻辑状态。通道间的逻辑触发也可分为两大类:一类为单纯为每一通道设置触发条件,例如,当1、2通道为高电平,3、4通道为低电平,5通道为上升沿时触发;另一类称为码型触发或事件触发,例如,8根信号线可以看成8bit的码型(事件),这8bit可以用十六进制或二进制表示,设置值为0A(十六进制)时触发,即为码型触发。

另外,有些厂家有更高级的按阶层触发,普通的码型触发即可以看作一阶触发,另外还有二阶、三阶、或阶触发,这些触发对于数字电路中包头、包尾的识别非常有用。我们北京海洋兴业科技有限公司最新推出的OLA2032B逻辑分析仪具有以上介绍的全部触发方式。

五、捕获测试数据

逻辑分析仪探头、触发器和时钟系统均用于为实时捕获存储器传递数据。该存储器是测量仪的中心——不仅是来自被测系统的所有采样数据的最终目的地,也是测量仪进行分析和显示的数据源。

选择逻辑分析仪时,通道数和存储深度是非常重要的指标,为了决定逻辑分析仪的通道数和存储深度,首先确定要对多少信号进行捕获与分析?逻辑分析仪的通道数应与需捕获的信号数相对应。数字系统总线具有各自不同的宽度,通道数一般为总线宽度的3-4倍(数据线+地址线+控制线+时钟)。例如,对一个8位的数字系统进行测试,32通道的逻辑分析仪比较合适,要确保考虑到需同时捕获的所有信号的总线。其次,确定捕获操作将持续多长时间?这一步决定逻辑分析仪的存储深度,例如,采样间隔为1ns时,存储1s,存储深度为1M。存储深度越长,发现错误的几率越大。

六、分析与显示捕获的数据

存储于实时捕获存储器中的数据可用于各种显示和分析模式。一旦数据在系统中存储,它就能够以各种不同的格式查看,如时间波形,与二进制代码等。对于大多数的测试需要,用户都比较习惯于使用总线形式显示捕获的数据,而且,一般的逻辑分析仪可以同时观察几组并行总线,并观察他们之间的数据关系,了解逻辑代码的真正用意。在使用逻辑分析仪观察并行总线时,一般都会先观察同步状态数据,如果状态数据存在问题,在观察异步时钟数据,寻找问题所在。另外,有些逻辑分析仪,例如OLA2032B还有类似于某些示波器的波形搜索功能,更加方便于对已捕获的数据的分析。

综上,介绍了逻辑分析仪的使用步骤与方法,但大部分逻辑分析仪的操作对于刚刚接触逻辑分析仪的用户都显得有些复杂,我们北京海洋兴业科技有限公司为您提供了灵活的解决方案。其一是OLA2032B独立台式逻辑分析仪可以完全不需要设置,只要按下Auto-Scan,便可以检测到接入的被测信号,并在屏幕上显示出被测信号,或者按下Auto-Store,便可以记录下您需要观察的信号数据,到整个存储空间存满为止。其二是泰克新近推出的MSO4000系列混合信号示波器,可以像使用示波器一样使用逻辑分析仪。两种方案都非常简便易用,前者可以测试32路信号,后者16个通道。以上两种方案可以保证让您放心的使用逻辑分析仪,没有后顾之忧。
关键字:逻辑探头  异步定时捕获  同步状态捕获  触发方式 引用地址:逻辑分析仪的使用

上一篇:三坐标测量仪构成及原理简介
下一篇:逻辑分析仪与示波器的比较

推荐阅读最新更新时间:2024-03-30 22:31

同步触发器的触发方式和空翻问题
一、空翻问题 由于在CP=1期间,同步触发器的触发引导门都是开放的,触发器都可以接收输入信号而翻转,所以在CP=1期间,如果输入信号发生多次变化,触发器的状态也会发生相应的改变,如图13-10所示。这种在CP=1期间,由于输入信号变化而引起的触发器翻转的现象,称为触发器的空翻现象。 由于同步触发器存在空翻问题,其应用范围也就受到了限制。它不能用来构成移位寄存器(register)和计数器(counter),因为在这些部件中,当CP=1时,不可避免地会使触发器的输入信号发生变化,从而出现空翻,使这些部件不能按时钟脉冲的节拍正常工作。此外,这种触发器在CP=1期间,如遇到一定强度的正向脉冲干扰,使S、R或D信号发生变化时,也会引起空翻
[模拟电子]
<font color='red'>同步</font><font color='red'>触发</font>器的<font color='red'>触发</font><font color='red'>方式</font>和空翻问题
P6516逻辑探头在示波器中的使用优势
泰克新MSO4000系列混合信号示波器是为需要高效准确地调试嵌入式系统的工程师设计的。该系统同时包含了新型P6516逻辑探头,这一探头是作为MSO4000系列架构的重要组件开发的。P6516使得设计人员能够提高工作效率,把注意力集中在测量结果上。 MSO4000系列包括16条数字(逻辑通道)及两条/四条模拟通道。在某些同类MSO产品中,逻辑探头的接口被置于仪器背面,而大多数用户恰恰发现这个位置的连接非常麻烦,而且也不易看到。相比之下,P6516探头把全部16个数字信号集中到仪器前面板上的一个输入连接器中。通过使用前面板接口,用户可以简便地把P6516探头连接到示波器上或从示波器上拆卸下来。 8通道适配夹,支持远距离测量 探
[测试测量]
逻辑分析仪探头的物理形式
逻辑分析仪连接、采集和分析数字信号。使用逻辑分析仪分成四步:连接、设置、采集、分析。 逻辑分析仪一次可以捕获大量的信号,这是其较示波器的主要优势。采集探头连接到SUT上,探头在内部比较器上,把输入电压与门限电压(Vth)进行比较,作出与信号逻辑状态(1或0)有关的决策。门限值由用户设置,范围为TTL 电平到CMOS、ECL 和用户自定义门限。 逻辑分析仪探头分成许多物理形式: ※通用探头,带有“飞线束”,用于点到点调试; ※高密度多通道探头,在电路板上要求专用连接器,探头能够采集高质量信号,对SUT的影响最小; ※使用无连接器探头的高密度压缩探头的连接方式,这种探头建议用于要求更高信号密度或无接器探头连接机制的应用,以
[测试测量]
<font color='red'>逻辑</font>分析仪<font color='red'>探头</font>的物理形式
小广播
添点儿料...
无论热点新闻、行业分析、技术干货……
最新测试测量文章
换一换 更多 相关热搜器件
电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2024 EEWORLD.com.cn, Inc. All rights reserved