基于microblaze的手持示波函数表

发布者:行者无疆1978最新更新时间:2014-10-10 来源: eefocus关键字:手持示波函数表  MicroBlaze  高速ADC  DDS  采样定理 手机看文章 扫描二维码
随时随地手机看文章

一、项目概述

1.1 引言

示波器自1933年诞生至今已经有70多年的历史。它是电子电路设计人员用来观察波形的主要工具,它可以让设计人员直观的看到所要观测到的波形。因此,示波器在信号观测领域一直都扮演着非常重要的角色。传统的模拟示波器信号带宽频率受到阴极射线管的限制而不可能太高,难以测量慢速信号或单次瞬变信号,预触发功能难以实现和不便对波形数据进行数字处理分析等等,因而在许多应用领域中存在着局限性。随着科学技术的飞速发展,单次信号的捕捉,测量和研究越来越受到人们的关注和重视,在信息领域、高速计算机、高速数据通信和高速数字集成电路及其系统内,面临着硬件、软件、以及由软硬件共同作用而产生的偶发性故障,迫切需要更高速的示波器才能得心应手的解决这些难题。随着数字集成电路和高性能微处理器技术的发展,数字存储示波器(DSO)出现了。数字存储示波器整个系统的调节全部由微处理器在相应的软件支持下自动进行,包括自动设置、自动测量、自动校正、波形存储、计算机I/O和打印输出等一系列优点。数字存储示波器的出现开创了示波器的新纪元,它为示波器的智能化打下了坚实的基础,同时它还标志着示波器的发展进入了一个新的时代。

与此同时,波形发生器也是电子工程人员不可或缺的一种工具,常被称作信号发生器,在教学实验或实际工作中作为信号源为电路提供所需的激励信号,因而是一种必不可少的工具。现代新型信号发生器的研制都采用直接数字频率合成(DDS)技术进行,这种技术是第三代频率合成技术的标志,主要特点是计算机参与频率合成,既可以用软件来实现,也可以用硬件来实现,或者二者结合。

本设计研制的多用手持示波函数表基于美国ADI公司实验室电路CN0002和CN0156。CN0002提供了示波器的AD采集端电路,CN0156提供了函数发生器的解决方案,把两种实验室电路通过FPGA加以结合,制作出一种方便且便于携带的手持表。

1.2 项目背景/选题动机

现在市面上的大多数示波器都是台式的,体形过于庞大和笨重,难以携带,对于狭小的场合应用很不方便,在高空作业和其他特殊场合的应用受到很大的限制,加上价格昂贵,动辄几千上万甚至数万元的价格不是每个人都能接受的,另外市面上手持示波表较少,并且功能单一,价格高昂,大部分采样率等较低,实际应用价值不大

本项目就是基于这种背景下开展的,采用美国ADI公司实验室电路CN0002和CN0156作为平台来进行开发,可以充分发挥相关芯片的最优性能,使得该表性能可以得到一定的保证,并且带有一定频率的波形发生器功能,使得该示波函数表不仅具有示波器功能,还集成了信号发生器的功能。

二、需求分析

2.1 功能要求

设计一个能够正确显示波形并且能够观察波形参数的,没有较大失真的,且带有一定频率的正弦波,方波,三角波输出功能的,便携的,带有一定的锂电管理能力的示波函数表。

2.2 性能要求

示波函数表要求示波器部分实时采样率能够达到125MSPS,模拟带宽在30M以上,能够产生幅度为可以达到5V,频率可以达到14MHZ,分辨率在0.1%的正弦波,三角波和方波。

三、方案设计

3.1 系统功能实现原理

系统硬件结构框图

系统硬件结构框图

 

下面就各个模块电路做以简单介绍

1.程控放大电路和电源电路:

程控放大器的作用是对输入信号进行衰减或放大调整,使输出信号电压在AD转换器输入电压要求范围内,达到最好的测量与观察效果,所以程控放大器电路在规定带宽内的增益一定要平坦,故对运算放大器的要求比较高。

而数字示波器中最重要的电路是AD转换电路,它的作用是将被测信号采样并转换成数字信号存入存储器,说它是数字示波器的咽喉一点也不为过,因为它直接决定着数字示波器所能测量的最高频率,根据乃奎斯特定理,采样频率至少是被测信号最高频率的2倍才能复现出被测信号。而在数字示波器中采样频率至少应该是被测信号频率的5~8倍才行,否则根本观察不到信号的波形。

本文的电路选用CN0002中的AD8376和AD9445组合来实现上述功能, 该电路采用双通道、数字可编程、超低失真、高输出线性度、可变增益放大器(VGA) AD8376和高速ADC,可提供高性能、高频采样,该电路中 AD8376 VGA,能够为AD9445等高速ADC提供可变增益、隔离和源阻抗匹配。在高带宽时候可以达到比较好的性能,所以应该可以满足需求。

2.信号发生原理DDS介绍

DDS的基本原理是利用采样定理,通过查表法产生波形。DDS的结构有很多种,其基本的电路原理可用图1来表示。

图1

 

相位累加器由N位加法器与N位累加寄存器级联构成。每来一个时钟脉冲fs,加法器将频率控制字K与累加寄存器输出的累加相位数据相加,把相加后的结果送至累加寄存器的数据输入端。累加寄存器将加法器在上一个时钟脉冲作用后所产生的新相位数据反馈到加法器的输入端,以使加法器在下一个时钟脉冲的作用下继续与频率控制字相加。这样,相位累加器在时钟作用下,不断对频率控制字进行线性相位累加。由此可以看出,相位累加器在每一个时钟脉冲输入时,把频率控制字累加一次,相位累加器输出的数据就是合成信号的相位,相位累加器的溢出频率就是DDS输出的信号频率。 用相位累加器输出的数据作为波形存储器(ROM)的相位取样地址,这样就可把存储在波形存储器内的波形抽样值(二进制编码)经查找表查出,完成相位到幅值转换。波形存储器的输出送到D/A转换器,D/A转换器将数字量形式的波形幅值转换成所要求合成频率的模拟量形式信号。最后用低通滤波器滤除不需要的取样分量,以便输出频谱纯净的正弦波信号。

本文的电路选用CN0156提供的方案,实现波形发生器的幅度调节,然后通过低通滤波器,把多余的杂波滤掉,最后利用运算放大器进行放大,使得电压符合要求,然后输出,另外通过检波电路输入到FPGA,进行闭环的调整。

3.4 系统软件流程

程序运行流程图

程序运行流程图

3.5 系统预计实现结果

制作一个实时采样率可以达到100MSPS,模拟带宽可以达到30M以上,带有一定存储深度,显示波形不失真,能够显示任意波形和产生频率可达到14MHZ,频率分辨率为0.1%,输出的电压幅度为0V~5V的三角波,正弦波,方波信号的手持的,便携的示波表。

关键字:手持示波函数表  MicroBlaze  高速ADC  DDS  采样定理 引用地址:基于microblaze的手持示波函数表

上一篇:安捷伦S系列示波器硬件设计解剖
下一篇:是德科技推出带宽高达2GHz的小信号测量探头

推荐阅读最新更新时间:2024-03-30 22:48

基于DDS+PLL实现跳频信号源的设计方法
航空通信设备包括短波通信、超短波通信设备,短波、超短波通信设备又分为常规通信方式和跳频通信方式,跳频通信因具有抗干扰性强、抗侦测能力好、频谱利用率高和易于实现码分多址等优点被称为无线电通信的“杀手锏”。为提高新装备维护、保障能力,急需研制一种宽频带、调速高、抗干扰能力强、可扩展性好的跳频通信检测系统。   通过分析测试需求,提出了基于“DDS+PLL”来实现跳频信号源的设计方法,试验结果表明该信号源具有频率稳定度高、频率分辨率高、频率转换时间短、改变频率方便等优点。   1 硬件电路设计   航空通信设备是一个快速发展的领域,通信设备存在着种类繁多、型号复杂的现状,为达到跳频测试系统的可靠性、抗干扰性、可移植性,尤其是可扩展性设
[模拟电子]
基于<font color='red'>DDS</font>+PLL实现跳频信号源的设计方法
基于FPGA技术的DDS波形发生器的原理与设计
  本文介绍了基于FPGA技术的DDS波形发生器的原理与设计,并利用SignalTapII嵌入式逻辑分析仪对正弦波、三角波、方波、锯齿波进行仿真验证。实验结果表明,利用FPGA能在很短时间内快速构建任意波形,提高了设计效率,具有实际应用价值。   1.引言   DDS频率合成器具有频率分辨率高,输出频点多,可达2N个频点(假设DDS相位累加器的字长是N);频率切换速度快,可达us量级;频率切换时相位连续的优点,可以输出宽带正交信号,其输出相位噪声低,对参考频率源的相位噪声有改善作用;可以产生任意波形;全数字化实现,便于集成,体积小,重量轻。   本文介绍了DDS的基本原理,同时针对DDS波形发生器的FPGA实现进行了简要介绍,利
[测试测量]
基于FPGA技术的<font color='red'>DDS</font>波形发生器的原理与设计
DDS芯片AD9832的原理及应用
    摘要: AD9832是AD公司生产的直接数字频率合成器。它体积小、重量轻、操作方便,同时具有极高的频率辩率。文章介绍了直接数字频率合成器(DDS)AD9832的原理,分析了AAD9832的内部结构、引脚功能以及在高频测试仪中的应用。     关键词: 直接数字频率合成器 DDS AD9832 高频测试仪 直接数字频率合成是一种新的频率合成技术和信号产生方法。直接数字频率合成器(DDS)具有超高速的频率转换时间,极高的频率分辨率和较低的相位噪声,在频率改变与调频时,DDS器件能够保持相位的连续,因此很容易实现频率、相位和幅度调制。此外,该器件还具有可编程控制的突出优点。因此,直接数字频率合成器得到了越来
[半导体设计/制造]
基于DDS+PLL技术的高频时钟发生器
  1 引言   高性能合成频率广泛应用在现代通信、雷达和电子测量等技术领域中。频率合成方法主要有 3种:   (1)直接合成法,他利用混频器、倍频器、分频器和带通滤波器完成对频率的算术运算。   (2)应用锁相环PLL(PhaseLocked Loop)的频率合成,虽然具有工作频率高、宽带 、频谱质量好的优点,但频率分辨率和转换速率都不够高。   (3)最新的频率合成方法是直接数字频率合成DDS(Direct Digital Synthesis)。DDS较以 前频率合成技术具有频率转换时间短,频率分辨率高,输出相位连续,可以进行高精度、高 稳定度编程,全数字化易集成等突出优点。   但是DDS的2个明显不足限制了其进一步
[电源管理]
高速ADC的低抖动时钟设计
引言   ADC是现代数字解调器和软件无线电接收机中连接模拟信号处理部分和数字信号处理部分的桥梁,其性能在很大程度上决定了接收机的整体性能。在A/D转换过程中引入的噪声来源较多,主要包括热噪声、ADC电源的纹波、参考电平的纹波、采样时钟抖动引起的相位噪声以及量化错误引起的噪声等。除由量化错误引入的噪声不可避免外,可以采取许多措施以减小到达ADC前的噪声功率,如采用噪声性能较好的放大器、合理的电路布局、合理设计采样时钟产生电路、合理设计ADC的供电以及采用退耦电容等。本文主要讨论采样时钟抖动对ADC信噪比性能的影响以及低抖动采样时钟电路的设计。 (a)12位ADC理想信噪比 (b)AD9245实测信噪比 图1 不同时
[模拟电子]
全差分驱动器开启高速ADC的高性能应用之门
采用高速ADC的设计师所面临的最大挑战之一就是找到一个适合于驱动ADC的放大器。直到最近,ADC驱动器的选择还一直受限。通常射频放大器为单端,体积大、功耗高,而且需要一个5-12V的电源。最近,业界开发出了全差分放大器,但它们中很多都是被优化用于窄输入信号带宽,需要一个高电压电源,或者需要约束ADC的速度、噪声和/或失真性能。由凌力尔特公司开发的新放大器系列能帮助工程师实现ADC的性能,同时简化高频电路板的设计。 高速+高性能+低电压电源 LTC6?00-20和LTC6?01-20为该高速全差分放大器家族的首批成员,工作电源为3V或3.3V,具有优异的性能。这两款器件都具有20dB的内部固定增益,具有高速、低噪声和低失真以
[电源管理]
全差分驱动器开启<font color='red'>高速ADC</font>的高性能应用之门
DDS技术的原理介绍及用其和单片机进行嵌入式信号源的设计
信号源是指收音头、高频头、录音卡座、录像卡座等器件。微机及辅助设备完成信号的提取、数模转换、数字信号处理等功能。信号源是雷达系统的重要组成部分。雷达系统常常要求信号源稳定、可靠、易于实现、具有预失真功能,信号的产生及信号参数的改变简单、灵活。信号发生器又称信号源或振荡器,是用来产生各种电子信号的仪器,在生产实践和科技领域中有着广泛的应用。传统的RC或LC自激振荡器方式的信号源组成较繁杂,调试较困难,不易实现程控,已不能适应新的要求;而由采用专用IC芯片构成的信号发生器。另外,采用FPGA+D/A可实现正弦信号发生器的设计,同时可实现频率步进调节;但当输出高频信号时,需要高速D/A来配合工作,成本较高。频率合成与锁相技术的应用,可获
[单片机]
<font color='red'>DDS</font>技术的原理介绍及用其和单片机进行嵌入式信号源的设计
高性能DDS芯片AD9959及其应用
0 引言 AD9959是美国ADI公司最新推出的一款四通道高速直接数字频率合成器。该芯片内部集成了四个DDS核,因此可对四个内部同步输出通道独立进行编程。通过一个公用系统时钟在芯片内部同步其独立的通道,AD9959可以对由于模拟处理(例如滤波、放大)或者PCB布线失配而产生的外部信号通道的不均衡进行有效的校正,从而使系统工程师用相当少的时间和精力去处理这个通常很复杂的系统设计问题。 1 AD9959的主要特点 AD9959可以实现最多16电平的频率、相位和幅度调制,还可以工作在线性调频、调相或调幅模式。AD9959的应用范围包括相控阵列雷达/卢纳系统、仪表、同步时钟和RF信号源。AD9959的内部结构如图1所示,主要特性如下
[嵌入式]
小广播
添点儿料...
无论热点新闻、行业分析、技术干货……
热门活动
换一批
更多
最新测试测量文章
更多精选电路图
换一换 更多 相关热搜器件
更多每日新闻
随便看看
电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2024 EEWORLD.com.cn, Inc. All rights reserved